[PATCH] i386: Use per-cpu GDT immediately upon boot
[powerpc.git] / arch / i386 / mach-voyager / voyager_smp.c
1 /* -*- mode: c; c-basic-offset: 8 -*- */
2
3 /* Copyright (C) 1999,2001
4  *
5  * Author: J.E.J.Bottomley@HansenPartnership.com
6  *
7  * linux/arch/i386/kernel/voyager_smp.c
8  *
9  * This file provides all the same external entries as smp.c but uses
10  * the voyager hal to provide the functionality
11  */
12 #include <linux/module.h>
13 #include <linux/mm.h>
14 #include <linux/kernel_stat.h>
15 #include <linux/delay.h>
16 #include <linux/mc146818rtc.h>
17 #include <linux/cache.h>
18 #include <linux/interrupt.h>
19 #include <linux/smp_lock.h>
20 #include <linux/init.h>
21 #include <linux/kernel.h>
22 #include <linux/bootmem.h>
23 #include <linux/completion.h>
24 #include <asm/desc.h>
25 #include <asm/voyager.h>
26 #include <asm/vic.h>
27 #include <asm/mtrr.h>
28 #include <asm/pgalloc.h>
29 #include <asm/tlbflush.h>
30 #include <asm/arch_hooks.h>
31 #include <asm/pda.h>
32
33 /* TLB state -- visible externally, indexed physically */
34 DEFINE_PER_CPU(struct tlb_state, cpu_tlbstate) ____cacheline_aligned = { &init_mm, 0 };
35
36 /* CPU IRQ affinity -- set to all ones initially */
37 static unsigned long cpu_irq_affinity[NR_CPUS] __cacheline_aligned = { [0 ... NR_CPUS-1]  = ~0UL };
38
39 /* per CPU data structure (for /proc/cpuinfo et al), visible externally
40  * indexed physically */
41 struct cpuinfo_x86 cpu_data[NR_CPUS] __cacheline_aligned;
42 EXPORT_SYMBOL(cpu_data);
43
44 /* physical ID of the CPU used to boot the system */
45 unsigned char boot_cpu_id;
46
47 /* The memory line addresses for the Quad CPIs */
48 struct voyager_qic_cpi *voyager_quad_cpi_addr[NR_CPUS] __cacheline_aligned;
49
50 /* The masks for the Extended VIC processors, filled in by cat_init */
51 __u32 voyager_extended_vic_processors = 0;
52
53 /* Masks for the extended Quad processors which cannot be VIC booted */
54 __u32 voyager_allowed_boot_processors = 0;
55
56 /* The mask for the Quad Processors (both extended and non-extended) */
57 __u32 voyager_quad_processors = 0;
58
59 /* Total count of live CPUs, used in process.c to display
60  * the CPU information and in irq.c for the per CPU irq
61  * activity count.  Finally exported by i386_ksyms.c */
62 static int voyager_extended_cpus = 1;
63
64 /* Have we found an SMP box - used by time.c to do the profiling
65    interrupt for timeslicing; do not set to 1 until the per CPU timer
66    interrupt is active */
67 int smp_found_config = 0;
68
69 /* Used for the invalidate map that's also checked in the spinlock */
70 static volatile unsigned long smp_invalidate_needed;
71
72 /* Bitmask of currently online CPUs - used by setup.c for
73    /proc/cpuinfo, visible externally but still physical */
74 cpumask_t cpu_online_map = CPU_MASK_NONE;
75 EXPORT_SYMBOL(cpu_online_map);
76
77 /* Bitmask of CPUs present in the system - exported by i386_syms.c, used
78  * by scheduler but indexed physically */
79 cpumask_t phys_cpu_present_map = CPU_MASK_NONE;
80
81
82 /* The internal functions */
83 static void send_CPI(__u32 cpuset, __u8 cpi);
84 static void ack_CPI(__u8 cpi);
85 static int ack_QIC_CPI(__u8 cpi);
86 static void ack_special_QIC_CPI(__u8 cpi);
87 static void ack_VIC_CPI(__u8 cpi);
88 static void send_CPI_allbutself(__u8 cpi);
89 static void mask_vic_irq(unsigned int irq);
90 static void unmask_vic_irq(unsigned int irq);
91 static unsigned int startup_vic_irq(unsigned int irq);
92 static void enable_local_vic_irq(unsigned int irq);
93 static void disable_local_vic_irq(unsigned int irq);
94 static void before_handle_vic_irq(unsigned int irq);
95 static void after_handle_vic_irq(unsigned int irq);
96 static void set_vic_irq_affinity(unsigned int irq, cpumask_t mask);
97 static void ack_vic_irq(unsigned int irq);
98 static void vic_enable_cpi(void);
99 static void do_boot_cpu(__u8 cpuid);
100 static void do_quad_bootstrap(void);
101
102 int hard_smp_processor_id(void);
103 int safe_smp_processor_id(void);
104
105 /* Inline functions */
106 static inline void
107 send_one_QIC_CPI(__u8 cpu, __u8 cpi)
108 {
109         voyager_quad_cpi_addr[cpu]->qic_cpi[cpi].cpi =
110                 (smp_processor_id() << 16) + cpi;
111 }
112
113 static inline void
114 send_QIC_CPI(__u32 cpuset, __u8 cpi)
115 {
116         int cpu;
117
118         for_each_online_cpu(cpu) {
119                 if(cpuset & (1<<cpu)) {
120 #ifdef VOYAGER_DEBUG
121                         if(!cpu_isset(cpu, cpu_online_map))
122                                 VDEBUG(("CPU%d sending cpi %d to CPU%d not in cpu_online_map\n", hard_smp_processor_id(), cpi, cpu));
123 #endif
124                         send_one_QIC_CPI(cpu, cpi - QIC_CPI_OFFSET);
125                 }
126         }
127 }
128
129 static inline void
130 wrapper_smp_local_timer_interrupt(void)
131 {
132         irq_enter();
133         smp_local_timer_interrupt();
134         irq_exit();
135 }
136
137 static inline void
138 send_one_CPI(__u8 cpu, __u8 cpi)
139 {
140         if(voyager_quad_processors & (1<<cpu))
141                 send_one_QIC_CPI(cpu, cpi - QIC_CPI_OFFSET);
142         else
143                 send_CPI(1<<cpu, cpi);
144 }
145
146 static inline void
147 send_CPI_allbutself(__u8 cpi)
148 {
149         __u8 cpu = smp_processor_id();
150         __u32 mask = cpus_addr(cpu_online_map)[0] & ~(1 << cpu);
151         send_CPI(mask, cpi);
152 }
153
154 static inline int
155 is_cpu_quad(void)
156 {
157         __u8 cpumask = inb(VIC_PROC_WHO_AM_I);
158         return ((cpumask & QUAD_IDENTIFIER) == QUAD_IDENTIFIER);
159 }
160
161 static inline int
162 is_cpu_extended(void)
163 {
164         __u8 cpu = hard_smp_processor_id();
165
166         return(voyager_extended_vic_processors & (1<<cpu));
167 }
168
169 static inline int
170 is_cpu_vic_boot(void)
171 {
172         __u8 cpu = hard_smp_processor_id();
173
174         return(voyager_extended_vic_processors
175                & voyager_allowed_boot_processors & (1<<cpu));
176 }
177
178
179 static inline void
180 ack_CPI(__u8 cpi)
181 {
182         switch(cpi) {
183         case VIC_CPU_BOOT_CPI:
184                 if(is_cpu_quad() && !is_cpu_vic_boot())
185                         ack_QIC_CPI(cpi);
186                 else
187                         ack_VIC_CPI(cpi);
188                 break;
189         case VIC_SYS_INT:
190         case VIC_CMN_INT: 
191                 /* These are slightly strange.  Even on the Quad card,
192                  * They are vectored as VIC CPIs */
193                 if(is_cpu_quad())
194                         ack_special_QIC_CPI(cpi);
195                 else
196                         ack_VIC_CPI(cpi);
197                 break;
198         default:
199                 printk("VOYAGER ERROR: CPI%d is in common CPI code\n", cpi);
200                 break;
201         }
202 }
203
204 /* local variables */
205
206 /* The VIC IRQ descriptors -- these look almost identical to the
207  * 8259 IRQs except that masks and things must be kept per processor
208  */
209 static struct irq_chip vic_chip = {
210         .name           = "VIC",
211         .startup        = startup_vic_irq,
212         .mask           = mask_vic_irq,
213         .unmask         = unmask_vic_irq,
214         .set_affinity   = set_vic_irq_affinity,
215 };
216
217 /* used to count up as CPUs are brought on line (starts at 0) */
218 static int cpucount = 0;
219
220 /* steal a page from the bottom of memory for the trampoline and
221  * squirrel its address away here.  This will be in kernel virtual
222  * space */
223 static __u32 trampoline_base;
224
225 /* The per cpu profile stuff - used in smp_local_timer_interrupt */
226 static DEFINE_PER_CPU(int, prof_multiplier) = 1;
227 static DEFINE_PER_CPU(int, prof_old_multiplier) = 1;
228 static DEFINE_PER_CPU(int, prof_counter) =  1;
229
230 /* the map used to check if a CPU has booted */
231 static __u32 cpu_booted_map;
232
233 /* the synchronize flag used to hold all secondary CPUs spinning in
234  * a tight loop until the boot sequence is ready for them */
235 static cpumask_t smp_commenced_mask = CPU_MASK_NONE;
236
237 /* This is for the new dynamic CPU boot code */
238 cpumask_t cpu_callin_map = CPU_MASK_NONE;
239 cpumask_t cpu_callout_map = CPU_MASK_NONE;
240 EXPORT_SYMBOL(cpu_callout_map);
241 cpumask_t cpu_possible_map = CPU_MASK_NONE;
242 EXPORT_SYMBOL(cpu_possible_map);
243
244 /* The per processor IRQ masks (these are usually kept in sync) */
245 static __u16 vic_irq_mask[NR_CPUS] __cacheline_aligned;
246
247 /* the list of IRQs to be enabled by the VIC_ENABLE_IRQ_CPI */
248 static __u16 vic_irq_enable_mask[NR_CPUS] __cacheline_aligned = { 0 };
249
250 /* Lock for enable/disable of VIC interrupts */
251 static  __cacheline_aligned DEFINE_SPINLOCK(vic_irq_lock);
252
253 /* The boot processor is correctly set up in PC mode when it 
254  * comes up, but the secondaries need their master/slave 8259
255  * pairs initializing correctly */
256
257 /* Interrupt counters (per cpu) and total - used to try to
258  * even up the interrupt handling routines */
259 static long vic_intr_total = 0;
260 static long vic_intr_count[NR_CPUS] __cacheline_aligned = { 0 };
261 static unsigned long vic_tick[NR_CPUS] __cacheline_aligned = { 0 };
262
263 /* Since we can only use CPI0, we fake all the other CPIs */
264 static unsigned long vic_cpi_mailbox[NR_CPUS] __cacheline_aligned;
265
266 /* debugging routine to read the isr of the cpu's pic */
267 static inline __u16
268 vic_read_isr(void)
269 {
270         __u16 isr;
271
272         outb(0x0b, 0xa0);
273         isr = inb(0xa0) << 8;
274         outb(0x0b, 0x20);
275         isr |= inb(0x20);
276
277         return isr;
278 }
279
280 static __init void
281 qic_setup(void)
282 {
283         if(!is_cpu_quad()) {
284                 /* not a quad, no setup */
285                 return;
286         }
287         outb(QIC_DEFAULT_MASK0, QIC_MASK_REGISTER0);
288         outb(QIC_CPI_ENABLE, QIC_MASK_REGISTER1);
289         
290         if(is_cpu_extended()) {
291                 /* the QIC duplicate of the VIC base register */
292                 outb(VIC_DEFAULT_CPI_BASE, QIC_VIC_CPI_BASE_REGISTER);
293                 outb(QIC_DEFAULT_CPI_BASE, QIC_CPI_BASE_REGISTER);
294
295                 /* FIXME: should set up the QIC timer and memory parity
296                  * error vectors here */
297         }
298 }
299
300 static __init void
301 vic_setup_pic(void)
302 {
303         outb(1, VIC_REDIRECT_REGISTER_1);
304         /* clear the claim registers for dynamic routing */
305         outb(0, VIC_CLAIM_REGISTER_0);
306         outb(0, VIC_CLAIM_REGISTER_1);
307
308         outb(0, VIC_PRIORITY_REGISTER);
309         /* Set the Primary and Secondary Microchannel vector
310          * bases to be the same as the ordinary interrupts
311          *
312          * FIXME: This would be more efficient using separate
313          * vectors. */
314         outb(FIRST_EXTERNAL_VECTOR, VIC_PRIMARY_MC_BASE);
315         outb(FIRST_EXTERNAL_VECTOR, VIC_SECONDARY_MC_BASE);
316         /* Now initiallise the master PIC belonging to this CPU by
317          * sending the four ICWs */
318
319         /* ICW1: level triggered, ICW4 needed */
320         outb(0x19, 0x20);
321
322         /* ICW2: vector base */
323         outb(FIRST_EXTERNAL_VECTOR, 0x21);
324
325         /* ICW3: slave at line 2 */
326         outb(0x04, 0x21);
327
328         /* ICW4: 8086 mode */
329         outb(0x01, 0x21);
330
331         /* now the same for the slave PIC */
332
333         /* ICW1: level trigger, ICW4 needed */
334         outb(0x19, 0xA0);
335
336         /* ICW2: slave vector base */
337         outb(FIRST_EXTERNAL_VECTOR + 8, 0xA1);
338         
339         /* ICW3: slave ID */
340         outb(0x02, 0xA1);
341
342         /* ICW4: 8086 mode */
343         outb(0x01, 0xA1);
344 }
345
346 static void
347 do_quad_bootstrap(void)
348 {
349         if(is_cpu_quad() && is_cpu_vic_boot()) {
350                 int i;
351                 unsigned long flags;
352                 __u8 cpuid = hard_smp_processor_id();
353
354                 local_irq_save(flags);
355
356                 for(i = 0; i<4; i++) {
357                         /* FIXME: this would be >>3 &0x7 on the 32 way */
358                         if(((cpuid >> 2) & 0x03) == i)
359                                 /* don't lower our own mask! */
360                                 continue;
361
362                         /* masquerade as local Quad CPU */
363                         outb(QIC_CPUID_ENABLE | i, QIC_PROCESSOR_ID);
364                         /* enable the startup CPI */
365                         outb(QIC_BOOT_CPI_MASK, QIC_MASK_REGISTER1);
366                         /* restore cpu id */
367                         outb(0, QIC_PROCESSOR_ID);
368                 }
369                 local_irq_restore(flags);
370         }
371 }
372
373
374 /* Set up all the basic stuff: read the SMP config and make all the
375  * SMP information reflect only the boot cpu.  All others will be
376  * brought on-line later. */
377 void __init 
378 find_smp_config(void)
379 {
380         int i;
381
382         boot_cpu_id = hard_smp_processor_id();
383
384         printk("VOYAGER SMP: Boot cpu is %d\n", boot_cpu_id);
385
386         /* initialize the CPU structures (moved from smp_boot_cpus) */
387         for(i=0; i<NR_CPUS; i++) {
388                 cpu_irq_affinity[i] = ~0;
389         }
390         cpu_online_map = cpumask_of_cpu(boot_cpu_id);
391
392         /* The boot CPU must be extended */
393         voyager_extended_vic_processors = 1<<boot_cpu_id;
394         /* initially, all of the first 8 cpu's can boot */
395         voyager_allowed_boot_processors = 0xff;
396         /* set up everything for just this CPU, we can alter
397          * this as we start the other CPUs later */
398         /* now get the CPU disposition from the extended CMOS */
399         cpus_addr(phys_cpu_present_map)[0] = voyager_extended_cmos_read(VOYAGER_PROCESSOR_PRESENT_MASK);
400         cpus_addr(phys_cpu_present_map)[0] |= voyager_extended_cmos_read(VOYAGER_PROCESSOR_PRESENT_MASK + 1) << 8;
401         cpus_addr(phys_cpu_present_map)[0] |= voyager_extended_cmos_read(VOYAGER_PROCESSOR_PRESENT_MASK + 2) << 16;
402         cpus_addr(phys_cpu_present_map)[0] |= voyager_extended_cmos_read(VOYAGER_PROCESSOR_PRESENT_MASK + 3) << 24;
403         cpu_possible_map = phys_cpu_present_map;
404         printk("VOYAGER SMP: phys_cpu_present_map = 0x%lx\n", cpus_addr(phys_cpu_present_map)[0]);
405         /* Here we set up the VIC to enable SMP */
406         /* enable the CPIs by writing the base vector to their register */
407         outb(VIC_DEFAULT_CPI_BASE, VIC_CPI_BASE_REGISTER);
408         outb(1, VIC_REDIRECT_REGISTER_1);
409         /* set the claim registers for static routing --- Boot CPU gets
410          * all interrupts untill all other CPUs started */
411         outb(0xff, VIC_CLAIM_REGISTER_0);
412         outb(0xff, VIC_CLAIM_REGISTER_1);
413         /* Set the Primary and Secondary Microchannel vector
414          * bases to be the same as the ordinary interrupts
415          *
416          * FIXME: This would be more efficient using separate
417          * vectors. */
418         outb(FIRST_EXTERNAL_VECTOR, VIC_PRIMARY_MC_BASE);
419         outb(FIRST_EXTERNAL_VECTOR, VIC_SECONDARY_MC_BASE);
420
421         /* Finally tell the firmware that we're driving */
422         outb(inb(VOYAGER_SUS_IN_CONTROL_PORT) | VOYAGER_IN_CONTROL_FLAG,
423              VOYAGER_SUS_IN_CONTROL_PORT);
424
425         current_thread_info()->cpu = boot_cpu_id;
426         write_pda(cpu_number, boot_cpu_id);
427 }
428
429 /*
430  *      The bootstrap kernel entry code has set these up. Save them
431  *      for a given CPU, id is physical */
432 void __init
433 smp_store_cpu_info(int id)
434 {
435         struct cpuinfo_x86 *c=&cpu_data[id];
436
437         *c = boot_cpu_data;
438
439         identify_cpu(c);
440 }
441
442 /* set up the trampoline and return the physical address of the code */
443 static __u32 __init
444 setup_trampoline(void)
445 {
446         /* these two are global symbols in trampoline.S */
447         extern __u8 trampoline_end[];
448         extern __u8 trampoline_data[];
449
450         memcpy((__u8 *)trampoline_base, trampoline_data,
451                trampoline_end - trampoline_data);
452         return virt_to_phys((__u8 *)trampoline_base);
453 }
454
455 /* Routine initially called when a non-boot CPU is brought online */
456 static void __init
457 start_secondary(void *unused)
458 {
459         __u8 cpuid = hard_smp_processor_id();
460         /* external functions not defined in the headers */
461         extern void calibrate_delay(void);
462
463         secondary_cpu_init();
464
465         /* OK, we're in the routine */
466         ack_CPI(VIC_CPU_BOOT_CPI);
467
468         /* setup the 8259 master slave pair belonging to this CPU ---
469          * we won't actually receive any until the boot CPU
470          * relinquishes it's static routing mask */
471         vic_setup_pic();
472
473         qic_setup();
474
475         if(is_cpu_quad() && !is_cpu_vic_boot()) {
476                 /* clear the boot CPI */
477                 __u8 dummy;
478
479                 dummy = voyager_quad_cpi_addr[cpuid]->qic_cpi[VIC_CPU_BOOT_CPI].cpi;
480                 printk("read dummy %d\n", dummy);
481         }
482
483         /* lower the mask to receive CPIs */
484         vic_enable_cpi();
485
486         VDEBUG(("VOYAGER SMP: CPU%d, stack at about %p\n", cpuid, &cpuid));
487
488         /* enable interrupts */
489         local_irq_enable();
490
491         /* get our bogomips */
492         calibrate_delay();
493
494         /* save our processor parameters */
495         smp_store_cpu_info(cpuid);
496
497         /* if we're a quad, we may need to bootstrap other CPUs */
498         do_quad_bootstrap();
499
500         /* FIXME: this is rather a poor hack to prevent the CPU
501          * activating softirqs while it's supposed to be waiting for
502          * permission to proceed.  Without this, the new per CPU stuff
503          * in the softirqs will fail */
504         local_irq_disable();
505         cpu_set(cpuid, cpu_callin_map);
506
507         /* signal that we're done */
508         cpu_booted_map = 1;
509
510         while (!cpu_isset(cpuid, smp_commenced_mask))
511                 rep_nop();
512         local_irq_enable();
513
514         local_flush_tlb();
515
516         cpu_set(cpuid, cpu_online_map);
517         wmb();
518         cpu_idle();
519 }
520
521
522 /* Routine to kick start the given CPU and wait for it to report ready
523  * (or timeout in startup).  When this routine returns, the requested
524  * CPU is either fully running and configured or known to be dead.
525  *
526  * We call this routine sequentially 1 CPU at a time, so no need for
527  * locking */
528
529 static void __init
530 do_boot_cpu(__u8 cpu)
531 {
532         struct task_struct *idle;
533         int timeout;
534         unsigned long flags;
535         int quad_boot = (1<<cpu) & voyager_quad_processors 
536                 & ~( voyager_extended_vic_processors
537                      & voyager_allowed_boot_processors);
538
539         /* For the 486, we can't use the 4Mb page table trick, so
540          * must map a region of memory */
541 #ifdef CONFIG_M486
542         int i;
543         unsigned long *page_table_copies = (unsigned long *)
544                 __get_free_page(GFP_KERNEL);
545 #endif
546         pgd_t orig_swapper_pg_dir0;
547
548         /* This is an area in head.S which was used to set up the
549          * initial kernel stack.  We need to alter this to give the
550          * booting CPU a new stack (taken from its idle process) */
551         extern struct {
552                 __u8 *esp;
553                 unsigned short ss;
554         } stack_start;
555         /* This is the format of the CPI IDT gate (in real mode) which
556          * we're hijacking to boot the CPU */
557         union   IDTFormat {
558                 struct seg {
559                         __u16   Offset;
560                         __u16   Segment;
561                 } idt;
562                 __u32 val;
563         } hijack_source;
564
565         __u32 *hijack_vector;
566         __u32 start_phys_address = setup_trampoline();
567
568         /* There's a clever trick to this: The linux trampoline is
569          * compiled to begin at absolute location zero, so make the
570          * address zero but have the data segment selector compensate
571          * for the actual address */
572         hijack_source.idt.Offset = start_phys_address & 0x000F;
573         hijack_source.idt.Segment = (start_phys_address >> 4) & 0xFFFF;
574
575         cpucount++;
576         idle = fork_idle(cpu);
577         if(IS_ERR(idle))
578                 panic("failed fork for CPU%d", cpu);
579         idle->thread.eip = (unsigned long) start_secondary;
580         /* init_tasks (in sched.c) is indexed logically */
581         stack_start.esp = (void *) idle->thread.esp;
582
583         init_gdt(cpu, idle);
584         irq_ctx_init(cpu);
585
586         /* Note: Don't modify initial ss override */
587         VDEBUG(("VOYAGER SMP: Booting CPU%d at 0x%lx[%x:%x], stack %p\n", cpu, 
588                 (unsigned long)hijack_source.val, hijack_source.idt.Segment,
589                 hijack_source.idt.Offset, stack_start.esp));
590         /* set the original swapper_pg_dir[0] to map 0 to 4Mb transparently
591          * (so that the booting CPU can find start_32 */
592         orig_swapper_pg_dir0 = swapper_pg_dir[0];
593 #ifdef CONFIG_M486
594         if(page_table_copies == NULL)
595                 panic("No free memory for 486 page tables\n");
596         for(i = 0; i < PAGE_SIZE/sizeof(unsigned long); i++)
597                 page_table_copies[i] = (i * PAGE_SIZE) 
598                         | _PAGE_RW | _PAGE_USER | _PAGE_PRESENT;
599
600         ((unsigned long *)swapper_pg_dir)[0] = 
601                 ((virt_to_phys(page_table_copies)) & PAGE_MASK)
602                 | _PAGE_RW | _PAGE_USER | _PAGE_PRESENT;
603 #else
604         ((unsigned long *)swapper_pg_dir)[0] = 
605                 (virt_to_phys(pg0) & PAGE_MASK)
606                 | _PAGE_RW | _PAGE_USER | _PAGE_PRESENT;
607 #endif
608
609         if(quad_boot) {
610                 printk("CPU %d: non extended Quad boot\n", cpu);
611                 hijack_vector = (__u32 *)phys_to_virt((VIC_CPU_BOOT_CPI + QIC_DEFAULT_CPI_BASE)*4);
612                 *hijack_vector = hijack_source.val;
613         } else {
614                 printk("CPU%d: extended VIC boot\n", cpu);
615                 hijack_vector = (__u32 *)phys_to_virt((VIC_CPU_BOOT_CPI + VIC_DEFAULT_CPI_BASE)*4);
616                 *hijack_vector = hijack_source.val;
617                 /* VIC errata, may also receive interrupt at this address */
618                 hijack_vector = (__u32 *)phys_to_virt((VIC_CPU_BOOT_ERRATA_CPI + VIC_DEFAULT_CPI_BASE)*4);
619                 *hijack_vector = hijack_source.val;
620         }
621         /* All non-boot CPUs start with interrupts fully masked.  Need
622          * to lower the mask of the CPI we're about to send.  We do
623          * this in the VIC by masquerading as the processor we're
624          * about to boot and lowering its interrupt mask */
625         local_irq_save(flags);
626         if(quad_boot) {
627                 send_one_QIC_CPI(cpu, VIC_CPU_BOOT_CPI);
628         } else {
629                 outb(VIC_CPU_MASQUERADE_ENABLE | cpu, VIC_PROCESSOR_ID);
630                 /* here we're altering registers belonging to `cpu' */
631                 
632                 outb(VIC_BOOT_INTERRUPT_MASK, 0x21);
633                 /* now go back to our original identity */
634                 outb(boot_cpu_id, VIC_PROCESSOR_ID);
635
636                 /* and boot the CPU */
637
638                 send_CPI((1<<cpu), VIC_CPU_BOOT_CPI);
639         }
640         cpu_booted_map = 0;
641         local_irq_restore(flags);
642
643         /* now wait for it to become ready (or timeout) */
644         for(timeout = 0; timeout < 50000; timeout++) {
645                 if(cpu_booted_map)
646                         break;
647                 udelay(100);
648         }
649         /* reset the page table */
650         swapper_pg_dir[0] = orig_swapper_pg_dir0;
651         local_flush_tlb();
652 #ifdef CONFIG_M486
653         free_page((unsigned long)page_table_copies);
654 #endif
655           
656         if (cpu_booted_map) {
657                 VDEBUG(("CPU%d: Booted successfully, back in CPU %d\n",
658                         cpu, smp_processor_id()));
659         
660                 printk("CPU%d: ", cpu);
661                 print_cpu_info(&cpu_data[cpu]);
662                 wmb();
663                 cpu_set(cpu, cpu_callout_map);
664                 cpu_set(cpu, cpu_present_map);
665         }
666         else {
667                 printk("CPU%d FAILED TO BOOT: ", cpu);
668                 if (*((volatile unsigned char *)phys_to_virt(start_phys_address))==0xA5)
669                         printk("Stuck.\n");
670                 else
671                         printk("Not responding.\n");
672                 
673                 cpucount--;
674         }
675 }
676
677 void __init
678 smp_boot_cpus(void)
679 {
680         int i;
681
682         /* CAT BUS initialisation must be done after the memory */
683         /* FIXME: The L4 has a catbus too, it just needs to be
684          * accessed in a totally different way */
685         if(voyager_level == 5) {
686                 voyager_cat_init();
687
688                 /* now that the cat has probed the Voyager System Bus, sanity
689                  * check the cpu map */
690                 if( ((voyager_quad_processors | voyager_extended_vic_processors)
691                      & cpus_addr(phys_cpu_present_map)[0]) != cpus_addr(phys_cpu_present_map)[0]) {
692                         /* should panic */
693                         printk("\n\n***WARNING*** Sanity check of CPU present map FAILED\n");
694                 }
695         } else if(voyager_level == 4)
696                 voyager_extended_vic_processors = cpus_addr(phys_cpu_present_map)[0];
697
698         /* this sets up the idle task to run on the current cpu */
699         voyager_extended_cpus = 1;
700         /* Remove the global_irq_holder setting, it triggers a BUG() on
701          * schedule at the moment */
702         //global_irq_holder = boot_cpu_id;
703
704         /* FIXME: Need to do something about this but currently only works
705          * on CPUs with a tsc which none of mine have. 
706         smp_tune_scheduling();
707          */
708         smp_store_cpu_info(boot_cpu_id);
709         printk("CPU%d: ", boot_cpu_id);
710         print_cpu_info(&cpu_data[boot_cpu_id]);
711
712         if(is_cpu_quad()) {
713                 /* booting on a Quad CPU */
714                 printk("VOYAGER SMP: Boot CPU is Quad\n");
715                 qic_setup();
716                 do_quad_bootstrap();
717         }
718
719         /* enable our own CPIs */
720         vic_enable_cpi();
721
722         cpu_set(boot_cpu_id, cpu_online_map);
723         cpu_set(boot_cpu_id, cpu_callout_map);
724         
725         /* loop over all the extended VIC CPUs and boot them.  The 
726          * Quad CPUs must be bootstrapped by their extended VIC cpu */
727         for(i = 0; i < NR_CPUS; i++) {
728                 if(i == boot_cpu_id || !cpu_isset(i, phys_cpu_present_map))
729                         continue;
730                 do_boot_cpu(i);
731                 /* This udelay seems to be needed for the Quad boots
732                  * don't remove unless you know what you're doing */
733                 udelay(1000);
734         }
735         /* we could compute the total bogomips here, but why bother?,
736          * Code added from smpboot.c */
737         {
738                 unsigned long bogosum = 0;
739                 for (i = 0; i < NR_CPUS; i++)
740                         if (cpu_isset(i, cpu_online_map))
741                                 bogosum += cpu_data[i].loops_per_jiffy;
742                 printk(KERN_INFO "Total of %d processors activated (%lu.%02lu BogoMIPS).\n",
743                         cpucount+1,
744                         bogosum/(500000/HZ),
745                         (bogosum/(5000/HZ))%100);
746         }
747         voyager_extended_cpus = hweight32(voyager_extended_vic_processors);
748         printk("VOYAGER: Extended (interrupt handling CPUs): %d, non-extended: %d\n", voyager_extended_cpus, num_booting_cpus() - voyager_extended_cpus);
749         /* that's it, switch to symmetric mode */
750         outb(0, VIC_PRIORITY_REGISTER);
751         outb(0, VIC_CLAIM_REGISTER_0);
752         outb(0, VIC_CLAIM_REGISTER_1);
753         
754         VDEBUG(("VOYAGER SMP: Booted with %d CPUs\n", num_booting_cpus()));
755 }
756
757 /* Reload the secondary CPUs task structure (this function does not
758  * return ) */
759 void __init 
760 initialize_secondary(void)
761 {
762 #if 0
763         // AC kernels only
764         set_current(hard_get_current());
765 #endif
766
767         /*
768          * We don't actually need to load the full TSS,
769          * basically just the stack pointer and the eip.
770          */
771
772         asm volatile(
773                 "movl %0,%%esp\n\t"
774                 "jmp *%1"
775                 :
776                 :"r" (current->thread.esp),"r" (current->thread.eip));
777 }
778
779 /* handle a Voyager SYS_INT -- If we don't, the base board will
780  * panic the system.
781  *
782  * System interrupts occur because some problem was detected on the
783  * various busses.  To find out what you have to probe all the
784  * hardware via the CAT bus.  FIXME: At the moment we do nothing. */
785 fastcall void
786 smp_vic_sys_interrupt(struct pt_regs *regs)
787 {
788         ack_CPI(VIC_SYS_INT);
789         printk("Voyager SYSTEM INTERRUPT\n");   
790 }
791
792 /* Handle a voyager CMN_INT; These interrupts occur either because of
793  * a system status change or because a single bit memory error
794  * occurred.  FIXME: At the moment, ignore all this. */
795 fastcall void
796 smp_vic_cmn_interrupt(struct pt_regs *regs)
797 {
798         static __u8 in_cmn_int = 0;
799         static DEFINE_SPINLOCK(cmn_int_lock);
800
801         /* common ints are broadcast, so make sure we only do this once */
802         _raw_spin_lock(&cmn_int_lock);
803         if(in_cmn_int)
804                 goto unlock_end;
805
806         in_cmn_int++;
807         _raw_spin_unlock(&cmn_int_lock);
808
809         VDEBUG(("Voyager COMMON INTERRUPT\n"));
810
811         if(voyager_level == 5)
812                 voyager_cat_do_common_interrupt();
813
814         _raw_spin_lock(&cmn_int_lock);
815         in_cmn_int = 0;
816  unlock_end:
817         _raw_spin_unlock(&cmn_int_lock);
818         ack_CPI(VIC_CMN_INT);
819 }
820
821 /*
822  * Reschedule call back. Nothing to do, all the work is done
823  * automatically when we return from the interrupt.  */
824 static void
825 smp_reschedule_interrupt(void)
826 {
827         /* do nothing */
828 }
829
830 static struct mm_struct * flush_mm;
831 static unsigned long flush_va;
832 static DEFINE_SPINLOCK(tlbstate_lock);
833 #define FLUSH_ALL       0xffffffff
834
835 /*
836  * We cannot call mmdrop() because we are in interrupt context, 
837  * instead update mm->cpu_vm_mask.
838  *
839  * We need to reload %cr3 since the page tables may be going
840  * away from under us..
841  */
842 static inline void
843 leave_mm (unsigned long cpu)
844 {
845         if (per_cpu(cpu_tlbstate, cpu).state == TLBSTATE_OK)
846                 BUG();
847         cpu_clear(cpu, per_cpu(cpu_tlbstate, cpu).active_mm->cpu_vm_mask);
848         load_cr3(swapper_pg_dir);
849 }
850
851
852 /*
853  * Invalidate call-back
854  */
855 static void 
856 smp_invalidate_interrupt(void)
857 {
858         __u8 cpu = smp_processor_id();
859
860         if (!test_bit(cpu, &smp_invalidate_needed))
861                 return;
862         /* This will flood messages.  Don't uncomment unless you see
863          * Problems with cross cpu invalidation
864         VDEBUG(("VOYAGER SMP: CPU%d received INVALIDATE_CPI\n",
865                 smp_processor_id()));
866         */
867
868         if (flush_mm == per_cpu(cpu_tlbstate, cpu).active_mm) {
869                 if (per_cpu(cpu_tlbstate, cpu).state == TLBSTATE_OK) {
870                         if (flush_va == FLUSH_ALL)
871                                 local_flush_tlb();
872                         else
873                                 __flush_tlb_one(flush_va);
874                 } else
875                         leave_mm(cpu);
876         }
877         smp_mb__before_clear_bit();
878         clear_bit(cpu, &smp_invalidate_needed);
879         smp_mb__after_clear_bit();
880 }
881
882 /* All the new flush operations for 2.4 */
883
884
885 /* This routine is called with a physical cpu mask */
886 static void
887 flush_tlb_others (unsigned long cpumask, struct mm_struct *mm,
888                                                 unsigned long va)
889 {
890         int stuck = 50000;
891
892         if (!cpumask)
893                 BUG();
894         if ((cpumask & cpus_addr(cpu_online_map)[0]) != cpumask)
895                 BUG();
896         if (cpumask & (1 << smp_processor_id()))
897                 BUG();
898         if (!mm)
899                 BUG();
900
901         spin_lock(&tlbstate_lock);
902         
903         flush_mm = mm;
904         flush_va = va;
905         atomic_set_mask(cpumask, &smp_invalidate_needed);
906         /*
907          * We have to send the CPI only to
908          * CPUs affected.
909          */
910         send_CPI(cpumask, VIC_INVALIDATE_CPI);
911
912         while (smp_invalidate_needed) {
913                 mb();
914                 if(--stuck == 0) {
915                         printk("***WARNING*** Stuck doing invalidate CPI (CPU%d)\n", smp_processor_id());
916                         break;
917                 }
918         }
919
920         /* Uncomment only to debug invalidation problems
921         VDEBUG(("VOYAGER SMP: Completed invalidate CPI (CPU%d)\n", cpu));
922         */
923
924         flush_mm = NULL;
925         flush_va = 0;
926         spin_unlock(&tlbstate_lock);
927 }
928
929 void
930 flush_tlb_current_task(void)
931 {
932         struct mm_struct *mm = current->mm;
933         unsigned long cpu_mask;
934
935         preempt_disable();
936
937         cpu_mask = cpus_addr(mm->cpu_vm_mask)[0] & ~(1 << smp_processor_id());
938         local_flush_tlb();
939         if (cpu_mask)
940                 flush_tlb_others(cpu_mask, mm, FLUSH_ALL);
941
942         preempt_enable();
943 }
944
945
946 void
947 flush_tlb_mm (struct mm_struct * mm)
948 {
949         unsigned long cpu_mask;
950
951         preempt_disable();
952
953         cpu_mask = cpus_addr(mm->cpu_vm_mask)[0] & ~(1 << smp_processor_id());
954
955         if (current->active_mm == mm) {
956                 if (current->mm)
957                         local_flush_tlb();
958                 else
959                         leave_mm(smp_processor_id());
960         }
961         if (cpu_mask)
962                 flush_tlb_others(cpu_mask, mm, FLUSH_ALL);
963
964         preempt_enable();
965 }
966
967 void flush_tlb_page(struct vm_area_struct * vma, unsigned long va)
968 {
969         struct mm_struct *mm = vma->vm_mm;
970         unsigned long cpu_mask;
971
972         preempt_disable();
973
974         cpu_mask = cpus_addr(mm->cpu_vm_mask)[0] & ~(1 << smp_processor_id());
975         if (current->active_mm == mm) {
976                 if(current->mm)
977                         __flush_tlb_one(va);
978                  else
979                         leave_mm(smp_processor_id());
980         }
981
982         if (cpu_mask)
983                 flush_tlb_others(cpu_mask, mm, va);
984
985         preempt_enable();
986 }
987 EXPORT_SYMBOL(flush_tlb_page);
988
989 /* enable the requested IRQs */
990 static void
991 smp_enable_irq_interrupt(void)
992 {
993         __u8 irq;
994         __u8 cpu = get_cpu();
995
996         VDEBUG(("VOYAGER SMP: CPU%d enabling irq mask 0x%x\n", cpu,
997                vic_irq_enable_mask[cpu]));
998
999         spin_lock(&vic_irq_lock);
1000         for(irq = 0; irq < 16; irq++) {
1001                 if(vic_irq_enable_mask[cpu] & (1<<irq))
1002                         enable_local_vic_irq(irq);
1003         }
1004         vic_irq_enable_mask[cpu] = 0;
1005         spin_unlock(&vic_irq_lock);
1006
1007         put_cpu_no_resched();
1008 }
1009         
1010 /*
1011  *      CPU halt call-back
1012  */
1013 static void
1014 smp_stop_cpu_function(void *dummy)
1015 {
1016         VDEBUG(("VOYAGER SMP: CPU%d is STOPPING\n", smp_processor_id()));
1017         cpu_clear(smp_processor_id(), cpu_online_map);
1018         local_irq_disable();
1019         for(;;)
1020                 halt();
1021 }
1022
1023 static DEFINE_SPINLOCK(call_lock);
1024
1025 struct call_data_struct {
1026         void (*func) (void *info);
1027         void *info;
1028         volatile unsigned long started;
1029         volatile unsigned long finished;
1030         int wait;
1031 };
1032
1033 static struct call_data_struct * call_data;
1034
1035 /* execute a thread on a new CPU.  The function to be called must be
1036  * previously set up.  This is used to schedule a function for
1037  * execution on all CPU's - set up the function then broadcast a
1038  * function_interrupt CPI to come here on each CPU */
1039 static void
1040 smp_call_function_interrupt(void)
1041 {
1042         void (*func) (void *info) = call_data->func;
1043         void *info = call_data->info;
1044         /* must take copy of wait because call_data may be replaced
1045          * unless the function is waiting for us to finish */
1046         int wait = call_data->wait;
1047         __u8 cpu = smp_processor_id();
1048
1049         /*
1050          * Notify initiating CPU that I've grabbed the data and am
1051          * about to execute the function
1052          */
1053         mb();
1054         if(!test_and_clear_bit(cpu, &call_data->started)) {
1055                 /* If the bit wasn't set, this could be a replay */
1056                 printk(KERN_WARNING "VOYAGER SMP: CPU %d received call funtion with no call pending\n", cpu);
1057                 return;
1058         }
1059         /*
1060          * At this point the info structure may be out of scope unless wait==1
1061          */
1062         irq_enter();
1063         (*func)(info);
1064         irq_exit();
1065         if (wait) {
1066                 mb();
1067                 clear_bit(cpu, &call_data->finished);
1068         }
1069 }
1070
1071 /* Call this function on all CPUs using the function_interrupt above 
1072     <func> The function to run. This must be fast and non-blocking.
1073     <info> An arbitrary pointer to pass to the function.
1074     <retry> If true, keep retrying until ready.
1075     <wait> If true, wait until function has completed on other CPUs.
1076     [RETURNS] 0 on success, else a negative status code. Does not return until
1077     remote CPUs are nearly ready to execute <<func>> or are or have executed.
1078 */
1079 int
1080 smp_call_function (void (*func) (void *info), void *info, int retry,
1081                    int wait)
1082 {
1083         struct call_data_struct data;
1084         __u32 mask = cpus_addr(cpu_online_map)[0];
1085
1086         mask &= ~(1<<smp_processor_id());
1087
1088         if (!mask)
1089                 return 0;
1090
1091         /* Can deadlock when called with interrupts disabled */
1092         WARN_ON(irqs_disabled());
1093
1094         data.func = func;
1095         data.info = info;
1096         data.started = mask;
1097         data.wait = wait;
1098         if (wait)
1099                 data.finished = mask;
1100
1101         spin_lock(&call_lock);
1102         call_data = &data;
1103         wmb();
1104         /* Send a message to all other CPUs and wait for them to respond */
1105         send_CPI_allbutself(VIC_CALL_FUNCTION_CPI);
1106
1107         /* Wait for response */
1108         while (data.started)
1109                 barrier();
1110
1111         if (wait)
1112                 while (data.finished)
1113                         barrier();
1114
1115         spin_unlock(&call_lock);
1116
1117         return 0;
1118 }
1119 EXPORT_SYMBOL(smp_call_function);
1120
1121 /* Sorry about the name.  In an APIC based system, the APICs
1122  * themselves are programmed to send a timer interrupt.  This is used
1123  * by linux to reschedule the processor.  Voyager doesn't have this,
1124  * so we use the system clock to interrupt one processor, which in
1125  * turn, broadcasts a timer CPI to all the others --- we receive that
1126  * CPI here.  We don't use this actually for counting so losing
1127  * ticks doesn't matter 
1128  *
1129  * FIXME: For those CPU's which actually have a local APIC, we could
1130  * try to use it to trigger this interrupt instead of having to
1131  * broadcast the timer tick.  Unfortunately, all my pentium DYADs have
1132  * no local APIC, so I can't do this
1133  *
1134  * This function is currently a placeholder and is unused in the code */
1135 fastcall void 
1136 smp_apic_timer_interrupt(struct pt_regs *regs)
1137 {
1138         struct pt_regs *old_regs = set_irq_regs(regs);
1139         wrapper_smp_local_timer_interrupt();
1140         set_irq_regs(old_regs);
1141 }
1142
1143 /* All of the QUAD interrupt GATES */
1144 fastcall void
1145 smp_qic_timer_interrupt(struct pt_regs *regs)
1146 {
1147         struct pt_regs *old_regs = set_irq_regs(regs);
1148         ack_QIC_CPI(QIC_TIMER_CPI);
1149         wrapper_smp_local_timer_interrupt();
1150         set_irq_regs(old_regs);
1151 }
1152
1153 fastcall void
1154 smp_qic_invalidate_interrupt(struct pt_regs *regs)
1155 {
1156         ack_QIC_CPI(QIC_INVALIDATE_CPI);
1157         smp_invalidate_interrupt();
1158 }
1159
1160 fastcall void
1161 smp_qic_reschedule_interrupt(struct pt_regs *regs)
1162 {
1163         ack_QIC_CPI(QIC_RESCHEDULE_CPI);
1164         smp_reschedule_interrupt();
1165 }
1166
1167 fastcall void
1168 smp_qic_enable_irq_interrupt(struct pt_regs *regs)
1169 {
1170         ack_QIC_CPI(QIC_ENABLE_IRQ_CPI);
1171         smp_enable_irq_interrupt();
1172 }
1173
1174 fastcall void
1175 smp_qic_call_function_interrupt(struct pt_regs *regs)
1176 {
1177         ack_QIC_CPI(QIC_CALL_FUNCTION_CPI);
1178         smp_call_function_interrupt();
1179 }
1180
1181 fastcall void
1182 smp_vic_cpi_interrupt(struct pt_regs *regs)
1183 {
1184         struct pt_regs *old_regs = set_irq_regs(regs);
1185         __u8 cpu = smp_processor_id();
1186
1187         if(is_cpu_quad())
1188                 ack_QIC_CPI(VIC_CPI_LEVEL0);
1189         else
1190                 ack_VIC_CPI(VIC_CPI_LEVEL0);
1191
1192         if(test_and_clear_bit(VIC_TIMER_CPI, &vic_cpi_mailbox[cpu]))
1193                 wrapper_smp_local_timer_interrupt();
1194         if(test_and_clear_bit(VIC_INVALIDATE_CPI, &vic_cpi_mailbox[cpu]))
1195                 smp_invalidate_interrupt();
1196         if(test_and_clear_bit(VIC_RESCHEDULE_CPI, &vic_cpi_mailbox[cpu]))
1197                 smp_reschedule_interrupt();
1198         if(test_and_clear_bit(VIC_ENABLE_IRQ_CPI, &vic_cpi_mailbox[cpu]))
1199                 smp_enable_irq_interrupt();
1200         if(test_and_clear_bit(VIC_CALL_FUNCTION_CPI, &vic_cpi_mailbox[cpu]))
1201                 smp_call_function_interrupt();
1202         set_irq_regs(old_regs);
1203 }
1204
1205 static void
1206 do_flush_tlb_all(void* info)
1207 {
1208         unsigned long cpu = smp_processor_id();
1209
1210         __flush_tlb_all();
1211         if (per_cpu(cpu_tlbstate, cpu).state == TLBSTATE_LAZY)
1212                 leave_mm(cpu);
1213 }
1214
1215
1216 /* flush the TLB of every active CPU in the system */
1217 void
1218 flush_tlb_all(void)
1219 {
1220         on_each_cpu(do_flush_tlb_all, 0, 1, 1);
1221 }
1222
1223 /* used to set up the trampoline for other CPUs when the memory manager
1224  * is sorted out */
1225 void __init
1226 smp_alloc_memory(void)
1227 {
1228         trampoline_base = (__u32)alloc_bootmem_low_pages(PAGE_SIZE);
1229         if(__pa(trampoline_base) >= 0x93000)
1230                 BUG();
1231 }
1232
1233 /* send a reschedule CPI to one CPU by physical CPU number*/
1234 void
1235 smp_send_reschedule(int cpu)
1236 {
1237         send_one_CPI(cpu, VIC_RESCHEDULE_CPI);
1238 }
1239
1240
1241 int
1242 hard_smp_processor_id(void)
1243 {
1244         __u8 i;
1245         __u8 cpumask = inb(VIC_PROC_WHO_AM_I);
1246         if((cpumask & QUAD_IDENTIFIER) == QUAD_IDENTIFIER)
1247                 return cpumask & 0x1F;
1248
1249         for(i = 0; i < 8; i++) {
1250                 if(cpumask & (1<<i))
1251                         return i;
1252         }
1253         printk("** WARNING ** Illegal cpuid returned by VIC: %d", cpumask);
1254         return 0;
1255 }
1256
1257 int
1258 safe_smp_processor_id(void)
1259 {
1260         return hard_smp_processor_id();
1261 }
1262
1263 /* broadcast a halt to all other CPUs */
1264 void
1265 smp_send_stop(void)
1266 {
1267         smp_call_function(smp_stop_cpu_function, NULL, 1, 1);
1268 }
1269
1270 /* this function is triggered in time.c when a clock tick fires
1271  * we need to re-broadcast the tick to all CPUs */
1272 void
1273 smp_vic_timer_interrupt(void)
1274 {
1275         send_CPI_allbutself(VIC_TIMER_CPI);
1276         smp_local_timer_interrupt();
1277 }
1278
1279 /* local (per CPU) timer interrupt.  It does both profiling and
1280  * process statistics/rescheduling.
1281  *
1282  * We do profiling in every local tick, statistics/rescheduling
1283  * happen only every 'profiling multiplier' ticks. The default
1284  * multiplier is 1 and it can be changed by writing the new multiplier
1285  * value into /proc/profile.
1286  */
1287 void
1288 smp_local_timer_interrupt(void)
1289 {
1290         int cpu = smp_processor_id();
1291         long weight;
1292
1293         profile_tick(CPU_PROFILING);
1294         if (--per_cpu(prof_counter, cpu) <= 0) {
1295                 /*
1296                  * The multiplier may have changed since the last time we got
1297                  * to this point as a result of the user writing to
1298                  * /proc/profile. In this case we need to adjust the APIC
1299                  * timer accordingly.
1300                  *
1301                  * Interrupts are already masked off at this point.
1302                  */
1303                 per_cpu(prof_counter,cpu) = per_cpu(prof_multiplier, cpu);
1304                 if (per_cpu(prof_counter, cpu) !=
1305                                         per_cpu(prof_old_multiplier, cpu)) {
1306                         /* FIXME: need to update the vic timer tick here */
1307                         per_cpu(prof_old_multiplier, cpu) =
1308                                                 per_cpu(prof_counter, cpu);
1309                 }
1310
1311                 update_process_times(user_mode_vm(get_irq_regs()));
1312         }
1313
1314         if( ((1<<cpu) & voyager_extended_vic_processors) == 0)
1315                 /* only extended VIC processors participate in
1316                  * interrupt distribution */
1317                 return;
1318
1319         /*
1320          * We take the 'long' return path, and there every subsystem
1321          * grabs the apropriate locks (kernel lock/ irq lock).
1322          *
1323          * we might want to decouple profiling from the 'long path',
1324          * and do the profiling totally in assembly.
1325          *
1326          * Currently this isn't too much of an issue (performance wise),
1327          * we can take more than 100K local irqs per second on a 100 MHz P5.
1328          */
1329
1330         if((++vic_tick[cpu] & 0x7) != 0)
1331                 return;
1332         /* get here every 16 ticks (about every 1/6 of a second) */
1333
1334         /* Change our priority to give someone else a chance at getting
1335          * the IRQ. The algorithm goes like this:
1336          *
1337          * In the VIC, the dynamically routed interrupt is always
1338          * handled by the lowest priority eligible (i.e. receiving
1339          * interrupts) CPU.  If >1 eligible CPUs are equal lowest, the
1340          * lowest processor number gets it.
1341          *
1342          * The priority of a CPU is controlled by a special per-CPU
1343          * VIC priority register which is 3 bits wide 0 being lowest
1344          * and 7 highest priority..
1345          *
1346          * Therefore we subtract the average number of interrupts from
1347          * the number we've fielded.  If this number is negative, we
1348          * lower the activity count and if it is positive, we raise
1349          * it.
1350          *
1351          * I'm afraid this still leads to odd looking interrupt counts:
1352          * the totals are all roughly equal, but the individual ones
1353          * look rather skewed.
1354          *
1355          * FIXME: This algorithm is total crap when mixed with SMP
1356          * affinity code since we now try to even up the interrupt
1357          * counts when an affinity binding is keeping them on a
1358          * particular CPU*/
1359         weight = (vic_intr_count[cpu]*voyager_extended_cpus
1360                   - vic_intr_total) >> 4;
1361         weight += 4;
1362         if(weight > 7)
1363                 weight = 7;
1364         if(weight < 0)
1365                 weight = 0;
1366         
1367         outb((__u8)weight, VIC_PRIORITY_REGISTER);
1368
1369 #ifdef VOYAGER_DEBUG
1370         if((vic_tick[cpu] & 0xFFF) == 0) {
1371                 /* print this message roughly every 25 secs */
1372                 printk("VOYAGER SMP: vic_tick[%d] = %lu, weight = %ld\n",
1373                        cpu, vic_tick[cpu], weight);
1374         }
1375 #endif
1376 }
1377
1378 /* setup the profiling timer */
1379 int 
1380 setup_profiling_timer(unsigned int multiplier)
1381 {
1382         int i;
1383
1384         if ( (!multiplier))
1385                 return -EINVAL;
1386
1387         /* 
1388          * Set the new multiplier for each CPU. CPUs don't start using the
1389          * new values until the next timer interrupt in which they do process
1390          * accounting.
1391          */
1392         for (i = 0; i < NR_CPUS; ++i)
1393                 per_cpu(prof_multiplier, i) = multiplier;
1394
1395         return 0;
1396 }
1397
1398 /* This is a bit of a mess, but forced on us by the genirq changes
1399  * there's no genirq handler that really does what voyager wants
1400  * so hack it up with the simple IRQ handler */
1401 static void fastcall
1402 handle_vic_irq(unsigned int irq, struct irq_desc *desc)
1403 {
1404         before_handle_vic_irq(irq);
1405         handle_simple_irq(irq, desc);
1406         after_handle_vic_irq(irq);
1407 }
1408
1409
1410 /*  The CPIs are handled in the per cpu 8259s, so they must be
1411  *  enabled to be received: FIX: enabling the CPIs in the early
1412  *  boot sequence interferes with bug checking; enable them later
1413  *  on in smp_init */
1414 #define VIC_SET_GATE(cpi, vector) \
1415         set_intr_gate((cpi) + VIC_DEFAULT_CPI_BASE, (vector))
1416 #define QIC_SET_GATE(cpi, vector) \
1417         set_intr_gate((cpi) + QIC_DEFAULT_CPI_BASE, (vector))
1418
1419 void __init
1420 smp_intr_init(void)
1421 {
1422         int i;
1423
1424         /* initialize the per cpu irq mask to all disabled */
1425         for(i = 0; i < NR_CPUS; i++)
1426                 vic_irq_mask[i] = 0xFFFF;
1427
1428         VIC_SET_GATE(VIC_CPI_LEVEL0, vic_cpi_interrupt);
1429
1430         VIC_SET_GATE(VIC_SYS_INT, vic_sys_interrupt);
1431         VIC_SET_GATE(VIC_CMN_INT, vic_cmn_interrupt);
1432
1433         QIC_SET_GATE(QIC_TIMER_CPI, qic_timer_interrupt);
1434         QIC_SET_GATE(QIC_INVALIDATE_CPI, qic_invalidate_interrupt);
1435         QIC_SET_GATE(QIC_RESCHEDULE_CPI, qic_reschedule_interrupt);
1436         QIC_SET_GATE(QIC_ENABLE_IRQ_CPI, qic_enable_irq_interrupt);
1437         QIC_SET_GATE(QIC_CALL_FUNCTION_CPI, qic_call_function_interrupt);
1438         
1439
1440         /* now put the VIC descriptor into the first 48 IRQs 
1441          *
1442          * This is for later: first 16 correspond to PC IRQs; next 16
1443          * are Primary MC IRQs and final 16 are Secondary MC IRQs */
1444         for(i = 0; i < 48; i++)
1445                 set_irq_chip_and_handler(i, &vic_chip, handle_vic_irq);
1446 }
1447
1448 /* send a CPI at level cpi to a set of cpus in cpuset (set 1 bit per
1449  * processor to receive CPI */
1450 static void
1451 send_CPI(__u32 cpuset, __u8 cpi)
1452 {
1453         int cpu;
1454         __u32 quad_cpuset = (cpuset & voyager_quad_processors);
1455
1456         if(cpi < VIC_START_FAKE_CPI) {
1457                 /* fake CPI are only used for booting, so send to the 
1458                  * extended quads as well---Quads must be VIC booted */
1459                 outb((__u8)(cpuset), VIC_CPI_Registers[cpi]);
1460                 return;
1461         }
1462         if(quad_cpuset)
1463                 send_QIC_CPI(quad_cpuset, cpi);
1464         cpuset &= ~quad_cpuset;
1465         cpuset &= 0xff;         /* only first 8 CPUs vaild for VIC CPI */
1466         if(cpuset == 0)
1467                 return;
1468         for_each_online_cpu(cpu) {
1469                 if(cpuset & (1<<cpu))
1470                         set_bit(cpi, &vic_cpi_mailbox[cpu]);
1471         }
1472         if(cpuset)
1473                 outb((__u8)cpuset, VIC_CPI_Registers[VIC_CPI_LEVEL0]);
1474 }
1475
1476 /* Acknowledge receipt of CPI in the QIC, clear in QIC hardware and
1477  * set the cache line to shared by reading it.
1478  *
1479  * DON'T make this inline otherwise the cache line read will be
1480  * optimised away
1481  * */
1482 static int
1483 ack_QIC_CPI(__u8 cpi) {
1484         __u8 cpu = hard_smp_processor_id();
1485
1486         cpi &= 7;
1487
1488         outb(1<<cpi, QIC_INTERRUPT_CLEAR1);
1489         return voyager_quad_cpi_addr[cpu]->qic_cpi[cpi].cpi;
1490 }
1491
1492 static void
1493 ack_special_QIC_CPI(__u8 cpi)
1494 {
1495         switch(cpi) {
1496         case VIC_CMN_INT:
1497                 outb(QIC_CMN_INT, QIC_INTERRUPT_CLEAR0);
1498                 break;
1499         case VIC_SYS_INT:
1500                 outb(QIC_SYS_INT, QIC_INTERRUPT_CLEAR0);
1501                 break;
1502         }
1503         /* also clear at the VIC, just in case (nop for non-extended proc) */
1504         ack_VIC_CPI(cpi);
1505 }
1506
1507 /* Acknowledge receipt of CPI in the VIC (essentially an EOI) */
1508 static void
1509 ack_VIC_CPI(__u8 cpi)
1510 {
1511 #ifdef VOYAGER_DEBUG
1512         unsigned long flags;
1513         __u16 isr;
1514         __u8 cpu = smp_processor_id();
1515
1516         local_irq_save(flags);
1517         isr = vic_read_isr();
1518         if((isr & (1<<(cpi &7))) == 0) {
1519                 printk("VOYAGER SMP: CPU%d lost CPI%d\n", cpu, cpi);
1520         }
1521 #endif
1522         /* send specific EOI; the two system interrupts have
1523          * bit 4 set for a separate vector but behave as the
1524          * corresponding 3 bit intr */
1525         outb_p(0x60|(cpi & 7),0x20);
1526
1527 #ifdef VOYAGER_DEBUG
1528         if((vic_read_isr() & (1<<(cpi &7))) != 0) {
1529                 printk("VOYAGER SMP: CPU%d still asserting CPI%d\n", cpu, cpi);
1530         }
1531         local_irq_restore(flags);
1532 #endif
1533 }
1534
1535 /* cribbed with thanks from irq.c */
1536 #define __byte(x,y)     (((unsigned char *)&(y))[x])
1537 #define cached_21(cpu)  (__byte(0,vic_irq_mask[cpu]))
1538 #define cached_A1(cpu)  (__byte(1,vic_irq_mask[cpu]))
1539
1540 static unsigned int
1541 startup_vic_irq(unsigned int irq)
1542 {
1543         unmask_vic_irq(irq);
1544
1545         return 0;
1546 }
1547
1548 /* The enable and disable routines.  This is where we run into
1549  * conflicting architectural philosophy.  Fundamentally, the voyager
1550  * architecture does not expect to have to disable interrupts globally
1551  * (the IRQ controllers belong to each CPU).  The processor masquerade
1552  * which is used to start the system shouldn't be used in a running OS
1553  * since it will cause great confusion if two separate CPUs drive to
1554  * the same IRQ controller (I know, I've tried it).
1555  *
1556  * The solution is a variant on the NCR lazy SPL design:
1557  *
1558  * 1) To disable an interrupt, do nothing (other than set the
1559  *    IRQ_DISABLED flag).  This dares the interrupt actually to arrive.
1560  *
1561  * 2) If the interrupt dares to come in, raise the local mask against
1562  *    it (this will result in all the CPU masks being raised
1563  *    eventually).
1564  *
1565  * 3) To enable the interrupt, lower the mask on the local CPU and
1566  *    broadcast an Interrupt enable CPI which causes all other CPUs to
1567  *    adjust their masks accordingly.  */
1568
1569 static void
1570 unmask_vic_irq(unsigned int irq)
1571 {
1572         /* linux doesn't to processor-irq affinity, so enable on
1573          * all CPUs we know about */
1574         int cpu = smp_processor_id(), real_cpu;
1575         __u16 mask = (1<<irq);
1576         __u32 processorList = 0;
1577         unsigned long flags;
1578
1579         VDEBUG(("VOYAGER: unmask_vic_irq(%d) CPU%d affinity 0x%lx\n",
1580                 irq, cpu, cpu_irq_affinity[cpu]));
1581         spin_lock_irqsave(&vic_irq_lock, flags);
1582         for_each_online_cpu(real_cpu) {
1583                 if(!(voyager_extended_vic_processors & (1<<real_cpu)))
1584                         continue;
1585                 if(!(cpu_irq_affinity[real_cpu] & mask)) {
1586                         /* irq has no affinity for this CPU, ignore */
1587                         continue;
1588                 }
1589                 if(real_cpu == cpu) {
1590                         enable_local_vic_irq(irq);
1591                 }
1592                 else if(vic_irq_mask[real_cpu] & mask) {
1593                         vic_irq_enable_mask[real_cpu] |= mask;
1594                         processorList |= (1<<real_cpu);
1595                 }
1596         }
1597         spin_unlock_irqrestore(&vic_irq_lock, flags);
1598         if(processorList)
1599                 send_CPI(processorList, VIC_ENABLE_IRQ_CPI);
1600 }
1601
1602 static void
1603 mask_vic_irq(unsigned int irq)
1604 {
1605         /* lazy disable, do nothing */
1606 }
1607
1608 static void
1609 enable_local_vic_irq(unsigned int irq)
1610 {
1611         __u8 cpu = smp_processor_id();
1612         __u16 mask = ~(1 << irq);
1613         __u16 old_mask = vic_irq_mask[cpu];
1614
1615         vic_irq_mask[cpu] &= mask;
1616         if(vic_irq_mask[cpu] == old_mask)
1617                 return;
1618
1619         VDEBUG(("VOYAGER DEBUG: Enabling irq %d in hardware on CPU %d\n",
1620                 irq, cpu));
1621
1622         if (irq & 8) {
1623                 outb_p(cached_A1(cpu),0xA1);
1624                 (void)inb_p(0xA1);
1625         }
1626         else {
1627                 outb_p(cached_21(cpu),0x21);
1628                 (void)inb_p(0x21);
1629         }
1630 }
1631
1632 static void
1633 disable_local_vic_irq(unsigned int irq)
1634 {
1635         __u8 cpu = smp_processor_id();
1636         __u16 mask = (1 << irq);
1637         __u16 old_mask = vic_irq_mask[cpu];
1638
1639         if(irq == 7)
1640                 return;
1641
1642         vic_irq_mask[cpu] |= mask;
1643         if(old_mask == vic_irq_mask[cpu])
1644                 return;
1645
1646         VDEBUG(("VOYAGER DEBUG: Disabling irq %d in hardware on CPU %d\n",
1647                 irq, cpu));
1648
1649         if (irq & 8) {
1650                 outb_p(cached_A1(cpu),0xA1);
1651                 (void)inb_p(0xA1);
1652         }
1653         else {
1654                 outb_p(cached_21(cpu),0x21);
1655                 (void)inb_p(0x21);
1656         }
1657 }
1658
1659 /* The VIC is level triggered, so the ack can only be issued after the
1660  * interrupt completes.  However, we do Voyager lazy interrupt
1661  * handling here: It is an extremely expensive operation to mask an
1662  * interrupt in the vic, so we merely set a flag (IRQ_DISABLED).  If
1663  * this interrupt actually comes in, then we mask and ack here to push
1664  * the interrupt off to another CPU */
1665 static void
1666 before_handle_vic_irq(unsigned int irq)
1667 {
1668         irq_desc_t *desc = irq_desc + irq;
1669         __u8 cpu = smp_processor_id();
1670
1671         _raw_spin_lock(&vic_irq_lock);
1672         vic_intr_total++;
1673         vic_intr_count[cpu]++;
1674
1675         if(!(cpu_irq_affinity[cpu] & (1<<irq))) {
1676                 /* The irq is not in our affinity mask, push it off
1677                  * onto another CPU */
1678                 VDEBUG(("VOYAGER DEBUG: affinity triggered disable of irq %d on cpu %d\n",
1679                         irq, cpu));
1680                 disable_local_vic_irq(irq);
1681                 /* set IRQ_INPROGRESS to prevent the handler in irq.c from
1682                  * actually calling the interrupt routine */
1683                 desc->status |= IRQ_REPLAY | IRQ_INPROGRESS;
1684         } else if(desc->status & IRQ_DISABLED) {
1685                 /* Damn, the interrupt actually arrived, do the lazy
1686                  * disable thing. The interrupt routine in irq.c will
1687                  * not handle a IRQ_DISABLED interrupt, so nothing more
1688                  * need be done here */
1689                 VDEBUG(("VOYAGER DEBUG: lazy disable of irq %d on CPU %d\n",
1690                         irq, cpu));
1691                 disable_local_vic_irq(irq);
1692                 desc->status |= IRQ_REPLAY;
1693         } else {
1694                 desc->status &= ~IRQ_REPLAY;
1695         }
1696
1697         _raw_spin_unlock(&vic_irq_lock);
1698 }
1699
1700 /* Finish the VIC interrupt: basically mask */
1701 static void
1702 after_handle_vic_irq(unsigned int irq)
1703 {
1704         irq_desc_t *desc = irq_desc + irq;
1705
1706         _raw_spin_lock(&vic_irq_lock);
1707         {
1708                 unsigned int status = desc->status & ~IRQ_INPROGRESS;
1709 #ifdef VOYAGER_DEBUG
1710                 __u16 isr;
1711 #endif
1712
1713                 desc->status = status;
1714                 if ((status & IRQ_DISABLED))
1715                         disable_local_vic_irq(irq);
1716 #ifdef VOYAGER_DEBUG
1717                 /* DEBUG: before we ack, check what's in progress */
1718                 isr = vic_read_isr();
1719                 if((isr & (1<<irq) && !(status & IRQ_REPLAY)) == 0) {
1720                         int i;
1721                         __u8 cpu = smp_processor_id();
1722                         __u8 real_cpu;
1723                         int mask; /* Um... initialize me??? --RR */
1724
1725                         printk("VOYAGER SMP: CPU%d lost interrupt %d\n",
1726                                cpu, irq);
1727                         for_each_possible_cpu(real_cpu, mask) {
1728
1729                                 outb(VIC_CPU_MASQUERADE_ENABLE | real_cpu,
1730                                      VIC_PROCESSOR_ID);
1731                                 isr = vic_read_isr();
1732                                 if(isr & (1<<irq)) {
1733                                         printk("VOYAGER SMP: CPU%d ack irq %d\n",
1734                                                real_cpu, irq);
1735                                         ack_vic_irq(irq);
1736                                 }
1737                                 outb(cpu, VIC_PROCESSOR_ID);
1738                         }
1739                 }
1740 #endif /* VOYAGER_DEBUG */
1741                 /* as soon as we ack, the interrupt is eligible for
1742                  * receipt by another CPU so everything must be in
1743                  * order here  */
1744                 ack_vic_irq(irq);
1745                 if(status & IRQ_REPLAY) {
1746                         /* replay is set if we disable the interrupt
1747                          * in the before_handle_vic_irq() routine, so
1748                          * clear the in progress bit here to allow the
1749                          * next CPU to handle this correctly */
1750                         desc->status &= ~(IRQ_REPLAY | IRQ_INPROGRESS);
1751                 }
1752 #ifdef VOYAGER_DEBUG
1753                 isr = vic_read_isr();
1754                 if((isr & (1<<irq)) != 0)
1755                         printk("VOYAGER SMP: after_handle_vic_irq() after ack irq=%d, isr=0x%x\n",
1756                                irq, isr);
1757 #endif /* VOYAGER_DEBUG */
1758         }
1759         _raw_spin_unlock(&vic_irq_lock);
1760
1761         /* All code after this point is out of the main path - the IRQ
1762          * may be intercepted by another CPU if reasserted */
1763 }
1764
1765
1766 /* Linux processor - interrupt affinity manipulations.
1767  *
1768  * For each processor, we maintain a 32 bit irq affinity mask.
1769  * Initially it is set to all 1's so every processor accepts every
1770  * interrupt.  In this call, we change the processor's affinity mask:
1771  *
1772  * Change from enable to disable:
1773  *
1774  * If the interrupt ever comes in to the processor, we will disable it
1775  * and ack it to push it off to another CPU, so just accept the mask here.
1776  *
1777  * Change from disable to enable:
1778  *
1779  * change the mask and then do an interrupt enable CPI to re-enable on
1780  * the selected processors */
1781
1782 void
1783 set_vic_irq_affinity(unsigned int irq, cpumask_t mask)
1784 {
1785         /* Only extended processors handle interrupts */
1786         unsigned long real_mask;
1787         unsigned long irq_mask = 1 << irq;
1788         int cpu;
1789
1790         real_mask = cpus_addr(mask)[0] & voyager_extended_vic_processors;
1791         
1792         if(cpus_addr(mask)[0] == 0)
1793                 /* can't have no cpu's to accept the interrupt -- extremely
1794                  * bad things will happen */
1795                 return;
1796
1797         if(irq == 0)
1798                 /* can't change the affinity of the timer IRQ.  This
1799                  * is due to the constraint in the voyager
1800                  * architecture that the CPI also comes in on and IRQ
1801                  * line and we have chosen IRQ0 for this.  If you
1802                  * raise the mask on this interrupt, the processor
1803                  * will no-longer be able to accept VIC CPIs */
1804                 return;
1805
1806         if(irq >= 32) 
1807                 /* You can only have 32 interrupts in a voyager system
1808                  * (and 32 only if you have a secondary microchannel
1809                  * bus) */
1810                 return;
1811
1812         for_each_online_cpu(cpu) {
1813                 unsigned long cpu_mask = 1 << cpu;
1814                 
1815                 if(cpu_mask & real_mask) {
1816                         /* enable the interrupt for this cpu */
1817                         cpu_irq_affinity[cpu] |= irq_mask;
1818                 } else {
1819                         /* disable the interrupt for this cpu */
1820                         cpu_irq_affinity[cpu] &= ~irq_mask;
1821                 }
1822         }
1823         /* this is magic, we now have the correct affinity maps, so
1824          * enable the interrupt.  This will send an enable CPI to
1825          * those cpu's who need to enable it in their local masks,
1826          * causing them to correct for the new affinity . If the
1827          * interrupt is currently globally disabled, it will simply be
1828          * disabled again as it comes in (voyager lazy disable).  If
1829          * the affinity map is tightened to disable the interrupt on a
1830          * cpu, it will be pushed off when it comes in */
1831         unmask_vic_irq(irq);
1832 }
1833
1834 static void
1835 ack_vic_irq(unsigned int irq)
1836 {
1837         if (irq & 8) {
1838                 outb(0x62,0x20);        /* Specific EOI to cascade */
1839                 outb(0x60|(irq & 7),0xA0);
1840         } else {
1841                 outb(0x60 | (irq & 7),0x20);
1842         }
1843 }
1844
1845 /* enable the CPIs.  In the VIC, the CPIs are delivered by the 8259
1846  * but are not vectored by it.  This means that the 8259 mask must be
1847  * lowered to receive them */
1848 static __init void
1849 vic_enable_cpi(void)
1850 {
1851         __u8 cpu = smp_processor_id();
1852         
1853         /* just take a copy of the current mask (nop for boot cpu) */
1854         vic_irq_mask[cpu] = vic_irq_mask[boot_cpu_id];
1855
1856         enable_local_vic_irq(VIC_CPI_LEVEL0);
1857         enable_local_vic_irq(VIC_CPI_LEVEL1);
1858         /* for sys int and cmn int */
1859         enable_local_vic_irq(7);
1860
1861         if(is_cpu_quad()) {
1862                 outb(QIC_DEFAULT_MASK0, QIC_MASK_REGISTER0);
1863                 outb(QIC_CPI_ENABLE, QIC_MASK_REGISTER1);
1864                 VDEBUG(("VOYAGER SMP: QIC ENABLE CPI: CPU%d: MASK 0x%x\n",
1865                         cpu, QIC_CPI_ENABLE));
1866         }
1867
1868         VDEBUG(("VOYAGER SMP: ENABLE CPI: CPU%d: MASK 0x%x\n",
1869                 cpu, vic_irq_mask[cpu]));
1870 }
1871
1872 void
1873 voyager_smp_dump()
1874 {
1875         int old_cpu = smp_processor_id(), cpu;
1876
1877         /* dump the interrupt masks of each processor */
1878         for_each_online_cpu(cpu) {
1879                 __u16 imr, isr, irr;
1880                 unsigned long flags;
1881
1882                 local_irq_save(flags);
1883                 outb(VIC_CPU_MASQUERADE_ENABLE | cpu, VIC_PROCESSOR_ID);
1884                 imr = (inb(0xa1) << 8) | inb(0x21);
1885                 outb(0x0a, 0xa0);
1886                 irr = inb(0xa0) << 8;
1887                 outb(0x0a, 0x20);
1888                 irr |= inb(0x20);
1889                 outb(0x0b, 0xa0);
1890                 isr = inb(0xa0) << 8;
1891                 outb(0x0b, 0x20);
1892                 isr |= inb(0x20);
1893                 outb(old_cpu, VIC_PROCESSOR_ID);
1894                 local_irq_restore(flags);
1895                 printk("\tCPU%d: mask=0x%x, IMR=0x%x, IRR=0x%x, ISR=0x%x\n",
1896                        cpu, vic_irq_mask[cpu], imr, irr, isr);
1897 #if 0
1898                 /* These lines are put in to try to unstick an un ack'd irq */
1899                 if(isr != 0) {
1900                         int irq;
1901                         for(irq=0; irq<16; irq++) {
1902                                 if(isr & (1<<irq)) {
1903                                         printk("\tCPU%d: ack irq %d\n",
1904                                                cpu, irq);
1905                                         local_irq_save(flags);
1906                                         outb(VIC_CPU_MASQUERADE_ENABLE | cpu,
1907                                              VIC_PROCESSOR_ID);
1908                                         ack_vic_irq(irq);
1909                                         outb(old_cpu, VIC_PROCESSOR_ID);
1910                                         local_irq_restore(flags);
1911                                 }
1912                         }
1913                 }
1914 #endif
1915         }
1916 }
1917
1918 void
1919 smp_voyager_power_off(void *dummy)
1920 {
1921         if(smp_processor_id() == boot_cpu_id) 
1922                 voyager_power_off();
1923         else
1924                 smp_stop_cpu_function(NULL);
1925 }
1926
1927 void __init
1928 smp_prepare_cpus(unsigned int max_cpus)
1929 {
1930         /* FIXME: ignore max_cpus for now */
1931         smp_boot_cpus();
1932 }
1933
1934 void __devinit smp_prepare_boot_cpu(void)
1935 {
1936         cpu_set(smp_processor_id(), cpu_online_map);
1937         cpu_set(smp_processor_id(), cpu_callout_map);
1938         cpu_set(smp_processor_id(), cpu_possible_map);
1939         cpu_set(smp_processor_id(), cpu_present_map);
1940 }
1941
1942 int __devinit
1943 __cpu_up(unsigned int cpu)
1944 {
1945         /* This only works at boot for x86.  See "rewrite" above. */
1946         if (cpu_isset(cpu, smp_commenced_mask))
1947                 return -ENOSYS;
1948
1949         /* In case one didn't come up */
1950         if (!cpu_isset(cpu, cpu_callin_map))
1951                 return -EIO;
1952         /* Unleash the CPU! */
1953         cpu_set(cpu, smp_commenced_mask);
1954         while (!cpu_isset(cpu, cpu_online_map))
1955                 mb();
1956         return 0;
1957 }
1958
1959 void __init 
1960 smp_cpus_done(unsigned int max_cpus)
1961 {
1962         zap_low_mappings();
1963 }
1964
1965 void __init
1966 smp_setup_processor_id(void)
1967 {
1968         current_thread_info()->cpu = hard_smp_processor_id();
1969         write_pda(cpu_number, hard_smp_processor_id());
1970 }