drm: add option to force writeback off.
[powerpc.git] / drivers / char / drm / radeon_drv.h
1 /* radeon_drv.h -- Private header for radeon driver -*- linux-c -*-
2  *
3  * Copyright 1999 Precision Insight, Inc., Cedar Park, Texas.
4  * Copyright 2000 VA Linux Systems, Inc., Fremont, California.
5  * All rights reserved.
6  *
7  * Permission is hereby granted, free of charge, to any person obtaining a
8  * copy of this software and associated documentation files (the "Software"),
9  * to deal in the Software without restriction, including without limitation
10  * the rights to use, copy, modify, merge, publish, distribute, sublicense,
11  * and/or sell copies of the Software, and to permit persons to whom the
12  * Software is furnished to do so, subject to the following conditions:
13  *
14  * The above copyright notice and this permission notice (including the next
15  * paragraph) shall be included in all copies or substantial portions of the
16  * Software.
17  *
18  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
19  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
20  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT.  IN NO EVENT SHALL
21  * PRECISION INSIGHT AND/OR ITS SUPPLIERS BE LIABLE FOR ANY CLAIM, DAMAGES OR
22  * OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE,
23  * ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER
24  * DEALINGS IN THE SOFTWARE.
25  *
26  * Authors:
27  *    Kevin E. Martin <martin@valinux.com>
28  *    Gareth Hughes <gareth@valinux.com>
29  */
30
31 #ifndef __RADEON_DRV_H__
32 #define __RADEON_DRV_H__
33
34 /* General customization:
35  */
36
37 #define DRIVER_AUTHOR           "Gareth Hughes, Keith Whitwell, others."
38
39 #define DRIVER_NAME             "radeon"
40 #define DRIVER_DESC             "ATI Radeon"
41 #define DRIVER_DATE             "20050911"
42
43 /* Interface history:
44  *
45  * 1.1 - ??
46  * 1.2 - Add vertex2 ioctl (keith)
47  *     - Add stencil capability to clear ioctl (gareth, keith)
48  *     - Increase MAX_TEXTURE_LEVELS (brian)
49  * 1.3 - Add cmdbuf ioctl (keith)
50  *     - Add support for new radeon packets (keith)
51  *     - Add getparam ioctl (keith)
52  *     - Add flip-buffers ioctl, deprecate fullscreen foo (keith).
53  * 1.4 - Add scratch registers to get_param ioctl.
54  * 1.5 - Add r200 packets to cmdbuf ioctl
55  *     - Add r200 function to init ioctl
56  *     - Add 'scalar2' instruction to cmdbuf
57  * 1.6 - Add static GART memory manager
58  *       Add irq handler (won't be turned on unless X server knows to)
59  *       Add irq ioctls and irq_active getparam.
60  *       Add wait command for cmdbuf ioctl
61  *       Add GART offset query for getparam
62  * 1.7 - Add support for cube map registers: R200_PP_CUBIC_FACES_[0..5]
63  *       and R200_PP_CUBIC_OFFSET_F1_[0..5].
64  *       Added packets R200_EMIT_PP_CUBIC_FACES_[0..5] and
65  *       R200_EMIT_PP_CUBIC_OFFSETS_[0..5].  (brian)
66  * 1.8 - Remove need to call cleanup ioctls on last client exit (keith)
67  *       Add 'GET' queries for starting additional clients on different VT's.
68  * 1.9 - Add DRM_IOCTL_RADEON_CP_RESUME ioctl.
69  *       Add texture rectangle support for r100.
70  * 1.10- Add SETPARAM ioctl; first parameter to set is FB_LOCATION, which
71  *       clients use to tell the DRM where they think the framebuffer is
72  *       located in the card's address space
73  * 1.11- Add packet R200_EMIT_RB3D_BLENDCOLOR to support GL_EXT_blend_color
74  *       and GL_EXT_blend_[func|equation]_separate on r200
75  * 1.12- Add R300 CP microcode support - this just loads the CP on r300
76  *       (No 3D support yet - just microcode loading)
77  * 1.13- Add packet R200_EMIT_TCL_POINT_SPRITE_CNTL for ARB_point_parameters
78  *     - Add hyperz support, add hyperz flags to clear ioctl.
79  * 1.14- Add support for color tiling
80  *     - Add R100/R200 surface allocation/free support
81  * 1.15- Add support for texture micro tiling
82  *     - Add support for r100 cube maps
83  * 1.16- Add R200_EMIT_PP_TRI_PERF_CNTL packet to support brilinear
84  *       texture filtering on r200
85  * 1.17- Add initial support for R300 (3D).
86  * 1.18- Add support for GL_ATI_fragment_shader, new packets
87  *       R200_EMIT_PP_AFS_0/1, R200_EMIT_PP_TXCTLALL_0-5 (replaces
88  *       R200_EMIT_PP_TXFILTER_0-5, 2 more regs) and R200_EMIT_ATF_TFACTOR
89  *       (replaces R200_EMIT_TFACTOR_0 (8 consts instead of 6)
90  * 1.19- Add support for gart table in FB memory and PCIE r300
91  */
92 #define DRIVER_MAJOR            1
93 #define DRIVER_MINOR            19
94 #define DRIVER_PATCHLEVEL       0
95
96 #define GET_RING_HEAD(dev_priv)         DRM_READ32(  (dev_priv)->ring_rptr, 0 )
97 #define SET_RING_HEAD(dev_priv,val)     DRM_WRITE32( (dev_priv)->ring_rptr, 0, (val) )
98
99 /*
100  * Radeon chip families
101  */
102 enum radeon_family {
103         CHIP_R100,
104         CHIP_RS100,
105         CHIP_RV100,
106         CHIP_R200,
107         CHIP_RV200,
108         CHIP_RS200,
109         CHIP_R250,
110         CHIP_RS250,
111         CHIP_RV250,
112         CHIP_RV280,
113         CHIP_R300,
114         CHIP_RS300,
115         CHIP_R350,
116         CHIP_RV350,
117         CHIP_R420,
118         CHIP_LAST,
119 };
120
121 enum radeon_cp_microcode_version {
122         UCODE_R100,
123         UCODE_R200,
124         UCODE_R300,
125 };
126
127 /*
128  * Chip flags
129  */
130 enum radeon_chip_flags {
131         CHIP_FAMILY_MASK = 0x0000ffffUL,
132         CHIP_FLAGS_MASK = 0xffff0000UL,
133         CHIP_IS_MOBILITY = 0x00010000UL,
134         CHIP_IS_IGP = 0x00020000UL,
135         CHIP_SINGLE_CRTC = 0x00040000UL,
136         CHIP_IS_AGP = 0x00080000UL,
137         CHIP_HAS_HIERZ = 0x00100000UL,
138         CHIP_IS_PCIE = 0x00200000UL,
139 };
140
141 typedef struct drm_radeon_freelist {
142         unsigned int age;
143         drm_buf_t *buf;
144         struct drm_radeon_freelist *next;
145         struct drm_radeon_freelist *prev;
146 } drm_radeon_freelist_t;
147
148 typedef struct drm_radeon_ring_buffer {
149         u32 *start;
150         u32 *end;
151         int size;
152         int size_l2qw;
153
154         u32 tail;
155         u32 tail_mask;
156         int space;
157
158         int high_mark;
159 } drm_radeon_ring_buffer_t;
160
161 typedef struct drm_radeon_depth_clear_t {
162         u32 rb3d_cntl;
163         u32 rb3d_zstencilcntl;
164         u32 se_cntl;
165 } drm_radeon_depth_clear_t;
166
167 struct drm_radeon_driver_file_fields {
168         int64_t radeon_fb_delta;
169 };
170
171 struct mem_block {
172         struct mem_block *next;
173         struct mem_block *prev;
174         int start;
175         int size;
176         DRMFILE filp;           /* 0: free, -1: heap, other: real files */
177 };
178
179 struct radeon_surface {
180         int refcount;
181         u32 lower;
182         u32 upper;
183         u32 flags;
184 };
185
186 struct radeon_virt_surface {
187         int surface_index;
188         u32 lower;
189         u32 upper;
190         u32 flags;
191         DRMFILE filp;
192 };
193
194 typedef struct drm_radeon_private {
195         drm_radeon_ring_buffer_t ring;
196         drm_radeon_sarea_t *sarea_priv;
197
198         u32 fb_location;
199
200         int gart_size;
201         u32 gart_vm_start;
202         unsigned long gart_buffers_offset;
203
204         int cp_mode;
205         int cp_running;
206
207         drm_radeon_freelist_t *head;
208         drm_radeon_freelist_t *tail;
209         int last_buf;
210         volatile u32 *scratch;
211         int writeback_works;
212
213         int usec_timeout;
214
215         int microcode_version;
216
217         int is_pci;
218
219         struct {
220                 u32 boxes;
221                 int freelist_timeouts;
222                 int freelist_loops;
223                 int requested_bufs;
224                 int last_frame_reads;
225                 int last_clear_reads;
226                 int clears;
227                 int texture_uploads;
228         } stats;
229
230         int do_boxes;
231         int page_flipping;
232         int current_page;
233
234         u32 color_fmt;
235         unsigned int front_offset;
236         unsigned int front_pitch;
237         unsigned int back_offset;
238         unsigned int back_pitch;
239
240         u32 depth_fmt;
241         unsigned int depth_offset;
242         unsigned int depth_pitch;
243
244         u32 front_pitch_offset;
245         u32 back_pitch_offset;
246         u32 depth_pitch_offset;
247
248         drm_radeon_depth_clear_t depth_clear;
249
250         unsigned long fb_offset;
251         unsigned long mmio_offset;
252         unsigned long ring_offset;
253         unsigned long ring_rptr_offset;
254         unsigned long buffers_offset;
255         unsigned long gart_textures_offset;
256
257         drm_local_map_t *sarea;
258         drm_local_map_t *mmio;
259         drm_local_map_t *cp_ring;
260         drm_local_map_t *ring_rptr;
261         drm_local_map_t *gart_textures;
262
263         struct mem_block *gart_heap;
264         struct mem_block *fb_heap;
265
266         /* SW interrupt */
267         wait_queue_head_t swi_queue;
268         atomic_t swi_emitted;
269
270         struct radeon_surface surfaces[RADEON_MAX_SURFACES];
271         struct radeon_virt_surface virt_surfaces[2 * RADEON_MAX_SURFACES];
272
273         unsigned long pcigart_offset;
274         drm_ati_pcigart_info gart_info;
275
276         /* starting from here on, data is preserved accross an open */
277         uint32_t flags;         /* see radeon_chip_flags */
278 } drm_radeon_private_t;
279
280 typedef struct drm_radeon_buf_priv {
281         u32 age;
282 } drm_radeon_buf_priv_t;
283
284 extern int radeon_no_wb;
285                                 /* radeon_cp.c */
286 extern int radeon_cp_init(DRM_IOCTL_ARGS);
287 extern int radeon_cp_start(DRM_IOCTL_ARGS);
288 extern int radeon_cp_stop(DRM_IOCTL_ARGS);
289 extern int radeon_cp_reset(DRM_IOCTL_ARGS);
290 extern int radeon_cp_idle(DRM_IOCTL_ARGS);
291 extern int radeon_cp_resume(DRM_IOCTL_ARGS);
292 extern int radeon_engine_reset(DRM_IOCTL_ARGS);
293 extern int radeon_fullscreen(DRM_IOCTL_ARGS);
294 extern int radeon_cp_buffers(DRM_IOCTL_ARGS);
295
296 extern void radeon_freelist_reset(drm_device_t * dev);
297 extern drm_buf_t *radeon_freelist_get(drm_device_t * dev);
298
299 extern int radeon_wait_ring(drm_radeon_private_t * dev_priv, int n);
300
301 extern int radeon_do_cp_idle(drm_radeon_private_t * dev_priv);
302
303 extern int radeon_driver_preinit(struct drm_device *dev, unsigned long flags);
304 extern int radeon_presetup(struct drm_device *dev);
305 extern int radeon_driver_postcleanup(struct drm_device *dev);
306
307 extern int radeon_mem_alloc(DRM_IOCTL_ARGS);
308 extern int radeon_mem_free(DRM_IOCTL_ARGS);
309 extern int radeon_mem_init_heap(DRM_IOCTL_ARGS);
310 extern void radeon_mem_takedown(struct mem_block **heap);
311 extern void radeon_mem_release(DRMFILE filp, struct mem_block *heap);
312
313                                 /* radeon_irq.c */
314 extern int radeon_irq_emit(DRM_IOCTL_ARGS);
315 extern int radeon_irq_wait(DRM_IOCTL_ARGS);
316
317 extern void radeon_do_release(drm_device_t * dev);
318 extern int radeon_driver_vblank_wait(drm_device_t * dev,
319                                      unsigned int *sequence);
320 extern irqreturn_t radeon_driver_irq_handler(DRM_IRQ_ARGS);
321 extern void radeon_driver_irq_preinstall(drm_device_t * dev);
322 extern void radeon_driver_irq_postinstall(drm_device_t * dev);
323 extern void radeon_driver_irq_uninstall(drm_device_t * dev);
324 extern void radeon_driver_prerelease(drm_device_t * dev, DRMFILE filp);
325 extern void radeon_driver_pretakedown(drm_device_t * dev);
326 extern int radeon_driver_open_helper(drm_device_t * dev,
327                                      drm_file_t * filp_priv);
328 extern void radeon_driver_free_filp_priv(drm_device_t * dev,
329                                          drm_file_t * filp_priv);
330
331 extern int radeon_preinit(struct drm_device *dev, unsigned long flags);
332 extern int radeon_postinit(struct drm_device *dev, unsigned long flags);
333 extern int radeon_postcleanup(struct drm_device *dev);
334
335 extern long radeon_compat_ioctl(struct file *filp, unsigned int cmd,
336                                 unsigned long arg);
337
338 /* r300_cmdbuf.c */
339 extern void r300_init_reg_flags(void);
340
341 extern int r300_do_cp_cmdbuf(drm_device_t * dev, DRMFILE filp,
342                              drm_file_t * filp_priv,
343                              drm_radeon_cmd_buffer_t * cmdbuf);
344
345 /* Flags for stats.boxes
346  */
347 #define RADEON_BOX_DMA_IDLE      0x1
348 #define RADEON_BOX_RING_FULL     0x2
349 #define RADEON_BOX_FLIP          0x4
350 #define RADEON_BOX_WAIT_IDLE     0x8
351 #define RADEON_BOX_TEXTURE_LOAD  0x10
352
353 /* Register definitions, register access macros and drmAddMap constants
354  * for Radeon kernel driver.
355  */
356
357 #define RADEON_AGP_COMMAND              0x0f60
358 #define RADEON_AUX_SCISSOR_CNTL         0x26f0
359 #       define RADEON_EXCLUSIVE_SCISSOR_0       (1 << 24)
360 #       define RADEON_EXCLUSIVE_SCISSOR_1       (1 << 25)
361 #       define RADEON_EXCLUSIVE_SCISSOR_2       (1 << 26)
362 #       define RADEON_SCISSOR_0_ENABLE          (1 << 28)
363 #       define RADEON_SCISSOR_1_ENABLE          (1 << 29)
364 #       define RADEON_SCISSOR_2_ENABLE          (1 << 30)
365
366 #define RADEON_BUS_CNTL                 0x0030
367 #       define RADEON_BUS_MASTER_DIS            (1 << 6)
368
369 #define RADEON_CLOCK_CNTL_DATA          0x000c
370 #       define RADEON_PLL_WR_EN                 (1 << 7)
371 #define RADEON_CLOCK_CNTL_INDEX         0x0008
372 #define RADEON_CONFIG_APER_SIZE         0x0108
373 #define RADEON_CRTC_OFFSET              0x0224
374 #define RADEON_CRTC_OFFSET_CNTL         0x0228
375 #       define RADEON_CRTC_TILE_EN              (1 << 15)
376 #       define RADEON_CRTC_OFFSET_FLIP_CNTL     (1 << 16)
377 #define RADEON_CRTC2_OFFSET             0x0324
378 #define RADEON_CRTC2_OFFSET_CNTL        0x0328
379
380 #define RADEON_PCIE_INDEX               0x0030
381 #define RADEON_PCIE_DATA                0x0034
382 #define RADEON_PCIE_TX_GART_CNTL        0x10
383 #       define RADEON_PCIE_TX_GART_EN           (1 << 0)
384 #       define RADEON_PCIE_TX_GART_UNMAPPED_ACCESS_PASS_THRU (0<<1)
385 #       define RADEON_PCIE_TX_GART_UNMAPPED_ACCESS_CLAMP_LO  (1<<1)
386 #       define RADEON_PCIE_TX_GART_UNMAPPED_ACCESS_DISCARD   (3<<1)
387 #       define RADEON_PCIE_TX_GART_MODE_32_128_CACHE    (0<<3)
388 #       define RADEON_PCIE_TX_GART_MODE_8_4_128_CACHE   (1<<3)
389 #       define RADEON_PCIE_TX_GART_CHK_RW_VALID_EN      (1<<5)
390 #       define RADEON_PCIE_TX_GART_INVALIDATE_TLB       (1<<8)
391 #define RADEON_PCIE_TX_DISCARD_RD_ADDR_LO 0x11
392 #define RADEON_PCIE_TX_DISCARD_RD_ADDR_HI 0x12
393 #define RADEON_PCIE_TX_GART_BASE        0x13
394 #define RADEON_PCIE_TX_GART_START_LO    0x14
395 #define RADEON_PCIE_TX_GART_START_HI    0x15
396 #define RADEON_PCIE_TX_GART_END_LO      0x16
397 #define RADEON_PCIE_TX_GART_END_HI      0x17
398
399 #define RADEON_MPP_TB_CONFIG            0x01c0
400 #define RADEON_MEM_CNTL                 0x0140
401 #define RADEON_MEM_SDRAM_MODE_REG       0x0158
402 #define RADEON_AGP_BASE                 0x0170
403
404 #define RADEON_RB3D_COLOROFFSET         0x1c40
405 #define RADEON_RB3D_COLORPITCH          0x1c48
406
407 #define RADEON_DP_GUI_MASTER_CNTL       0x146c
408 #       define RADEON_GMC_SRC_PITCH_OFFSET_CNTL (1 << 0)
409 #       define RADEON_GMC_DST_PITCH_OFFSET_CNTL (1 << 1)
410 #       define RADEON_GMC_BRUSH_SOLID_COLOR     (13 << 4)
411 #       define RADEON_GMC_BRUSH_NONE            (15 << 4)
412 #       define RADEON_GMC_DST_16BPP             (4 << 8)
413 #       define RADEON_GMC_DST_24BPP             (5 << 8)
414 #       define RADEON_GMC_DST_32BPP             (6 << 8)
415 #       define RADEON_GMC_DST_DATATYPE_SHIFT    8
416 #       define RADEON_GMC_SRC_DATATYPE_COLOR    (3 << 12)
417 #       define RADEON_DP_SRC_SOURCE_MEMORY      (2 << 24)
418 #       define RADEON_DP_SRC_SOURCE_HOST_DATA   (3 << 24)
419 #       define RADEON_GMC_CLR_CMP_CNTL_DIS      (1 << 28)
420 #       define RADEON_GMC_WR_MSK_DIS            (1 << 30)
421 #       define RADEON_ROP3_S                    0x00cc0000
422 #       define RADEON_ROP3_P                    0x00f00000
423 #define RADEON_DP_WRITE_MASK            0x16cc
424 #define RADEON_DST_PITCH_OFFSET         0x142c
425 #define RADEON_DST_PITCH_OFFSET_C       0x1c80
426 #       define RADEON_DST_TILE_LINEAR           (0 << 30)
427 #       define RADEON_DST_TILE_MACRO            (1 << 30)
428 #       define RADEON_DST_TILE_MICRO            (2 << 30)
429 #       define RADEON_DST_TILE_BOTH             (3 << 30)
430
431 #define RADEON_SCRATCH_REG0             0x15e0
432 #define RADEON_SCRATCH_REG1             0x15e4
433 #define RADEON_SCRATCH_REG2             0x15e8
434 #define RADEON_SCRATCH_REG3             0x15ec
435 #define RADEON_SCRATCH_REG4             0x15f0
436 #define RADEON_SCRATCH_REG5             0x15f4
437 #define RADEON_SCRATCH_UMSK             0x0770
438 #define RADEON_SCRATCH_ADDR             0x0774
439
440 #define RADEON_SCRATCHOFF( x )          (RADEON_SCRATCH_REG_OFFSET + 4*(x))
441
442 #define GET_SCRATCH( x )        (dev_priv->writeback_works                      \
443                                 ? DRM_READ32( dev_priv->ring_rptr, RADEON_SCRATCHOFF(x) ) \
444                                 : RADEON_READ( RADEON_SCRATCH_REG0 + 4*(x) ) )
445
446 #define RADEON_GEN_INT_CNTL             0x0040
447 #       define RADEON_CRTC_VBLANK_MASK          (1 << 0)
448 #       define RADEON_GUI_IDLE_INT_ENABLE       (1 << 19)
449 #       define RADEON_SW_INT_ENABLE             (1 << 25)
450
451 #define RADEON_GEN_INT_STATUS           0x0044
452 #       define RADEON_CRTC_VBLANK_STAT          (1 << 0)
453 #       define RADEON_CRTC_VBLANK_STAT_ACK      (1 << 0)
454 #       define RADEON_GUI_IDLE_INT_TEST_ACK     (1 << 19)
455 #       define RADEON_SW_INT_TEST               (1 << 25)
456 #       define RADEON_SW_INT_TEST_ACK           (1 << 25)
457 #       define RADEON_SW_INT_FIRE               (1 << 26)
458
459 #define RADEON_HOST_PATH_CNTL           0x0130
460 #       define RADEON_HDP_SOFT_RESET            (1 << 26)
461 #       define RADEON_HDP_WC_TIMEOUT_MASK       (7 << 28)
462 #       define RADEON_HDP_WC_TIMEOUT_28BCLK     (7 << 28)
463
464 #define RADEON_ISYNC_CNTL               0x1724
465 #       define RADEON_ISYNC_ANY2D_IDLE3D        (1 << 0)
466 #       define RADEON_ISYNC_ANY3D_IDLE2D        (1 << 1)
467 #       define RADEON_ISYNC_TRIG2D_IDLE3D       (1 << 2)
468 #       define RADEON_ISYNC_TRIG3D_IDLE2D       (1 << 3)
469 #       define RADEON_ISYNC_WAIT_IDLEGUI        (1 << 4)
470 #       define RADEON_ISYNC_CPSCRATCH_IDLEGUI   (1 << 5)
471
472 #define RADEON_RBBM_GUICNTL             0x172c
473 #       define RADEON_HOST_DATA_SWAP_NONE       (0 << 0)
474 #       define RADEON_HOST_DATA_SWAP_16BIT      (1 << 0)
475 #       define RADEON_HOST_DATA_SWAP_32BIT      (2 << 0)
476 #       define RADEON_HOST_DATA_SWAP_HDW        (3 << 0)
477
478 #define RADEON_MC_AGP_LOCATION          0x014c
479 #define RADEON_MC_FB_LOCATION           0x0148
480 #define RADEON_MCLK_CNTL                0x0012
481 #       define RADEON_FORCEON_MCLKA             (1 << 16)
482 #       define RADEON_FORCEON_MCLKB             (1 << 17)
483 #       define RADEON_FORCEON_YCLKA             (1 << 18)
484 #       define RADEON_FORCEON_YCLKB             (1 << 19)
485 #       define RADEON_FORCEON_MC                (1 << 20)
486 #       define RADEON_FORCEON_AIC               (1 << 21)
487
488 #define RADEON_PP_BORDER_COLOR_0        0x1d40
489 #define RADEON_PP_BORDER_COLOR_1        0x1d44
490 #define RADEON_PP_BORDER_COLOR_2        0x1d48
491 #define RADEON_PP_CNTL                  0x1c38
492 #       define RADEON_SCISSOR_ENABLE            (1 <<  1)
493 #define RADEON_PP_LUM_MATRIX            0x1d00
494 #define RADEON_PP_MISC                  0x1c14
495 #define RADEON_PP_ROT_MATRIX_0          0x1d58
496 #define RADEON_PP_TXFILTER_0            0x1c54
497 #define RADEON_PP_TXOFFSET_0            0x1c5c
498 #define RADEON_PP_TXFILTER_1            0x1c6c
499 #define RADEON_PP_TXFILTER_2            0x1c84
500
501 #define RADEON_RB2D_DSTCACHE_CTLSTAT    0x342c
502 #       define RADEON_RB2D_DC_FLUSH             (3 << 0)
503 #       define RADEON_RB2D_DC_FREE              (3 << 2)
504 #       define RADEON_RB2D_DC_FLUSH_ALL         0xf
505 #       define RADEON_RB2D_DC_BUSY              (1 << 31)
506 #define RADEON_RB3D_CNTL                0x1c3c
507 #       define RADEON_ALPHA_BLEND_ENABLE        (1 << 0)
508 #       define RADEON_PLANE_MASK_ENABLE         (1 << 1)
509 #       define RADEON_DITHER_ENABLE             (1 << 2)
510 #       define RADEON_ROUND_ENABLE              (1 << 3)
511 #       define RADEON_SCALE_DITHER_ENABLE       (1 << 4)
512 #       define RADEON_DITHER_INIT               (1 << 5)
513 #       define RADEON_ROP_ENABLE                (1 << 6)
514 #       define RADEON_STENCIL_ENABLE            (1 << 7)
515 #       define RADEON_Z_ENABLE                  (1 << 8)
516 #       define RADEON_ZBLOCK16                  (1 << 15)
517 #define RADEON_RB3D_DEPTHOFFSET         0x1c24
518 #define RADEON_RB3D_DEPTHCLEARVALUE     0x3230
519 #define RADEON_RB3D_DEPTHPITCH          0x1c28
520 #define RADEON_RB3D_PLANEMASK           0x1d84
521 #define RADEON_RB3D_STENCILREFMASK      0x1d7c
522 #define RADEON_RB3D_ZCACHE_MODE         0x3250
523 #define RADEON_RB3D_ZCACHE_CTLSTAT      0x3254
524 #       define RADEON_RB3D_ZC_FLUSH             (1 << 0)
525 #       define RADEON_RB3D_ZC_FREE              (1 << 2)
526 #       define RADEON_RB3D_ZC_FLUSH_ALL         0x5
527 #       define RADEON_RB3D_ZC_BUSY              (1 << 31)
528 #define RADEON_RB3D_ZSTENCILCNTL        0x1c2c
529 #       define RADEON_Z_TEST_MASK               (7 << 4)
530 #       define RADEON_Z_TEST_ALWAYS             (7 << 4)
531 #       define RADEON_Z_HIERARCHY_ENABLE        (1 << 8)
532 #       define RADEON_STENCIL_TEST_ALWAYS       (7 << 12)
533 #       define RADEON_STENCIL_S_FAIL_REPLACE    (2 << 16)
534 #       define RADEON_STENCIL_ZPASS_REPLACE     (2 << 20)
535 #       define RADEON_STENCIL_ZFAIL_REPLACE     (2 << 24)
536 #       define RADEON_Z_COMPRESSION_ENABLE      (1 << 28)
537 #       define RADEON_FORCE_Z_DIRTY             (1 << 29)
538 #       define RADEON_Z_WRITE_ENABLE            (1 << 30)
539 #       define RADEON_Z_DECOMPRESSION_ENABLE    (1 << 31)
540 #define RADEON_RBBM_SOFT_RESET          0x00f0
541 #       define RADEON_SOFT_RESET_CP             (1 <<  0)
542 #       define RADEON_SOFT_RESET_HI             (1 <<  1)
543 #       define RADEON_SOFT_RESET_SE             (1 <<  2)
544 #       define RADEON_SOFT_RESET_RE             (1 <<  3)
545 #       define RADEON_SOFT_RESET_PP             (1 <<  4)
546 #       define RADEON_SOFT_RESET_E2             (1 <<  5)
547 #       define RADEON_SOFT_RESET_RB             (1 <<  6)
548 #       define RADEON_SOFT_RESET_HDP            (1 <<  7)
549 #define RADEON_RBBM_STATUS              0x0e40
550 #       define RADEON_RBBM_FIFOCNT_MASK         0x007f
551 #       define RADEON_RBBM_ACTIVE               (1 << 31)
552 #define RADEON_RE_LINE_PATTERN          0x1cd0
553 #define RADEON_RE_MISC                  0x26c4
554 #define RADEON_RE_TOP_LEFT              0x26c0
555 #define RADEON_RE_WIDTH_HEIGHT          0x1c44
556 #define RADEON_RE_STIPPLE_ADDR          0x1cc8
557 #define RADEON_RE_STIPPLE_DATA          0x1ccc
558
559 #define RADEON_SCISSOR_TL_0             0x1cd8
560 #define RADEON_SCISSOR_BR_0             0x1cdc
561 #define RADEON_SCISSOR_TL_1             0x1ce0
562 #define RADEON_SCISSOR_BR_1             0x1ce4
563 #define RADEON_SCISSOR_TL_2             0x1ce8
564 #define RADEON_SCISSOR_BR_2             0x1cec
565 #define RADEON_SE_COORD_FMT             0x1c50
566 #define RADEON_SE_CNTL                  0x1c4c
567 #       define RADEON_FFACE_CULL_CW             (0 << 0)
568 #       define RADEON_BFACE_SOLID               (3 << 1)
569 #       define RADEON_FFACE_SOLID               (3 << 3)
570 #       define RADEON_FLAT_SHADE_VTX_LAST       (3 << 6)
571 #       define RADEON_DIFFUSE_SHADE_FLAT        (1 << 8)
572 #       define RADEON_DIFFUSE_SHADE_GOURAUD     (2 << 8)
573 #       define RADEON_ALPHA_SHADE_FLAT          (1 << 10)
574 #       define RADEON_ALPHA_SHADE_GOURAUD       (2 << 10)
575 #       define RADEON_SPECULAR_SHADE_FLAT       (1 << 12)
576 #       define RADEON_SPECULAR_SHADE_GOURAUD    (2 << 12)
577 #       define RADEON_FOG_SHADE_FLAT            (1 << 14)
578 #       define RADEON_FOG_SHADE_GOURAUD         (2 << 14)
579 #       define RADEON_VPORT_XY_XFORM_ENABLE     (1 << 24)
580 #       define RADEON_VPORT_Z_XFORM_ENABLE      (1 << 25)
581 #       define RADEON_VTX_PIX_CENTER_OGL        (1 << 27)
582 #       define RADEON_ROUND_MODE_TRUNC          (0 << 28)
583 #       define RADEON_ROUND_PREC_8TH_PIX        (1 << 30)
584 #define RADEON_SE_CNTL_STATUS           0x2140
585 #define RADEON_SE_LINE_WIDTH            0x1db8
586 #define RADEON_SE_VPORT_XSCALE          0x1d98
587 #define RADEON_SE_ZBIAS_FACTOR          0x1db0
588 #define RADEON_SE_TCL_MATERIAL_EMMISSIVE_RED 0x2210
589 #define RADEON_SE_TCL_OUTPUT_VTX_FMT         0x2254
590 #define RADEON_SE_TCL_VECTOR_INDX_REG        0x2200
591 #       define RADEON_VEC_INDX_OCTWORD_STRIDE_SHIFT  16
592 #       define RADEON_VEC_INDX_DWORD_COUNT_SHIFT     28
593 #define RADEON_SE_TCL_VECTOR_DATA_REG       0x2204
594 #define RADEON_SE_TCL_SCALAR_INDX_REG       0x2208
595 #       define RADEON_SCAL_INDX_DWORD_STRIDE_SHIFT  16
596 #define RADEON_SE_TCL_SCALAR_DATA_REG       0x220C
597 #define RADEON_SURFACE_ACCESS_FLAGS     0x0bf8
598 #define RADEON_SURFACE_ACCESS_CLR       0x0bfc
599 #define RADEON_SURFACE_CNTL             0x0b00
600 #       define RADEON_SURF_TRANSLATION_DIS      (1 << 8)
601 #       define RADEON_NONSURF_AP0_SWP_MASK      (3 << 20)
602 #       define RADEON_NONSURF_AP0_SWP_LITTLE    (0 << 20)
603 #       define RADEON_NONSURF_AP0_SWP_BIG16     (1 << 20)
604 #       define RADEON_NONSURF_AP0_SWP_BIG32     (2 << 20)
605 #       define RADEON_NONSURF_AP1_SWP_MASK      (3 << 22)
606 #       define RADEON_NONSURF_AP1_SWP_LITTLE    (0 << 22)
607 #       define RADEON_NONSURF_AP1_SWP_BIG16     (1 << 22)
608 #       define RADEON_NONSURF_AP1_SWP_BIG32     (2 << 22)
609 #define RADEON_SURFACE0_INFO            0x0b0c
610 #       define RADEON_SURF_PITCHSEL_MASK        (0x1ff << 0)
611 #       define RADEON_SURF_TILE_MODE_MASK       (3 << 16)
612 #       define RADEON_SURF_TILE_MODE_MACRO      (0 << 16)
613 #       define RADEON_SURF_TILE_MODE_MICRO      (1 << 16)
614 #       define RADEON_SURF_TILE_MODE_32BIT_Z    (2 << 16)
615 #       define RADEON_SURF_TILE_MODE_16BIT_Z    (3 << 16)
616 #define RADEON_SURFACE0_LOWER_BOUND     0x0b04
617 #define RADEON_SURFACE0_UPPER_BOUND     0x0b08
618 #       define RADEON_SURF_ADDRESS_FIXED_MASK   (0x3ff << 0)
619 #define RADEON_SURFACE1_INFO            0x0b1c
620 #define RADEON_SURFACE1_LOWER_BOUND     0x0b14
621 #define RADEON_SURFACE1_UPPER_BOUND     0x0b18
622 #define RADEON_SURFACE2_INFO            0x0b2c
623 #define RADEON_SURFACE2_LOWER_BOUND     0x0b24
624 #define RADEON_SURFACE2_UPPER_BOUND     0x0b28
625 #define RADEON_SURFACE3_INFO            0x0b3c
626 #define RADEON_SURFACE3_LOWER_BOUND     0x0b34
627 #define RADEON_SURFACE3_UPPER_BOUND     0x0b38
628 #define RADEON_SURFACE4_INFO            0x0b4c
629 #define RADEON_SURFACE4_LOWER_BOUND     0x0b44
630 #define RADEON_SURFACE4_UPPER_BOUND     0x0b48
631 #define RADEON_SURFACE5_INFO            0x0b5c
632 #define RADEON_SURFACE5_LOWER_BOUND     0x0b54
633 #define RADEON_SURFACE5_UPPER_BOUND     0x0b58
634 #define RADEON_SURFACE6_INFO            0x0b6c
635 #define RADEON_SURFACE6_LOWER_BOUND     0x0b64
636 #define RADEON_SURFACE6_UPPER_BOUND     0x0b68
637 #define RADEON_SURFACE7_INFO            0x0b7c
638 #define RADEON_SURFACE7_LOWER_BOUND     0x0b74
639 #define RADEON_SURFACE7_UPPER_BOUND     0x0b78
640 #define RADEON_SW_SEMAPHORE             0x013c
641
642 #define RADEON_WAIT_UNTIL               0x1720
643 #       define RADEON_WAIT_CRTC_PFLIP           (1 << 0)
644 #       define RADEON_WAIT_2D_IDLECLEAN         (1 << 16)
645 #       define RADEON_WAIT_3D_IDLECLEAN         (1 << 17)
646 #       define RADEON_WAIT_HOST_IDLECLEAN       (1 << 18)
647
648 #define RADEON_RB3D_ZMASKOFFSET         0x3234
649 #define RADEON_RB3D_ZSTENCILCNTL        0x1c2c
650 #       define RADEON_DEPTH_FORMAT_16BIT_INT_Z  (0 << 0)
651 #       define RADEON_DEPTH_FORMAT_24BIT_INT_Z  (2 << 0)
652
653 /* CP registers */
654 #define RADEON_CP_ME_RAM_ADDR           0x07d4
655 #define RADEON_CP_ME_RAM_RADDR          0x07d8
656 #define RADEON_CP_ME_RAM_DATAH          0x07dc
657 #define RADEON_CP_ME_RAM_DATAL          0x07e0
658
659 #define RADEON_CP_RB_BASE               0x0700
660 #define RADEON_CP_RB_CNTL               0x0704
661 #       define RADEON_BUF_SWAP_32BIT            (2 << 16)
662 #define RADEON_CP_RB_RPTR_ADDR          0x070c
663 #define RADEON_CP_RB_RPTR               0x0710
664 #define RADEON_CP_RB_WPTR               0x0714
665
666 #define RADEON_CP_RB_WPTR_DELAY         0x0718
667 #       define RADEON_PRE_WRITE_TIMER_SHIFT     0
668 #       define RADEON_PRE_WRITE_LIMIT_SHIFT     23
669
670 #define RADEON_CP_IB_BASE               0x0738
671
672 #define RADEON_CP_CSQ_CNTL              0x0740
673 #       define RADEON_CSQ_CNT_PRIMARY_MASK      (0xff << 0)
674 #       define RADEON_CSQ_PRIDIS_INDDIS         (0 << 28)
675 #       define RADEON_CSQ_PRIPIO_INDDIS         (1 << 28)
676 #       define RADEON_CSQ_PRIBM_INDDIS          (2 << 28)
677 #       define RADEON_CSQ_PRIPIO_INDBM          (3 << 28)
678 #       define RADEON_CSQ_PRIBM_INDBM           (4 << 28)
679 #       define RADEON_CSQ_PRIPIO_INDPIO         (15 << 28)
680
681 #define RADEON_AIC_CNTL                 0x01d0
682 #       define RADEON_PCIGART_TRANSLATE_EN      (1 << 0)
683 #define RADEON_AIC_STAT                 0x01d4
684 #define RADEON_AIC_PT_BASE              0x01d8
685 #define RADEON_AIC_LO_ADDR              0x01dc
686 #define RADEON_AIC_HI_ADDR              0x01e0
687 #define RADEON_AIC_TLB_ADDR             0x01e4
688 #define RADEON_AIC_TLB_DATA             0x01e8
689
690 /* CP command packets */
691 #define RADEON_CP_PACKET0               0x00000000
692 #       define RADEON_ONE_REG_WR                (1 << 15)
693 #define RADEON_CP_PACKET1               0x40000000
694 #define RADEON_CP_PACKET2               0x80000000
695 #define RADEON_CP_PACKET3               0xC0000000
696 #       define RADEON_CP_NOP                    0x00001000
697 #       define RADEON_CP_NEXT_CHAR              0x00001900
698 #       define RADEON_CP_PLY_NEXTSCAN           0x00001D00
699 #       define RADEON_CP_SET_SCISSORS           0x00001E00
700              /* GEN_INDX_PRIM is unsupported starting with R300 */
701 #       define RADEON_3D_RNDR_GEN_INDX_PRIM     0x00002300
702 #       define RADEON_WAIT_FOR_IDLE             0x00002600
703 #       define RADEON_3D_DRAW_VBUF              0x00002800
704 #       define RADEON_3D_DRAW_IMMD              0x00002900
705 #       define RADEON_3D_DRAW_INDX              0x00002A00
706 #       define RADEON_CP_LOAD_PALETTE           0x00002C00
707 #       define RADEON_3D_LOAD_VBPNTR            0x00002F00
708 #       define RADEON_MPEG_IDCT_MACROBLOCK      0x00003000
709 #       define RADEON_MPEG_IDCT_MACROBLOCK_REV  0x00003100
710 #       define RADEON_3D_CLEAR_ZMASK            0x00003200
711 #       define RADEON_CP_INDX_BUFFER            0x00003300
712 #       define RADEON_CP_3D_DRAW_VBUF_2         0x00003400
713 #       define RADEON_CP_3D_DRAW_IMMD_2         0x00003500
714 #       define RADEON_CP_3D_DRAW_INDX_2         0x00003600
715 #       define RADEON_3D_CLEAR_HIZ              0x00003700
716 #       define RADEON_CP_3D_CLEAR_CMASK         0x00003802
717 #       define RADEON_CNTL_HOSTDATA_BLT         0x00009400
718 #       define RADEON_CNTL_PAINT_MULTI          0x00009A00
719 #       define RADEON_CNTL_BITBLT_MULTI         0x00009B00
720 #       define RADEON_CNTL_SET_SCISSORS         0xC0001E00
721
722 #define RADEON_CP_PACKET_MASK           0xC0000000
723 #define RADEON_CP_PACKET_COUNT_MASK     0x3fff0000
724 #define RADEON_CP_PACKET0_REG_MASK      0x000007ff
725 #define RADEON_CP_PACKET1_REG0_MASK     0x000007ff
726 #define RADEON_CP_PACKET1_REG1_MASK     0x003ff800
727
728 #define RADEON_VTX_Z_PRESENT                    (1 << 31)
729 #define RADEON_VTX_PKCOLOR_PRESENT              (1 << 3)
730
731 #define RADEON_PRIM_TYPE_NONE                   (0 << 0)
732 #define RADEON_PRIM_TYPE_POINT                  (1 << 0)
733 #define RADEON_PRIM_TYPE_LINE                   (2 << 0)
734 #define RADEON_PRIM_TYPE_LINE_STRIP             (3 << 0)
735 #define RADEON_PRIM_TYPE_TRI_LIST               (4 << 0)
736 #define RADEON_PRIM_TYPE_TRI_FAN                (5 << 0)
737 #define RADEON_PRIM_TYPE_TRI_STRIP              (6 << 0)
738 #define RADEON_PRIM_TYPE_TRI_TYPE2              (7 << 0)
739 #define RADEON_PRIM_TYPE_RECT_LIST              (8 << 0)
740 #define RADEON_PRIM_TYPE_3VRT_POINT_LIST        (9 << 0)
741 #define RADEON_PRIM_TYPE_3VRT_LINE_LIST         (10 << 0)
742 #define RADEON_PRIM_TYPE_MASK                   0xf
743 #define RADEON_PRIM_WALK_IND                    (1 << 4)
744 #define RADEON_PRIM_WALK_LIST                   (2 << 4)
745 #define RADEON_PRIM_WALK_RING                   (3 << 4)
746 #define RADEON_COLOR_ORDER_BGRA                 (0 << 6)
747 #define RADEON_COLOR_ORDER_RGBA                 (1 << 6)
748 #define RADEON_MAOS_ENABLE                      (1 << 7)
749 #define RADEON_VTX_FMT_R128_MODE                (0 << 8)
750 #define RADEON_VTX_FMT_RADEON_MODE              (1 << 8)
751 #define RADEON_NUM_VERTICES_SHIFT               16
752
753 #define RADEON_COLOR_FORMAT_CI8         2
754 #define RADEON_COLOR_FORMAT_ARGB1555    3
755 #define RADEON_COLOR_FORMAT_RGB565      4
756 #define RADEON_COLOR_FORMAT_ARGB8888    6
757 #define RADEON_COLOR_FORMAT_RGB332      7
758 #define RADEON_COLOR_FORMAT_RGB8        9
759 #define RADEON_COLOR_FORMAT_ARGB4444    15
760
761 #define RADEON_TXFORMAT_I8              0
762 #define RADEON_TXFORMAT_AI88            1
763 #define RADEON_TXFORMAT_RGB332          2
764 #define RADEON_TXFORMAT_ARGB1555        3
765 #define RADEON_TXFORMAT_RGB565          4
766 #define RADEON_TXFORMAT_ARGB4444        5
767 #define RADEON_TXFORMAT_ARGB8888        6
768 #define RADEON_TXFORMAT_RGBA8888        7
769 #define RADEON_TXFORMAT_Y8              8
770 #define RADEON_TXFORMAT_VYUY422         10
771 #define RADEON_TXFORMAT_YVYU422         11
772 #define RADEON_TXFORMAT_DXT1            12
773 #define RADEON_TXFORMAT_DXT23           14
774 #define RADEON_TXFORMAT_DXT45           15
775
776 #define R200_PP_TXCBLEND_0                0x2f00
777 #define R200_PP_TXCBLEND_1                0x2f10
778 #define R200_PP_TXCBLEND_2                0x2f20
779 #define R200_PP_TXCBLEND_3                0x2f30
780 #define R200_PP_TXCBLEND_4                0x2f40
781 #define R200_PP_TXCBLEND_5                0x2f50
782 #define R200_PP_TXCBLEND_6                0x2f60
783 #define R200_PP_TXCBLEND_7                0x2f70
784 #define R200_SE_TCL_LIGHT_MODEL_CTL_0     0x2268
785 #define R200_PP_TFACTOR_0                 0x2ee0
786 #define R200_SE_VTX_FMT_0                 0x2088
787 #define R200_SE_VAP_CNTL                  0x2080
788 #define R200_SE_TCL_MATRIX_SEL_0          0x2230
789 #define R200_SE_TCL_TEX_PROC_CTL_2        0x22a8
790 #define R200_SE_TCL_UCP_VERT_BLEND_CTL    0x22c0
791 #define R200_PP_TXFILTER_5                0x2ca0
792 #define R200_PP_TXFILTER_4                0x2c80
793 #define R200_PP_TXFILTER_3                0x2c60
794 #define R200_PP_TXFILTER_2                0x2c40
795 #define R200_PP_TXFILTER_1                0x2c20
796 #define R200_PP_TXFILTER_0                0x2c00
797 #define R200_PP_TXOFFSET_5                0x2d78
798 #define R200_PP_TXOFFSET_4                0x2d60
799 #define R200_PP_TXOFFSET_3                0x2d48
800 #define R200_PP_TXOFFSET_2                0x2d30
801 #define R200_PP_TXOFFSET_1                0x2d18
802 #define R200_PP_TXOFFSET_0                0x2d00
803
804 #define R200_PP_CUBIC_FACES_0             0x2c18
805 #define R200_PP_CUBIC_FACES_1             0x2c38
806 #define R200_PP_CUBIC_FACES_2             0x2c58
807 #define R200_PP_CUBIC_FACES_3             0x2c78
808 #define R200_PP_CUBIC_FACES_4             0x2c98
809 #define R200_PP_CUBIC_FACES_5             0x2cb8
810 #define R200_PP_CUBIC_OFFSET_F1_0         0x2d04
811 #define R200_PP_CUBIC_OFFSET_F2_0         0x2d08
812 #define R200_PP_CUBIC_OFFSET_F3_0         0x2d0c
813 #define R200_PP_CUBIC_OFFSET_F4_0         0x2d10
814 #define R200_PP_CUBIC_OFFSET_F5_0         0x2d14
815 #define R200_PP_CUBIC_OFFSET_F1_1         0x2d1c
816 #define R200_PP_CUBIC_OFFSET_F2_1         0x2d20
817 #define R200_PP_CUBIC_OFFSET_F3_1         0x2d24
818 #define R200_PP_CUBIC_OFFSET_F4_1         0x2d28
819 #define R200_PP_CUBIC_OFFSET_F5_1         0x2d2c
820 #define R200_PP_CUBIC_OFFSET_F1_2         0x2d34
821 #define R200_PP_CUBIC_OFFSET_F2_2         0x2d38
822 #define R200_PP_CUBIC_OFFSET_F3_2         0x2d3c
823 #define R200_PP_CUBIC_OFFSET_F4_2         0x2d40
824 #define R200_PP_CUBIC_OFFSET_F5_2         0x2d44
825 #define R200_PP_CUBIC_OFFSET_F1_3         0x2d4c
826 #define R200_PP_CUBIC_OFFSET_F2_3         0x2d50
827 #define R200_PP_CUBIC_OFFSET_F3_3         0x2d54
828 #define R200_PP_CUBIC_OFFSET_F4_3         0x2d58
829 #define R200_PP_CUBIC_OFFSET_F5_3         0x2d5c
830 #define R200_PP_CUBIC_OFFSET_F1_4         0x2d64
831 #define R200_PP_CUBIC_OFFSET_F2_4         0x2d68
832 #define R200_PP_CUBIC_OFFSET_F3_4         0x2d6c
833 #define R200_PP_CUBIC_OFFSET_F4_4         0x2d70
834 #define R200_PP_CUBIC_OFFSET_F5_4         0x2d74
835 #define R200_PP_CUBIC_OFFSET_F1_5         0x2d7c
836 #define R200_PP_CUBIC_OFFSET_F2_5         0x2d80
837 #define R200_PP_CUBIC_OFFSET_F3_5         0x2d84
838 #define R200_PP_CUBIC_OFFSET_F4_5         0x2d88
839 #define R200_PP_CUBIC_OFFSET_F5_5         0x2d8c
840
841 #define R200_RE_AUX_SCISSOR_CNTL          0x26f0
842 #define R200_SE_VTE_CNTL                  0x20b0
843 #define R200_SE_TCL_OUTPUT_VTX_COMP_SEL   0x2250
844 #define R200_PP_TAM_DEBUG3                0x2d9c
845 #define R200_PP_CNTL_X                    0x2cc4
846 #define R200_SE_VAP_CNTL_STATUS           0x2140
847 #define R200_RE_SCISSOR_TL_0              0x1cd8
848 #define R200_RE_SCISSOR_TL_1              0x1ce0
849 #define R200_RE_SCISSOR_TL_2              0x1ce8
850 #define R200_RB3D_DEPTHXY_OFFSET          0x1d60
851 #define R200_RE_AUX_SCISSOR_CNTL          0x26f0
852 #define R200_SE_VTX_STATE_CNTL            0x2180
853 #define R200_RE_POINTSIZE                 0x2648
854 #define R200_SE_TCL_INPUT_VTX_VECTOR_ADDR_0 0x2254
855
856 #define RADEON_PP_TEX_SIZE_0                0x1d04      /* NPOT */
857 #define RADEON_PP_TEX_SIZE_1                0x1d0c
858 #define RADEON_PP_TEX_SIZE_2                0x1d14
859
860 #define RADEON_PP_CUBIC_FACES_0             0x1d24
861 #define RADEON_PP_CUBIC_FACES_1             0x1d28
862 #define RADEON_PP_CUBIC_FACES_2             0x1d2c
863 #define RADEON_PP_CUBIC_OFFSET_T0_0         0x1dd0      /* bits [31:5] */
864 #define RADEON_PP_CUBIC_OFFSET_T1_0         0x1e00
865 #define RADEON_PP_CUBIC_OFFSET_T2_0         0x1e14
866
867 #define SE_VAP_CNTL__TCL_ENA_MASK                          0x00000001
868 #define SE_VAP_CNTL__FORCE_W_TO_ONE_MASK                   0x00010000
869 #define SE_VAP_CNTL__VF_MAX_VTX_NUM__SHIFT                 0x00000012
870 #define SE_VTE_CNTL__VTX_XY_FMT_MASK                       0x00000100
871 #define SE_VTE_CNTL__VTX_Z_FMT_MASK                        0x00000200
872 #define SE_VTX_FMT_0__VTX_Z0_PRESENT_MASK                  0x00000001
873 #define SE_VTX_FMT_0__VTX_W0_PRESENT_MASK                  0x00000002
874 #define SE_VTX_FMT_0__VTX_COLOR_0_FMT__SHIFT               0x0000000b
875 #define R200_3D_DRAW_IMMD_2      0xC0003500
876 #define R200_SE_VTX_FMT_1                 0x208c
877 #define R200_RE_CNTL                      0x1c50
878
879 #define R200_RB3D_BLENDCOLOR              0x3218
880
881 #define R200_SE_TCL_POINT_SPRITE_CNTL     0x22c4
882
883 #define R200_PP_TRI_PERF 0x2cf8
884
885 #define R200_PP_AFS_0                     0x2f80
886 #define R200_PP_AFS_1                     0x2f00        /* same as txcblend_0 */
887
888 /* Constants */
889 #define RADEON_MAX_USEC_TIMEOUT         100000  /* 100 ms */
890
891 #define RADEON_LAST_FRAME_REG           RADEON_SCRATCH_REG0
892 #define RADEON_LAST_DISPATCH_REG        RADEON_SCRATCH_REG1
893 #define RADEON_LAST_CLEAR_REG           RADEON_SCRATCH_REG2
894 #define RADEON_LAST_SWI_REG             RADEON_SCRATCH_REG3
895 #define RADEON_LAST_DISPATCH            1
896
897 #define RADEON_MAX_VB_AGE               0x7fffffff
898 #define RADEON_MAX_VB_VERTS             (0xffff)
899
900 #define RADEON_RING_HIGH_MARK           128
901
902 #define RADEON_PCIGART_TABLE_SIZE      (32*1024)
903
904 #define RADEON_READ(reg)        DRM_READ32(  dev_priv->mmio, (reg) )
905 #define RADEON_WRITE(reg,val)   DRM_WRITE32( dev_priv->mmio, (reg), (val) )
906 #define RADEON_READ8(reg)       DRM_READ8(  dev_priv->mmio, (reg) )
907 #define RADEON_WRITE8(reg,val)  DRM_WRITE8( dev_priv->mmio, (reg), (val) )
908
909 #define RADEON_WRITE_PLL( addr, val )                                   \
910 do {                                                                    \
911         RADEON_WRITE8( RADEON_CLOCK_CNTL_INDEX,                         \
912                        ((addr) & 0x1f) | RADEON_PLL_WR_EN );            \
913         RADEON_WRITE( RADEON_CLOCK_CNTL_DATA, (val) );                  \
914 } while (0)
915
916 #define RADEON_WRITE_PCIE( addr, val )                                  \
917 do {                                                                    \
918         RADEON_WRITE8( RADEON_PCIE_INDEX,                               \
919                         ((addr) & 0xff));                               \
920         RADEON_WRITE( RADEON_PCIE_DATA, (val) );                        \
921 } while (0)
922
923 #define CP_PACKET0( reg, n )                                            \
924         (RADEON_CP_PACKET0 | ((n) << 16) | ((reg) >> 2))
925 #define CP_PACKET0_TABLE( reg, n )                                      \
926         (RADEON_CP_PACKET0 | RADEON_ONE_REG_WR | ((n) << 16) | ((reg) >> 2))
927 #define CP_PACKET1( reg0, reg1 )                                        \
928         (RADEON_CP_PACKET1 | (((reg1) >> 2) << 15) | ((reg0) >> 2))
929 #define CP_PACKET2()                                                    \
930         (RADEON_CP_PACKET2)
931 #define CP_PACKET3( pkt, n )                                            \
932         (RADEON_CP_PACKET3 | (pkt) | ((n) << 16))
933
934 /* ================================================================
935  * Engine control helper macros
936  */
937
938 #define RADEON_WAIT_UNTIL_2D_IDLE() do {                                \
939         OUT_RING( CP_PACKET0( RADEON_WAIT_UNTIL, 0 ) );                 \
940         OUT_RING( (RADEON_WAIT_2D_IDLECLEAN |                           \
941                    RADEON_WAIT_HOST_IDLECLEAN) );                       \
942 } while (0)
943
944 #define RADEON_WAIT_UNTIL_3D_IDLE() do {                                \
945         OUT_RING( CP_PACKET0( RADEON_WAIT_UNTIL, 0 ) );                 \
946         OUT_RING( (RADEON_WAIT_3D_IDLECLEAN |                           \
947                    RADEON_WAIT_HOST_IDLECLEAN) );                       \
948 } while (0)
949
950 #define RADEON_WAIT_UNTIL_IDLE() do {                                   \
951         OUT_RING( CP_PACKET0( RADEON_WAIT_UNTIL, 0 ) );                 \
952         OUT_RING( (RADEON_WAIT_2D_IDLECLEAN |                           \
953                    RADEON_WAIT_3D_IDLECLEAN |                           \
954                    RADEON_WAIT_HOST_IDLECLEAN) );                       \
955 } while (0)
956
957 #define RADEON_WAIT_UNTIL_PAGE_FLIPPED() do {                           \
958         OUT_RING( CP_PACKET0( RADEON_WAIT_UNTIL, 0 ) );                 \
959         OUT_RING( RADEON_WAIT_CRTC_PFLIP );                             \
960 } while (0)
961
962 #define RADEON_FLUSH_CACHE() do {                                       \
963         OUT_RING( CP_PACKET0( RADEON_RB2D_DSTCACHE_CTLSTAT, 0 ) );      \
964         OUT_RING( RADEON_RB2D_DC_FLUSH );                               \
965 } while (0)
966
967 #define RADEON_PURGE_CACHE() do {                                       \
968         OUT_RING( CP_PACKET0( RADEON_RB2D_DSTCACHE_CTLSTAT, 0 ) );      \
969         OUT_RING( RADEON_RB2D_DC_FLUSH_ALL );                           \
970 } while (0)
971
972 #define RADEON_FLUSH_ZCACHE() do {                                      \
973         OUT_RING( CP_PACKET0( RADEON_RB3D_ZCACHE_CTLSTAT, 0 ) );        \
974         OUT_RING( RADEON_RB3D_ZC_FLUSH );                               \
975 } while (0)
976
977 #define RADEON_PURGE_ZCACHE() do {                                      \
978         OUT_RING( CP_PACKET0( RADEON_RB3D_ZCACHE_CTLSTAT, 0 ) );        \
979         OUT_RING( RADEON_RB3D_ZC_FLUSH_ALL );                           \
980 } while (0)
981
982 /* ================================================================
983  * Misc helper macros
984  */
985
986 /* Perfbox functionality only.
987  */
988 #define RING_SPACE_TEST_WITH_RETURN( dev_priv )                         \
989 do {                                                                    \
990         if (!(dev_priv->stats.boxes & RADEON_BOX_DMA_IDLE)) {           \
991                 u32 head = GET_RING_HEAD( dev_priv );                   \
992                 if (head == dev_priv->ring.tail)                        \
993                         dev_priv->stats.boxes |= RADEON_BOX_DMA_IDLE;   \
994         }                                                               \
995 } while (0)
996
997 #define VB_AGE_TEST_WITH_RETURN( dev_priv )                             \
998 do {                                                                    \
999         drm_radeon_sarea_t *sarea_priv = dev_priv->sarea_priv;          \
1000         if ( sarea_priv->last_dispatch >= RADEON_MAX_VB_AGE ) {         \
1001                 int __ret = radeon_do_cp_idle( dev_priv );              \
1002                 if ( __ret ) return __ret;                              \
1003                 sarea_priv->last_dispatch = 0;                          \
1004                 radeon_freelist_reset( dev );                           \
1005         }                                                               \
1006 } while (0)
1007
1008 #define RADEON_DISPATCH_AGE( age ) do {                                 \
1009         OUT_RING( CP_PACKET0( RADEON_LAST_DISPATCH_REG, 0 ) );          \
1010         OUT_RING( age );                                                \
1011 } while (0)
1012
1013 #define RADEON_FRAME_AGE( age ) do {                                    \
1014         OUT_RING( CP_PACKET0( RADEON_LAST_FRAME_REG, 0 ) );             \
1015         OUT_RING( age );                                                \
1016 } while (0)
1017
1018 #define RADEON_CLEAR_AGE( age ) do {                                    \
1019         OUT_RING( CP_PACKET0( RADEON_LAST_CLEAR_REG, 0 ) );             \
1020         OUT_RING( age );                                                \
1021 } while (0)
1022
1023 /* ================================================================
1024  * Ring control
1025  */
1026
1027 #define RADEON_VERBOSE  0
1028
1029 #define RING_LOCALS     int write, _nr; unsigned int mask; u32 *ring;
1030
1031 #define BEGIN_RING( n ) do {                                            \
1032         if ( RADEON_VERBOSE ) {                                         \
1033                 DRM_INFO( "BEGIN_RING( %d ) in %s\n",                   \
1034                            n, __FUNCTION__ );                           \
1035         }                                                               \
1036         if ( dev_priv->ring.space <= (n) * sizeof(u32) ) {              \
1037                 COMMIT_RING();                                          \
1038                 radeon_wait_ring( dev_priv, (n) * sizeof(u32) );        \
1039         }                                                               \
1040         _nr = n; dev_priv->ring.space -= (n) * sizeof(u32);             \
1041         ring = dev_priv->ring.start;                                    \
1042         write = dev_priv->ring.tail;                                    \
1043         mask = dev_priv->ring.tail_mask;                                \
1044 } while (0)
1045
1046 #define ADVANCE_RING() do {                                             \
1047         if ( RADEON_VERBOSE ) {                                         \
1048                 DRM_INFO( "ADVANCE_RING() wr=0x%06x tail=0x%06x\n",     \
1049                           write, dev_priv->ring.tail );                 \
1050         }                                                               \
1051         if (((dev_priv->ring.tail + _nr) & mask) != write) {            \
1052                 DRM_ERROR(                                              \
1053                         "ADVANCE_RING(): mismatch: nr: %x write: %x line: %d\n",        \
1054                         ((dev_priv->ring.tail + _nr) & mask),           \
1055                         write, __LINE__);                                               \
1056         } else                                                          \
1057                 dev_priv->ring.tail = write;                            \
1058 } while (0)
1059
1060 #define COMMIT_RING() do {                                              \
1061         /* Flush writes to ring */                                      \
1062         DRM_MEMORYBARRIER();                                            \
1063         GET_RING_HEAD( dev_priv );                                      \
1064         RADEON_WRITE( RADEON_CP_RB_WPTR, dev_priv->ring.tail );         \
1065         /* read from PCI bus to ensure correct posting */               \
1066         RADEON_READ( RADEON_CP_RB_RPTR );                               \
1067 } while (0)
1068
1069 #define OUT_RING( x ) do {                                              \
1070         if ( RADEON_VERBOSE ) {                                         \
1071                 DRM_INFO( "   OUT_RING( 0x%08x ) at 0x%x\n",            \
1072                            (unsigned int)(x), write );                  \
1073         }                                                               \
1074         ring[write++] = (x);                                            \
1075         write &= mask;                                                  \
1076 } while (0)
1077
1078 #define OUT_RING_REG( reg, val ) do {                                   \
1079         OUT_RING( CP_PACKET0( reg, 0 ) );                               \
1080         OUT_RING( val );                                                \
1081 } while (0)
1082
1083 #define OUT_RING_TABLE( tab, sz ) do {                                  \
1084         int _size = (sz);                                       \
1085         int *_tab = (int *)(tab);                               \
1086                                                                 \
1087         if (write + _size > mask) {                             \
1088                 int _i = (mask+1) - write;                      \
1089                 _size -= _i;                                    \
1090                 while (_i > 0 ) {                               \
1091                         *(int *)(ring + write) = *_tab++;       \
1092                         write++;                                \
1093                         _i--;                                   \
1094                 }                                               \
1095                 write = 0;                                      \
1096                 _tab += _i;                                     \
1097         }                                                       \
1098                                                                 \
1099         while (_size > 0) {                                     \
1100                 *(ring + write) = *_tab++;                      \
1101                 write++;                                        \
1102                 _size--;                                        \
1103         }                                                       \
1104         write &= mask;                                          \
1105 } while (0)
1106
1107 #endif                          /* __RADEON_DRV_H__ */