[ACPI] pci_set_power_state() now calls
[powerpc.git] / drivers / pci / pci.c
1 /*
2  *      $Id: pci.c,v 1.91 1999/01/21 13:34:01 davem Exp $
3  *
4  *      PCI Bus Services, see include/linux/pci.h for further explanation.
5  *
6  *      Copyright 1993 -- 1997 Drew Eckhardt, Frederic Potter,
7  *      David Mosberger-Tang
8  *
9  *      Copyright 1997 -- 2000 Martin Mares <mj@ucw.cz>
10  */
11
12 #include <linux/kernel.h>
13 #include <linux/delay.h>
14 #include <linux/init.h>
15 #include <linux/pci.h>
16 #include <linux/module.h>
17 #include <linux/spinlock.h>
18 #include <asm/dma.h>    /* isa_dma_bridge_buggy */
19 #include "pci.h"
20
21
22 /**
23  * pci_bus_max_busnr - returns maximum PCI bus number of given bus' children
24  * @bus: pointer to PCI bus structure to search
25  *
26  * Given a PCI bus, returns the highest PCI bus number present in the set
27  * including the given PCI bus and its list of child PCI buses.
28  */
29 unsigned char __devinit
30 pci_bus_max_busnr(struct pci_bus* bus)
31 {
32         struct list_head *tmp;
33         unsigned char max, n;
34
35         max = bus->number;
36         list_for_each(tmp, &bus->children) {
37                 n = pci_bus_max_busnr(pci_bus_b(tmp));
38                 if(n > max)
39                         max = n;
40         }
41         return max;
42 }
43
44 /**
45  * pci_max_busnr - returns maximum PCI bus number
46  *
47  * Returns the highest PCI bus number present in the system global list of
48  * PCI buses.
49  */
50 unsigned char __devinit
51 pci_max_busnr(void)
52 {
53         struct pci_bus *bus = NULL;
54         unsigned char max, n;
55
56         max = 0;
57         while ((bus = pci_find_next_bus(bus)) != NULL) {
58                 n = pci_bus_max_busnr(bus);
59                 if(n > max)
60                         max = n;
61         }
62         return max;
63 }
64
65 static int __pci_bus_find_cap(struct pci_bus *bus, unsigned int devfn, u8 hdr_type, int cap)
66 {
67         u16 status;
68         u8 pos, id;
69         int ttl = 48;
70
71         pci_bus_read_config_word(bus, devfn, PCI_STATUS, &status);
72         if (!(status & PCI_STATUS_CAP_LIST))
73                 return 0;
74
75         switch (hdr_type) {
76         case PCI_HEADER_TYPE_NORMAL:
77         case PCI_HEADER_TYPE_BRIDGE:
78                 pci_bus_read_config_byte(bus, devfn, PCI_CAPABILITY_LIST, &pos);
79                 break;
80         case PCI_HEADER_TYPE_CARDBUS:
81                 pci_bus_read_config_byte(bus, devfn, PCI_CB_CAPABILITY_LIST, &pos);
82                 break;
83         default:
84                 return 0;
85         }
86         while (ttl-- && pos >= 0x40) {
87                 pos &= ~3;
88                 pci_bus_read_config_byte(bus, devfn, pos + PCI_CAP_LIST_ID, &id);
89                 if (id == 0xff)
90                         break;
91                 if (id == cap)
92                         return pos;
93                 pci_bus_read_config_byte(bus, devfn, pos + PCI_CAP_LIST_NEXT, &pos);
94         }
95         return 0;
96 }
97
98 /**
99  * pci_find_capability - query for devices' capabilities 
100  * @dev: PCI device to query
101  * @cap: capability code
102  *
103  * Tell if a device supports a given PCI capability.
104  * Returns the address of the requested capability structure within the
105  * device's PCI configuration space or 0 in case the device does not
106  * support it.  Possible values for @cap:
107  *
108  *  %PCI_CAP_ID_PM           Power Management 
109  *  %PCI_CAP_ID_AGP          Accelerated Graphics Port 
110  *  %PCI_CAP_ID_VPD          Vital Product Data 
111  *  %PCI_CAP_ID_SLOTID       Slot Identification 
112  *  %PCI_CAP_ID_MSI          Message Signalled Interrupts
113  *  %PCI_CAP_ID_CHSWP        CompactPCI HotSwap 
114  *  %PCI_CAP_ID_PCIX         PCI-X
115  *  %PCI_CAP_ID_EXP          PCI Express
116  */
117 int pci_find_capability(struct pci_dev *dev, int cap)
118 {
119         return __pci_bus_find_cap(dev->bus, dev->devfn, dev->hdr_type, cap);
120 }
121
122 /**
123  * pci_bus_find_capability - query for devices' capabilities 
124  * @bus:   the PCI bus to query
125  * @devfn: PCI device to query
126  * @cap:   capability code
127  *
128  * Like pci_find_capability() but works for pci devices that do not have a
129  * pci_dev structure set up yet. 
130  *
131  * Returns the address of the requested capability structure within the
132  * device's PCI configuration space or 0 in case the device does not
133  * support it.
134  */
135 int pci_bus_find_capability(struct pci_bus *bus, unsigned int devfn, int cap)
136 {
137         u8 hdr_type;
138
139         pci_bus_read_config_byte(bus, devfn, PCI_HEADER_TYPE, &hdr_type);
140
141         return __pci_bus_find_cap(bus, devfn, hdr_type & 0x7f, cap);
142 }
143
144 /**
145  * pci_find_ext_capability - Find an extended capability
146  * @dev: PCI device to query
147  * @cap: capability code
148  *
149  * Returns the address of the requested extended capability structure
150  * within the device's PCI configuration space or 0 if the device does
151  * not support it.  Possible values for @cap:
152  *
153  *  %PCI_EXT_CAP_ID_ERR         Advanced Error Reporting
154  *  %PCI_EXT_CAP_ID_VC          Virtual Channel
155  *  %PCI_EXT_CAP_ID_DSN         Device Serial Number
156  *  %PCI_EXT_CAP_ID_PWR         Power Budgeting
157  */
158 int pci_find_ext_capability(struct pci_dev *dev, int cap)
159 {
160         u32 header;
161         int ttl = 480; /* 3840 bytes, minimum 8 bytes per capability */
162         int pos = 0x100;
163
164         if (dev->cfg_size <= 256)
165                 return 0;
166
167         if (pci_read_config_dword(dev, pos, &header) != PCIBIOS_SUCCESSFUL)
168                 return 0;
169
170         /*
171          * If we have no capabilities, this is indicated by cap ID,
172          * cap version and next pointer all being 0.
173          */
174         if (header == 0)
175                 return 0;
176
177         while (ttl-- > 0) {
178                 if (PCI_EXT_CAP_ID(header) == cap)
179                         return pos;
180
181                 pos = PCI_EXT_CAP_NEXT(header);
182                 if (pos < 0x100)
183                         break;
184
185                 if (pci_read_config_dword(dev, pos, &header) != PCIBIOS_SUCCESSFUL)
186                         break;
187         }
188
189         return 0;
190 }
191
192 /**
193  * pci_find_parent_resource - return resource region of parent bus of given region
194  * @dev: PCI device structure contains resources to be searched
195  * @res: child resource record for which parent is sought
196  *
197  *  For given resource region of given device, return the resource
198  *  region of parent bus the given region is contained in or where
199  *  it should be allocated from.
200  */
201 struct resource *
202 pci_find_parent_resource(const struct pci_dev *dev, struct resource *res)
203 {
204         const struct pci_bus *bus = dev->bus;
205         int i;
206         struct resource *best = NULL;
207
208         for(i = 0; i < PCI_BUS_NUM_RESOURCES; i++) {
209                 struct resource *r = bus->resource[i];
210                 if (!r)
211                         continue;
212                 if (res->start && !(res->start >= r->start && res->end <= r->end))
213                         continue;       /* Not contained */
214                 if ((res->flags ^ r->flags) & (IORESOURCE_IO | IORESOURCE_MEM))
215                         continue;       /* Wrong type */
216                 if (!((res->flags ^ r->flags) & IORESOURCE_PREFETCH))
217                         return r;       /* Exact match */
218                 if ((res->flags & IORESOURCE_PREFETCH) && !(r->flags & IORESOURCE_PREFETCH))
219                         best = r;       /* Approximating prefetchable by non-prefetchable */
220         }
221         return best;
222 }
223
224 /**
225  * pci_set_power_state - Set the power state of a PCI device
226  * @dev: PCI device to be suspended
227  * @state: PCI power state (D0, D1, D2, D3hot, D3cold) we're entering
228  *
229  * Transition a device to a new power state, using the Power Management 
230  * Capabilities in the device's config space.
231  *
232  * RETURN VALUE: 
233  * -EINVAL if trying to enter a lower state than we're already in.
234  * 0 if we're already in the requested state.
235  * -EIO if device does not support PCI PM.
236  * 0 if we can successfully change the power state.
237  */
238 int (*platform_pci_set_power_state)(struct pci_dev *dev, pci_power_t t) = NULL;
239 int
240 pci_set_power_state(struct pci_dev *dev, pci_power_t state)
241 {
242         int pm;
243         u16 pmcsr, pmc;
244
245         /* bound the state we're entering */
246         if (state > PCI_D3hot)
247                 state = PCI_D3hot;
248
249         /* Validate current state:
250          * Can enter D0 from any state, but if we can only go deeper 
251          * to sleep if we're already in a low power state
252          */
253         if (state != PCI_D0 && dev->current_state > state)
254                 return -EINVAL;
255         else if (dev->current_state == state) 
256                 return 0;        /* we're already there */
257
258         /* find PCI PM capability in list */
259         pm = pci_find_capability(dev, PCI_CAP_ID_PM);
260         
261         /* abort if the device doesn't support PM capabilities */
262         if (!pm)
263                 return -EIO; 
264
265         pci_read_config_word(dev,pm + PCI_PM_PMC,&pmc);
266         if ((pmc & PCI_PM_CAP_VER_MASK) > 2) {
267                 printk(KERN_DEBUG
268                        "PCI: %s has unsupported PM cap regs version (%u)\n",
269                        pci_name(dev), pmc & PCI_PM_CAP_VER_MASK);
270                 return -EIO;
271         }
272
273         /* check if this device supports the desired state */
274         if (state == PCI_D1 || state == PCI_D2) {
275                 if (state == PCI_D1 && !(pmc & PCI_PM_CAP_D1))
276                         return -EIO;
277                 else if (state == PCI_D2 && !(pmc & PCI_PM_CAP_D2))
278                         return -EIO;
279         }
280
281         /* If we're in D3, force entire word to 0.
282          * This doesn't affect PME_Status, disables PME_En, and
283          * sets PowerState to 0.
284          */
285         if (dev->current_state >= PCI_D3hot)
286                 pmcsr = 0;
287         else {
288                 pci_read_config_word(dev, pm + PCI_PM_CTRL, &pmcsr);
289                 pmcsr &= ~PCI_PM_CTRL_STATE_MASK;
290                 pmcsr |= state;
291         }
292
293         /* enter specified state */
294         pci_write_config_word(dev, pm + PCI_PM_CTRL, pmcsr);
295
296         /* Mandatory power management transition delays */
297         /* see PCI PM 1.1 5.6.1 table 18 */
298         if (state == PCI_D3hot || dev->current_state == PCI_D3hot)
299                 msleep(10);
300         else if (state == PCI_D2 || dev->current_state == PCI_D2)
301                 udelay(200);
302
303         /*
304          * Give firmware a chance to be called, such as ACPI _PRx, _PSx
305          * Firmware method after natice method ?
306          */
307         if (platform_pci_set_power_state)
308                 platform_pci_set_power_state(dev, state);
309
310         dev->current_state = state;
311         return 0;
312 }
313
314 int (*platform_pci_choose_state)(struct pci_dev *dev, pm_message_t state) = NULL;
315  
316 /**
317  * pci_choose_state - Choose the power state of a PCI device
318  * @dev: PCI device to be suspended
319  * @state: target sleep state for the whole system. This is the value
320  *      that is passed to suspend() function.
321  *
322  * Returns PCI power state suitable for given device and given system
323  * message.
324  */
325
326 pci_power_t pci_choose_state(struct pci_dev *dev, pm_message_t state)
327 {
328         int ret;
329
330         if (!pci_find_capability(dev, PCI_CAP_ID_PM))
331                 return PCI_D0;
332
333         if (platform_pci_choose_state) {
334                 ret = platform_pci_choose_state(dev, state);
335                 if (ret >= 0)
336                         state = ret;
337         }
338         switch (state) {
339         case 0: return PCI_D0;
340         case 3: return PCI_D3hot;
341         default:
342                 printk("They asked me for state %d\n", state);
343                 BUG();
344         }
345         return PCI_D0;
346 }
347
348 EXPORT_SYMBOL(pci_choose_state);
349
350 /**
351  * pci_save_state - save the PCI configuration space of a device before suspending
352  * @dev: - PCI device that we're dealing with
353  * @buffer: - buffer to hold config space context
354  *
355  * @buffer must be large enough to hold the entire PCI 2.2 config space 
356  * (>= 64 bytes).
357  */
358 int
359 pci_save_state(struct pci_dev *dev)
360 {
361         int i;
362         /* XXX: 100% dword access ok here? */
363         for (i = 0; i < 16; i++)
364                 pci_read_config_dword(dev, i * 4,&dev->saved_config_space[i]);
365         return 0;
366 }
367
368 /** 
369  * pci_restore_state - Restore the saved state of a PCI device
370  * @dev: - PCI device that we're dealing with
371  * @buffer: - saved PCI config space
372  *
373  */
374 int 
375 pci_restore_state(struct pci_dev *dev)
376 {
377         int i;
378
379         for (i = 0; i < 16; i++)
380                 pci_write_config_dword(dev,i * 4, dev->saved_config_space[i]);
381         return 0;
382 }
383
384 /**
385  * pci_enable_device_bars - Initialize some of a device for use
386  * @dev: PCI device to be initialized
387  * @bars: bitmask of BAR's that must be configured
388  *
389  *  Initialize device before it's used by a driver. Ask low-level code
390  *  to enable selected I/O and memory resources. Wake up the device if it 
391  *  was suspended. Beware, this function can fail.
392  */
393  
394 int
395 pci_enable_device_bars(struct pci_dev *dev, int bars)
396 {
397         int err;
398
399         pci_set_power_state(dev, PCI_D0);
400         if ((err = pcibios_enable_device(dev, bars)) < 0)
401                 return err;
402         return 0;
403 }
404
405 /**
406  * pci_enable_device - Initialize device before it's used by a driver.
407  * @dev: PCI device to be initialized
408  *
409  *  Initialize device before it's used by a driver. Ask low-level code
410  *  to enable I/O and memory. Wake up the device if it was suspended.
411  *  Beware, this function can fail.
412  */
413 int
414 pci_enable_device(struct pci_dev *dev)
415 {
416         int err;
417
418         if ((err = pci_enable_device_bars(dev, (1 << PCI_NUM_RESOURCES) - 1)))
419                 return err;
420         pci_fixup_device(pci_fixup_enable, dev);
421         dev->is_enabled = 1;
422         return 0;
423 }
424
425 /**
426  * pcibios_disable_device - disable arch specific PCI resources for device dev
427  * @dev: the PCI device to disable
428  *
429  * Disables architecture specific PCI resources for the device. This
430  * is the default implementation. Architecture implementations can
431  * override this.
432  */
433 void __attribute__ ((weak)) pcibios_disable_device (struct pci_dev *dev) {}
434
435 /**
436  * pci_disable_device - Disable PCI device after use
437  * @dev: PCI device to be disabled
438  *
439  * Signal to the system that the PCI device is not in use by the system
440  * anymore.  This only involves disabling PCI bus-mastering, if active.
441  */
442 void
443 pci_disable_device(struct pci_dev *dev)
444 {
445         u16 pci_command;
446         
447         pci_read_config_word(dev, PCI_COMMAND, &pci_command);
448         if (pci_command & PCI_COMMAND_MASTER) {
449                 pci_command &= ~PCI_COMMAND_MASTER;
450                 pci_write_config_word(dev, PCI_COMMAND, pci_command);
451         }
452         dev->is_busmaster = 0;
453
454         pcibios_disable_device(dev);
455         dev->is_enabled = 0;
456 }
457
458 /**
459  * pci_enable_wake - enable device to generate PME# when suspended
460  * @dev: - PCI device to operate on
461  * @state: - Current state of device.
462  * @enable: - Flag to enable or disable generation
463  * 
464  * Set the bits in the device's PM Capabilities to generate PME# when
465  * the system is suspended. 
466  *
467  * -EIO is returned if device doesn't have PM Capabilities. 
468  * -EINVAL is returned if device supports it, but can't generate wake events.
469  * 0 if operation is successful.
470  * 
471  */
472 int pci_enable_wake(struct pci_dev *dev, pci_power_t state, int enable)
473 {
474         int pm;
475         u16 value;
476
477         /* find PCI PM capability in list */
478         pm = pci_find_capability(dev, PCI_CAP_ID_PM);
479
480         /* If device doesn't support PM Capabilities, but request is to disable
481          * wake events, it's a nop; otherwise fail */
482         if (!pm) 
483                 return enable ? -EIO : 0; 
484
485         /* Check device's ability to generate PME# */
486         pci_read_config_word(dev,pm+PCI_PM_PMC,&value);
487
488         value &= PCI_PM_CAP_PME_MASK;
489         value >>= ffs(PCI_PM_CAP_PME_MASK) - 1;   /* First bit of mask */
490
491         /* Check if it can generate PME# from requested state. */
492         if (!value || !(value & (1 << state))) 
493                 return enable ? -EINVAL : 0;
494
495         pci_read_config_word(dev, pm + PCI_PM_CTRL, &value);
496
497         /* Clear PME_Status by writing 1 to it and enable PME# */
498         value |= PCI_PM_CTRL_PME_STATUS | PCI_PM_CTRL_PME_ENABLE;
499
500         if (!enable)
501                 value &= ~PCI_PM_CTRL_PME_ENABLE;
502
503         pci_write_config_word(dev, pm + PCI_PM_CTRL, value);
504         
505         return 0;
506 }
507
508 int
509 pci_get_interrupt_pin(struct pci_dev *dev, struct pci_dev **bridge)
510 {
511         u8 pin;
512
513         pci_read_config_byte(dev, PCI_INTERRUPT_PIN, &pin);
514         if (!pin)
515                 return -1;
516         pin--;
517         while (dev->bus->self) {
518                 pin = (pin + PCI_SLOT(dev->devfn)) % 4;
519                 dev = dev->bus->self;
520         }
521         *bridge = dev;
522         return pin;
523 }
524
525 /**
526  *      pci_release_region - Release a PCI bar
527  *      @pdev: PCI device whose resources were previously reserved by pci_request_region
528  *      @bar: BAR to release
529  *
530  *      Releases the PCI I/O and memory resources previously reserved by a
531  *      successful call to pci_request_region.  Call this function only
532  *      after all use of the PCI regions has ceased.
533  */
534 void pci_release_region(struct pci_dev *pdev, int bar)
535 {
536         if (pci_resource_len(pdev, bar) == 0)
537                 return;
538         if (pci_resource_flags(pdev, bar) & IORESOURCE_IO)
539                 release_region(pci_resource_start(pdev, bar),
540                                 pci_resource_len(pdev, bar));
541         else if (pci_resource_flags(pdev, bar) & IORESOURCE_MEM)
542                 release_mem_region(pci_resource_start(pdev, bar),
543                                 pci_resource_len(pdev, bar));
544 }
545
546 /**
547  *      pci_request_region - Reserved PCI I/O and memory resource
548  *      @pdev: PCI device whose resources are to be reserved
549  *      @bar: BAR to be reserved
550  *      @res_name: Name to be associated with resource.
551  *
552  *      Mark the PCI region associated with PCI device @pdev BR @bar as
553  *      being reserved by owner @res_name.  Do not access any
554  *      address inside the PCI regions unless this call returns
555  *      successfully.
556  *
557  *      Returns 0 on success, or %EBUSY on error.  A warning
558  *      message is also printed on failure.
559  */
560 int pci_request_region(struct pci_dev *pdev, int bar, char *res_name)
561 {
562         if (pci_resource_len(pdev, bar) == 0)
563                 return 0;
564                 
565         if (pci_resource_flags(pdev, bar) & IORESOURCE_IO) {
566                 if (!request_region(pci_resource_start(pdev, bar),
567                             pci_resource_len(pdev, bar), res_name))
568                         goto err_out;
569         }
570         else if (pci_resource_flags(pdev, bar) & IORESOURCE_MEM) {
571                 if (!request_mem_region(pci_resource_start(pdev, bar),
572                                         pci_resource_len(pdev, bar), res_name))
573                         goto err_out;
574         }
575         
576         return 0;
577
578 err_out:
579         printk (KERN_WARNING "PCI: Unable to reserve %s region #%d:%lx@%lx for device %s\n",
580                 pci_resource_flags(pdev, bar) & IORESOURCE_IO ? "I/O" : "mem",
581                 bar + 1, /* PCI BAR # */
582                 pci_resource_len(pdev, bar), pci_resource_start(pdev, bar),
583                 pci_name(pdev));
584         return -EBUSY;
585 }
586
587
588 /**
589  *      pci_release_regions - Release reserved PCI I/O and memory resources
590  *      @pdev: PCI device whose resources were previously reserved by pci_request_regions
591  *
592  *      Releases all PCI I/O and memory resources previously reserved by a
593  *      successful call to pci_request_regions.  Call this function only
594  *      after all use of the PCI regions has ceased.
595  */
596
597 void pci_release_regions(struct pci_dev *pdev)
598 {
599         int i;
600         
601         for (i = 0; i < 6; i++)
602                 pci_release_region(pdev, i);
603 }
604
605 /**
606  *      pci_request_regions - Reserved PCI I/O and memory resources
607  *      @pdev: PCI device whose resources are to be reserved
608  *      @res_name: Name to be associated with resource.
609  *
610  *      Mark all PCI regions associated with PCI device @pdev as
611  *      being reserved by owner @res_name.  Do not access any
612  *      address inside the PCI regions unless this call returns
613  *      successfully.
614  *
615  *      Returns 0 on success, or %EBUSY on error.  A warning
616  *      message is also printed on failure.
617  */
618 int pci_request_regions(struct pci_dev *pdev, char *res_name)
619 {
620         int i;
621         
622         for (i = 0; i < 6; i++)
623                 if(pci_request_region(pdev, i, res_name))
624                         goto err_out;
625         return 0;
626
627 err_out:
628         while(--i >= 0)
629                 pci_release_region(pdev, i);
630                 
631         return -EBUSY;
632 }
633
634 /**
635  * pci_set_master - enables bus-mastering for device dev
636  * @dev: the PCI device to enable
637  *
638  * Enables bus-mastering on the device and calls pcibios_set_master()
639  * to do the needed arch specific settings.
640  */
641 void
642 pci_set_master(struct pci_dev *dev)
643 {
644         u16 cmd;
645
646         pci_read_config_word(dev, PCI_COMMAND, &cmd);
647         if (! (cmd & PCI_COMMAND_MASTER)) {
648                 pr_debug("PCI: Enabling bus mastering for device %s\n", pci_name(dev));
649                 cmd |= PCI_COMMAND_MASTER;
650                 pci_write_config_word(dev, PCI_COMMAND, cmd);
651         }
652         dev->is_busmaster = 1;
653         pcibios_set_master(dev);
654 }
655
656 #ifndef HAVE_ARCH_PCI_MWI
657 /* This can be overridden by arch code. */
658 u8 pci_cache_line_size = L1_CACHE_BYTES >> 2;
659
660 /**
661  * pci_generic_prep_mwi - helper function for pci_set_mwi
662  * @dev: the PCI device for which MWI is enabled
663  *
664  * Helper function for generic implementation of pcibios_prep_mwi
665  * function.  Originally copied from drivers/net/acenic.c.
666  * Copyright 1998-2001 by Jes Sorensen, <jes@trained-monkey.org>.
667  *
668  * RETURNS: An appropriate -ERRNO error value on error, or zero for success.
669  */
670 static int
671 pci_generic_prep_mwi(struct pci_dev *dev)
672 {
673         u8 cacheline_size;
674
675         if (!pci_cache_line_size)
676                 return -EINVAL;         /* The system doesn't support MWI. */
677
678         /* Validate current setting: the PCI_CACHE_LINE_SIZE must be
679            equal to or multiple of the right value. */
680         pci_read_config_byte(dev, PCI_CACHE_LINE_SIZE, &cacheline_size);
681         if (cacheline_size >= pci_cache_line_size &&
682             (cacheline_size % pci_cache_line_size) == 0)
683                 return 0;
684
685         /* Write the correct value. */
686         pci_write_config_byte(dev, PCI_CACHE_LINE_SIZE, pci_cache_line_size);
687         /* Read it back. */
688         pci_read_config_byte(dev, PCI_CACHE_LINE_SIZE, &cacheline_size);
689         if (cacheline_size == pci_cache_line_size)
690                 return 0;
691
692         printk(KERN_DEBUG "PCI: cache line size of %d is not supported "
693                "by device %s\n", pci_cache_line_size << 2, pci_name(dev));
694
695         return -EINVAL;
696 }
697 #endif /* !HAVE_ARCH_PCI_MWI */
698
699 /**
700  * pci_set_mwi - enables memory-write-invalidate PCI transaction
701  * @dev: the PCI device for which MWI is enabled
702  *
703  * Enables the Memory-Write-Invalidate transaction in %PCI_COMMAND,
704  * and then calls @pcibios_set_mwi to do the needed arch specific
705  * operations or a generic mwi-prep function.
706  *
707  * RETURNS: An appropriate -ERRNO error value on error, or zero for success.
708  */
709 int
710 pci_set_mwi(struct pci_dev *dev)
711 {
712         int rc;
713         u16 cmd;
714
715 #ifdef HAVE_ARCH_PCI_MWI
716         rc = pcibios_prep_mwi(dev);
717 #else
718         rc = pci_generic_prep_mwi(dev);
719 #endif
720
721         if (rc)
722                 return rc;
723
724         pci_read_config_word(dev, PCI_COMMAND, &cmd);
725         if (! (cmd & PCI_COMMAND_INVALIDATE)) {
726                 pr_debug("PCI: Enabling Mem-Wr-Inval for device %s\n", pci_name(dev));
727                 cmd |= PCI_COMMAND_INVALIDATE;
728                 pci_write_config_word(dev, PCI_COMMAND, cmd);
729         }
730         
731         return 0;
732 }
733
734 /**
735  * pci_clear_mwi - disables Memory-Write-Invalidate for device dev
736  * @dev: the PCI device to disable
737  *
738  * Disables PCI Memory-Write-Invalidate transaction on the device
739  */
740 void
741 pci_clear_mwi(struct pci_dev *dev)
742 {
743         u16 cmd;
744
745         pci_read_config_word(dev, PCI_COMMAND, &cmd);
746         if (cmd & PCI_COMMAND_INVALIDATE) {
747                 cmd &= ~PCI_COMMAND_INVALIDATE;
748                 pci_write_config_word(dev, PCI_COMMAND, cmd);
749         }
750 }
751
752 #ifndef HAVE_ARCH_PCI_SET_DMA_MASK
753 /*
754  * These can be overridden by arch-specific implementations
755  */
756 int
757 pci_set_dma_mask(struct pci_dev *dev, u64 mask)
758 {
759         if (!pci_dma_supported(dev, mask))
760                 return -EIO;
761
762         dev->dma_mask = mask;
763
764         return 0;
765 }
766     
767 int
768 pci_set_consistent_dma_mask(struct pci_dev *dev, u64 mask)
769 {
770         if (!pci_dma_supported(dev, mask))
771                 return -EIO;
772
773         dev->dev.coherent_dma_mask = mask;
774
775         return 0;
776 }
777 #endif
778      
779 static int __devinit pci_init(void)
780 {
781         struct pci_dev *dev = NULL;
782
783         while ((dev = pci_get_device(PCI_ANY_ID, PCI_ANY_ID, dev)) != NULL) {
784                 pci_fixup_device(pci_fixup_final, dev);
785         }
786         return 0;
787 }
788
789 static int __devinit pci_setup(char *str)
790 {
791         while (str) {
792                 char *k = strchr(str, ',');
793                 if (k)
794                         *k++ = 0;
795                 if (*str && (str = pcibios_setup(str)) && *str) {
796                         /* PCI layer options should be handled here */
797                         printk(KERN_ERR "PCI: Unknown option `%s'\n", str);
798                 }
799                 str = k;
800         }
801         return 1;
802 }
803
804 device_initcall(pci_init);
805
806 __setup("pci=", pci_setup);
807
808 #if defined(CONFIG_ISA) || defined(CONFIG_EISA)
809 /* FIXME: Some boxes have multiple ISA bridges! */
810 struct pci_dev *isa_bridge;
811 EXPORT_SYMBOL(isa_bridge);
812 #endif
813
814 EXPORT_SYMBOL(pci_enable_device_bars);
815 EXPORT_SYMBOL(pci_enable_device);
816 EXPORT_SYMBOL(pci_disable_device);
817 EXPORT_SYMBOL(pci_max_busnr);
818 EXPORT_SYMBOL(pci_bus_max_busnr);
819 EXPORT_SYMBOL(pci_find_capability);
820 EXPORT_SYMBOL(pci_bus_find_capability);
821 EXPORT_SYMBOL(pci_release_regions);
822 EXPORT_SYMBOL(pci_request_regions);
823 EXPORT_SYMBOL(pci_release_region);
824 EXPORT_SYMBOL(pci_request_region);
825 EXPORT_SYMBOL(pci_set_master);
826 EXPORT_SYMBOL(pci_set_mwi);
827 EXPORT_SYMBOL(pci_clear_mwi);
828 EXPORT_SYMBOL(pci_set_dma_mask);
829 EXPORT_SYMBOL(pci_set_consistent_dma_mask);
830 EXPORT_SYMBOL(pci_assign_resource);
831 EXPORT_SYMBOL(pci_find_parent_resource);
832
833 EXPORT_SYMBOL(pci_set_power_state);
834 EXPORT_SYMBOL(pci_save_state);
835 EXPORT_SYMBOL(pci_restore_state);
836 EXPORT_SYMBOL(pci_enable_wake);
837
838 /* Quirk info */
839
840 EXPORT_SYMBOL(isa_dma_bridge_buggy);
841 EXPORT_SYMBOL(pci_pci_problems);