Auto-update from upstream
[powerpc.git] / drivers / scsi / sata_sil.c
1 /*
2  *  sata_sil.c - Silicon Image SATA
3  *
4  *  Maintained by:  Jeff Garzik <jgarzik@pobox.com>
5  *                  Please ALWAYS copy linux-ide@vger.kernel.org
6  *                  on emails.
7  *
8  *  Copyright 2003-2005 Red Hat, Inc.
9  *  Copyright 2003 Benjamin Herrenschmidt
10  *
11  *
12  *  This program is free software; you can redistribute it and/or modify
13  *  it under the terms of the GNU General Public License as published by
14  *  the Free Software Foundation; either version 2, or (at your option)
15  *  any later version.
16  *
17  *  This program is distributed in the hope that it will be useful,
18  *  but WITHOUT ANY WARRANTY; without even the implied warranty of
19  *  MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
20  *  GNU General Public License for more details.
21  *
22  *  You should have received a copy of the GNU General Public License
23  *  along with this program; see the file COPYING.  If not, write to
24  *  the Free Software Foundation, 675 Mass Ave, Cambridge, MA 02139, USA.
25  *
26  *
27  *  libata documentation is available via 'make {ps|pdf}docs',
28  *  as Documentation/DocBook/libata.*
29  *
30  *  Documentation for SiI 3112:
31  *  http://gkernel.sourceforge.net/specs/sii/3112A_SiI-DS-0095-B2.pdf.bz2
32  *
33  *  Other errata and documentation available under NDA.
34  *
35  */
36
37 #include <linux/kernel.h>
38 #include <linux/module.h>
39 #include <linux/pci.h>
40 #include <linux/init.h>
41 #include <linux/blkdev.h>
42 #include <linux/delay.h>
43 #include <linux/interrupt.h>
44 #include "scsi.h"
45 #include <scsi/scsi_host.h>
46 #include <linux/libata.h>
47
48 #define DRV_NAME        "sata_sil"
49 #define DRV_VERSION     "0.9"
50
51 enum {
52         SIL_FLAG_MOD15WRITE     = (1 << 30),
53
54         sil_3112                = 0,
55         sil_3112_m15w           = 1,
56         sil_3114                = 2,
57
58         SIL_FIFO_R0             = 0x40,
59         SIL_FIFO_W0             = 0x41,
60         SIL_FIFO_R1             = 0x44,
61         SIL_FIFO_W1             = 0x45,
62         SIL_FIFO_R2             = 0x240,
63         SIL_FIFO_W2             = 0x241,
64         SIL_FIFO_R3             = 0x244,
65         SIL_FIFO_W3             = 0x245,
66
67         SIL_SYSCFG              = 0x48,
68         SIL_MASK_IDE0_INT       = (1 << 22),
69         SIL_MASK_IDE1_INT       = (1 << 23),
70         SIL_MASK_IDE2_INT       = (1 << 24),
71         SIL_MASK_IDE3_INT       = (1 << 25),
72         SIL_MASK_2PORT          = SIL_MASK_IDE0_INT | SIL_MASK_IDE1_INT,
73         SIL_MASK_4PORT          = SIL_MASK_2PORT |
74                                   SIL_MASK_IDE2_INT | SIL_MASK_IDE3_INT,
75
76         SIL_IDE2_BMDMA          = 0x200,
77
78         SIL_INTR_STEERING       = (1 << 1),
79         SIL_QUIRK_MOD15WRITE    = (1 << 0),
80         SIL_QUIRK_UDMA5MAX      = (1 << 1),
81 };
82
83 static int sil_init_one (struct pci_dev *pdev, const struct pci_device_id *ent);
84 static void sil_dev_config(struct ata_port *ap, struct ata_device *dev);
85 static u32 sil_scr_read (struct ata_port *ap, unsigned int sc_reg);
86 static void sil_scr_write (struct ata_port *ap, unsigned int sc_reg, u32 val);
87 static void sil_post_set_mode (struct ata_port *ap);
88
89 static struct pci_device_id sil_pci_tbl[] = {
90         { 0x1095, 0x3112, PCI_ANY_ID, PCI_ANY_ID, 0, 0, sil_3112_m15w },
91         { 0x1095, 0x0240, PCI_ANY_ID, PCI_ANY_ID, 0, 0, sil_3112_m15w },
92         { 0x1095, 0x3512, PCI_ANY_ID, PCI_ANY_ID, 0, 0, sil_3112 },
93         { 0x1095, 0x3114, PCI_ANY_ID, PCI_ANY_ID, 0, 0, sil_3114 },
94         { 0x1002, 0x436e, PCI_ANY_ID, PCI_ANY_ID, 0, 0, sil_3112_m15w },
95         { 0x1002, 0x4379, PCI_ANY_ID, PCI_ANY_ID, 0, 0, sil_3112_m15w },
96         { 0x1002, 0x437a, PCI_ANY_ID, PCI_ANY_ID, 0, 0, sil_3112_m15w },
97         { }     /* terminate list */
98 };
99
100
101 /* TODO firmware versions should be added - eric */
102 static const struct sil_drivelist {
103         const char * product;
104         unsigned int quirk;
105 } sil_blacklist [] = {
106         { "ST320012AS",         SIL_QUIRK_MOD15WRITE },
107         { "ST330013AS",         SIL_QUIRK_MOD15WRITE },
108         { "ST340017AS",         SIL_QUIRK_MOD15WRITE },
109         { "ST360015AS",         SIL_QUIRK_MOD15WRITE },
110         { "ST380013AS",         SIL_QUIRK_MOD15WRITE },
111         { "ST380023AS",         SIL_QUIRK_MOD15WRITE },
112         { "ST3120023AS",        SIL_QUIRK_MOD15WRITE },
113         { "ST3160023AS",        SIL_QUIRK_MOD15WRITE },
114         { "ST3120026AS",        SIL_QUIRK_MOD15WRITE },
115         { "ST3200822AS",        SIL_QUIRK_MOD15WRITE },
116         { "ST340014ASL",        SIL_QUIRK_MOD15WRITE },
117         { "ST360014ASL",        SIL_QUIRK_MOD15WRITE },
118         { "ST380011ASL",        SIL_QUIRK_MOD15WRITE },
119         { "ST3120022ASL",       SIL_QUIRK_MOD15WRITE },
120         { "ST3160021ASL",       SIL_QUIRK_MOD15WRITE },
121         { "Maxtor 4D060H3",     SIL_QUIRK_UDMA5MAX },
122         { }
123 };
124
125 static struct pci_driver sil_pci_driver = {
126         .name                   = DRV_NAME,
127         .id_table               = sil_pci_tbl,
128         .probe                  = sil_init_one,
129         .remove                 = ata_pci_remove_one,
130 };
131
132 static Scsi_Host_Template sil_sht = {
133         .module                 = THIS_MODULE,
134         .name                   = DRV_NAME,
135         .ioctl                  = ata_scsi_ioctl,
136         .queuecommand           = ata_scsi_queuecmd,
137         .eh_strategy_handler    = ata_scsi_error,
138         .can_queue              = ATA_DEF_QUEUE,
139         .this_id                = ATA_SHT_THIS_ID,
140         .sg_tablesize           = LIBATA_MAX_PRD,
141         .max_sectors            = ATA_MAX_SECTORS,
142         .cmd_per_lun            = ATA_SHT_CMD_PER_LUN,
143         .emulated               = ATA_SHT_EMULATED,
144         .use_clustering         = ATA_SHT_USE_CLUSTERING,
145         .proc_name              = DRV_NAME,
146         .dma_boundary           = ATA_DMA_BOUNDARY,
147         .slave_configure        = ata_scsi_slave_config,
148         .bios_param             = ata_std_bios_param,
149         .ordered_flush          = 1,
150 };
151
152 static struct ata_port_operations sil_ops = {
153         .port_disable           = ata_port_disable,
154         .dev_config             = sil_dev_config,
155         .tf_load                = ata_tf_load,
156         .tf_read                = ata_tf_read,
157         .check_status           = ata_check_status,
158         .exec_command           = ata_exec_command,
159         .dev_select             = ata_std_dev_select,
160         .phy_reset              = sata_phy_reset,
161         .post_set_mode          = sil_post_set_mode,
162         .bmdma_setup            = ata_bmdma_setup,
163         .bmdma_start            = ata_bmdma_start,
164         .bmdma_stop             = ata_bmdma_stop,
165         .bmdma_status           = ata_bmdma_status,
166         .qc_prep                = ata_qc_prep,
167         .qc_issue               = ata_qc_issue_prot,
168         .eng_timeout            = ata_eng_timeout,
169         .irq_handler            = ata_interrupt,
170         .irq_clear              = ata_bmdma_irq_clear,
171         .scr_read               = sil_scr_read,
172         .scr_write              = sil_scr_write,
173         .port_start             = ata_port_start,
174         .port_stop              = ata_port_stop,
175         .host_stop              = ata_host_stop,
176 };
177
178 static struct ata_port_info sil_port_info[] = {
179         /* sil_3112 */
180         {
181                 .sht            = &sil_sht,
182                 .host_flags     = ATA_FLAG_SATA | ATA_FLAG_NO_LEGACY |
183                                   ATA_FLAG_SRST | ATA_FLAG_MMIO,
184                 .pio_mask       = 0x1f,                 /* pio0-4 */
185                 .mwdma_mask     = 0x07,                 /* mwdma0-2 */
186                 .udma_mask      = 0x3f,                 /* udma0-5 */
187                 .port_ops       = &sil_ops,
188         }, /* sil_3112_15w - keep it sync'd w/ sil_3112 */
189         {
190                 .sht            = &sil_sht,
191                 .host_flags     = ATA_FLAG_SATA | ATA_FLAG_NO_LEGACY |
192                                   ATA_FLAG_SRST | ATA_FLAG_MMIO |
193                                   SIL_FLAG_MOD15WRITE,
194                 .pio_mask       = 0x1f,                 /* pio0-4 */
195                 .mwdma_mask     = 0x07,                 /* mwdma0-2 */
196                 .udma_mask      = 0x3f,                 /* udma0-5 */
197                 .port_ops       = &sil_ops,
198         }, /* sil_3114 */
199         {
200                 .sht            = &sil_sht,
201                 .host_flags     = ATA_FLAG_SATA | ATA_FLAG_NO_LEGACY |
202                                   ATA_FLAG_SRST | ATA_FLAG_MMIO,
203                 .pio_mask       = 0x1f,                 /* pio0-4 */
204                 .mwdma_mask     = 0x07,                 /* mwdma0-2 */
205                 .udma_mask      = 0x3f,                 /* udma0-5 */
206                 .port_ops       = &sil_ops,
207         },
208 };
209
210 /* per-port register offsets */
211 /* TODO: we can probably calculate rather than use a table */
212 static const struct {
213         unsigned long tf;       /* ATA taskfile register block */
214         unsigned long ctl;      /* ATA control/altstatus register block */
215         unsigned long bmdma;    /* DMA register block */
216         unsigned long scr;      /* SATA control register block */
217         unsigned long sien;     /* SATA Interrupt Enable register */
218         unsigned long xfer_mode;/* data transfer mode register */
219 } sil_port[] = {
220         /* port 0 ... */
221         { 0x80, 0x8A, 0x00, 0x100, 0x148, 0xb4 },
222         { 0xC0, 0xCA, 0x08, 0x180, 0x1c8, 0xf4 },
223         { 0x280, 0x28A, 0x200, 0x300, 0x348, 0x2b4 },
224         { 0x2C0, 0x2CA, 0x208, 0x380, 0x3c8, 0x2f4 },
225         /* ... port 3 */
226 };
227
228 MODULE_AUTHOR("Jeff Garzik");
229 MODULE_DESCRIPTION("low-level driver for Silicon Image SATA controller");
230 MODULE_LICENSE("GPL");
231 MODULE_DEVICE_TABLE(pci, sil_pci_tbl);
232 MODULE_VERSION(DRV_VERSION);
233
234 static unsigned char sil_get_device_cache_line(struct pci_dev *pdev)
235 {
236         u8 cache_line = 0;
237         pci_read_config_byte(pdev, PCI_CACHE_LINE_SIZE, &cache_line);
238         return cache_line;
239 }
240
241 static void sil_post_set_mode (struct ata_port *ap)
242 {
243         struct ata_host_set *host_set = ap->host_set;
244         struct ata_device *dev;
245         void *addr = host_set->mmio_base + sil_port[ap->port_no].xfer_mode;
246         u32 tmp, dev_mode[2];
247         unsigned int i;
248
249         for (i = 0; i < 2; i++) {
250                 dev = &ap->device[i];
251                 if (!ata_dev_present(dev))
252                         dev_mode[i] = 0;        /* PIO0/1/2 */
253                 else if (dev->flags & ATA_DFLAG_PIO)
254                         dev_mode[i] = 1;        /* PIO3/4 */
255                 else
256                         dev_mode[i] = 3;        /* UDMA */
257                 /* value 2 indicates MDMA */
258         }
259
260         tmp = readl(addr);
261         tmp &= ~((1<<5) | (1<<4) | (1<<1) | (1<<0));
262         tmp |= dev_mode[0];
263         tmp |= (dev_mode[1] << 4);
264         writel(tmp, addr);
265         readl(addr);    /* flush */
266 }
267
268 static inline unsigned long sil_scr_addr(struct ata_port *ap, unsigned int sc_reg)
269 {
270         unsigned long offset = ap->ioaddr.scr_addr;
271
272         switch (sc_reg) {
273         case SCR_STATUS:
274                 return offset + 4;
275         case SCR_ERROR:
276                 return offset + 8;
277         case SCR_CONTROL:
278                 return offset;
279         default:
280                 /* do nothing */
281                 break;
282         }
283
284         return 0;
285 }
286
287 static u32 sil_scr_read (struct ata_port *ap, unsigned int sc_reg)
288 {
289         void *mmio = (void *) sil_scr_addr(ap, sc_reg);
290         if (mmio)
291                 return readl(mmio);
292         return 0xffffffffU;
293 }
294
295 static void sil_scr_write (struct ata_port *ap, unsigned int sc_reg, u32 val)
296 {
297         void *mmio = (void *) sil_scr_addr(ap, sc_reg);
298         if (mmio)
299                 writel(val, mmio);
300 }
301
302 /**
303  *      sil_dev_config - Apply device/host-specific errata fixups
304  *      @ap: Port containing device to be examined
305  *      @dev: Device to be examined
306  *
307  *      After the IDENTIFY [PACKET] DEVICE step is complete, and a
308  *      device is known to be present, this function is called.
309  *      We apply two errata fixups which are specific to Silicon Image,
310  *      a Seagate and a Maxtor fixup.
311  *
312  *      For certain Seagate devices, we must limit the maximum sectors
313  *      to under 8K.
314  *
315  *      For certain Maxtor devices, we must not program the drive
316  *      beyond udma5.
317  *
318  *      Both fixups are unfairly pessimistic.  As soon as I get more
319  *      information on these errata, I will create a more exhaustive
320  *      list, and apply the fixups to only the specific
321  *      devices/hosts/firmwares that need it.
322  *
323  *      20040111 - Seagate drives affected by the Mod15Write bug are blacklisted
324  *      The Maxtor quirk is in the blacklist, but I'm keeping the original
325  *      pessimistic fix for the following reasons...
326  *      - There seems to be less info on it, only one device gleaned off the
327  *      Windows driver, maybe only one is affected.  More info would be greatly
328  *      appreciated.
329  *      - But then again UDMA5 is hardly anything to complain about
330  */
331 static void sil_dev_config(struct ata_port *ap, struct ata_device *dev)
332 {
333         unsigned int n, quirks = 0;
334         unsigned char model_num[40];
335         const char *s;
336         unsigned int len;
337
338         ata_dev_id_string(dev->id, model_num, ATA_ID_PROD_OFS,
339                           sizeof(model_num));
340         s = &model_num[0];
341         len = strnlen(s, sizeof(model_num));
342
343         /* ATAPI specifies that empty space is blank-filled; remove blanks */
344         while ((len > 0) && (s[len - 1] == ' '))
345                 len--;
346
347         for (n = 0; sil_blacklist[n].product; n++)
348                 if (!memcmp(sil_blacklist[n].product, s,
349                             strlen(sil_blacklist[n].product))) {
350                         quirks = sil_blacklist[n].quirk;
351                         break;
352                 }
353
354         /* limit requests to 15 sectors */
355         if ((ap->flags & SIL_FLAG_MOD15WRITE) && (quirks & SIL_QUIRK_MOD15WRITE)) {
356                 printk(KERN_INFO "ata%u(%u): applying Seagate errata fix\n",
357                        ap->id, dev->devno);
358                 ap->host->max_sectors = 15;
359                 ap->host->hostt->max_sectors = 15;
360                 dev->flags |= ATA_DFLAG_LOCK_SECTORS;
361                 return;
362         }
363
364         /* limit to udma5 */
365         if (quirks & SIL_QUIRK_UDMA5MAX) {
366                 printk(KERN_INFO "ata%u(%u): applying Maxtor errata fix %s\n",
367                        ap->id, dev->devno, s);
368                 ap->udma_mask &= ATA_UDMA5;
369                 return;
370         }
371 }
372
373 static int sil_init_one (struct pci_dev *pdev, const struct pci_device_id *ent)
374 {
375         static int printed_version;
376         struct ata_probe_ent *probe_ent = NULL;
377         unsigned long base;
378         void *mmio_base;
379         int rc;
380         unsigned int i;
381         int pci_dev_busy = 0;
382         u32 tmp, irq_mask;
383         u8 cls;
384
385         if (!printed_version++)
386                 printk(KERN_DEBUG DRV_NAME " version " DRV_VERSION "\n");
387
388         /*
389          * If this driver happens to only be useful on Apple's K2, then
390          * we should check that here as it has a normal Serverworks ID
391          */
392         rc = pci_enable_device(pdev);
393         if (rc)
394                 return rc;
395
396         rc = pci_request_regions(pdev, DRV_NAME);
397         if (rc) {
398                 pci_dev_busy = 1;
399                 goto err_out;
400         }
401
402         rc = pci_set_dma_mask(pdev, ATA_DMA_MASK);
403         if (rc)
404                 goto err_out_regions;
405         rc = pci_set_consistent_dma_mask(pdev, ATA_DMA_MASK);
406         if (rc)
407                 goto err_out_regions;
408
409         probe_ent = kmalloc(sizeof(*probe_ent), GFP_KERNEL);
410         if (probe_ent == NULL) {
411                 rc = -ENOMEM;
412                 goto err_out_regions;
413         }
414
415         memset(probe_ent, 0, sizeof(*probe_ent));
416         INIT_LIST_HEAD(&probe_ent->node);
417         probe_ent->dev = pci_dev_to_dev(pdev);
418         probe_ent->port_ops = sil_port_info[ent->driver_data].port_ops;
419         probe_ent->sht = sil_port_info[ent->driver_data].sht;
420         probe_ent->n_ports = (ent->driver_data == sil_3114) ? 4 : 2;
421         probe_ent->pio_mask = sil_port_info[ent->driver_data].pio_mask;
422         probe_ent->mwdma_mask = sil_port_info[ent->driver_data].mwdma_mask;
423         probe_ent->udma_mask = sil_port_info[ent->driver_data].udma_mask;
424         probe_ent->irq = pdev->irq;
425         probe_ent->irq_flags = SA_SHIRQ;
426         probe_ent->host_flags = sil_port_info[ent->driver_data].host_flags;
427
428         mmio_base = ioremap(pci_resource_start(pdev, 5),
429                             pci_resource_len(pdev, 5));
430         if (mmio_base == NULL) {
431                 rc = -ENOMEM;
432                 goto err_out_free_ent;
433         }
434
435         probe_ent->mmio_base = mmio_base;
436
437         base = (unsigned long) mmio_base;
438
439         for (i = 0; i < probe_ent->n_ports; i++) {
440                 probe_ent->port[i].cmd_addr = base + sil_port[i].tf;
441                 probe_ent->port[i].altstatus_addr =
442                 probe_ent->port[i].ctl_addr = base + sil_port[i].ctl;
443                 probe_ent->port[i].bmdma_addr = base + sil_port[i].bmdma;
444                 probe_ent->port[i].scr_addr = base + sil_port[i].scr;
445                 ata_std_ports(&probe_ent->port[i]);
446         }
447
448         /* Initialize FIFO PCI bus arbitration */
449         cls = sil_get_device_cache_line(pdev);
450         if (cls) {
451                 cls >>= 3;
452                 cls++;  /* cls = (line_size/8)+1 */
453                 writeb(cls, mmio_base + SIL_FIFO_R0);
454                 writeb(cls, mmio_base + SIL_FIFO_W0);
455                 writeb(cls, mmio_base + SIL_FIFO_R1);
456                 writeb(cls, mmio_base + SIL_FIFO_W1);
457                 if (ent->driver_data == sil_3114) {
458                         writeb(cls, mmio_base + SIL_FIFO_R2);
459                         writeb(cls, mmio_base + SIL_FIFO_W2);
460                         writeb(cls, mmio_base + SIL_FIFO_R3);
461                         writeb(cls, mmio_base + SIL_FIFO_W3);
462                 }
463         } else
464                 printk(KERN_WARNING DRV_NAME "(%s): cache line size not set.  Driver may not function\n",
465                         pci_name(pdev));
466
467         if (ent->driver_data == sil_3114) {
468                 irq_mask = SIL_MASK_4PORT;
469
470                 /* flip the magic "make 4 ports work" bit */
471                 tmp = readl(mmio_base + SIL_IDE2_BMDMA);
472                 if ((tmp & SIL_INTR_STEERING) == 0)
473                         writel(tmp | SIL_INTR_STEERING,
474                                mmio_base + SIL_IDE2_BMDMA);
475
476         } else {
477                 irq_mask = SIL_MASK_2PORT;
478         }
479
480         /* make sure IDE0/1/2/3 interrupts are not masked */
481         tmp = readl(mmio_base + SIL_SYSCFG);
482         if (tmp & irq_mask) {
483                 tmp &= ~irq_mask;
484                 writel(tmp, mmio_base + SIL_SYSCFG);
485                 readl(mmio_base + SIL_SYSCFG);  /* flush */
486         }
487
488         /* mask all SATA phy-related interrupts */
489         /* TODO: unmask bit 6 (SError N bit) for hotplug */
490         for (i = 0; i < probe_ent->n_ports; i++)
491                 writel(0, mmio_base + sil_port[i].sien);
492
493         pci_set_master(pdev);
494
495         /* FIXME: check ata_device_add return value */
496         ata_device_add(probe_ent);
497         kfree(probe_ent);
498
499         return 0;
500
501 err_out_free_ent:
502         kfree(probe_ent);
503 err_out_regions:
504         pci_release_regions(pdev);
505 err_out:
506         if (!pci_dev_busy)
507                 pci_disable_device(pdev);
508         return rc;
509 }
510
511 static int __init sil_init(void)
512 {
513         return pci_module_init(&sil_pci_driver);
514 }
515
516 static void __exit sil_exit(void)
517 {
518         pci_unregister_driver(&sil_pci_driver);
519 }
520
521
522 module_init(sil_init);
523 module_exit(sil_exit);