[ARM] 4186/1: iop: remove cp6_enable/disable routines
[powerpc.git] / include / asm-arm / arch-iop13xx / iop13xx.h
1 #ifndef _IOP13XX_HW_H_
2 #define _IOP13XX_HW_H_
3
4 #ifndef __ASSEMBLY__
5 /* The ATU offsets can change based on the strapping */
6 extern u32 iop13xx_atux_pmmr_offset;
7 extern u32 iop13xx_atue_pmmr_offset;
8 void iop13xx_init_irq(void);
9 void iop13xx_map_io(void);
10 void iop13xx_platform_init(void);
11 void iop13xx_init_irq(void);
12 void iop13xx_init_time(unsigned long tickrate);
13 unsigned long iop13xx_gettimeoffset(void);
14
15 /* CPUID CP6 R0 Page 0 */
16 static inline int iop13xx_cpu_id(void)
17 {
18         int id;
19         asm volatile("mrc p6, 0, %0, c0, c0, 0":"=r" (id));
20         return id;
21 }
22
23 #endif
24
25 /*
26  * IOP13XX I/O and Mem space regions for PCI autoconfiguration
27  */
28 #define IOP13XX_MAX_RAM_SIZE    0x80000000UL  /* 2GB */
29 #define IOP13XX_PCI_OFFSET       IOP13XX_MAX_RAM_SIZE
30
31 /* PCI MAP
32  * 0x0000.0000 - 0x8000.0000           1:1 mapping with Physical RAM
33  * 0x8000.0000 - 0x8800.0000           PCIX/PCIE memory window (128MB)
34 */
35 #define IOP13XX_PCIX_IO_WINDOW_SIZE   0x10000UL
36 #define IOP13XX_PCIX_LOWER_IO_PA      0xfffb0000UL
37 #define IOP13XX_PCIX_LOWER_IO_VA      0xfec60000UL
38 #define IOP13XX_PCIX_LOWER_IO_BA      0x0fff0000UL
39 #define IOP13XX_PCIX_UPPER_IO_PA      (IOP13XX_PCIX_LOWER_IO_PA +\
40                                        IOP13XX_PCIX_IO_WINDOW_SIZE - 1)
41 #define IOP13XX_PCIX_UPPER_IO_VA      (IOP13XX_PCIX_LOWER_IO_VA +\
42                                        IOP13XX_PCIX_IO_WINDOW_SIZE - 1)
43 #define IOP13XX_PCIX_IO_OFFSET        (IOP13XX_PCIX_LOWER_IO_VA -\
44                                        IOP13XX_PCIX_LOWER_IO_BA)
45 #define IOP13XX_PCIX_IO_PHYS_TO_VIRT(addr) (u32) ((u32) addr -\
46                                            (IOP13XX_PCIX_LOWER_IO_PA\
47                                            - IOP13XX_PCIX_LOWER_IO_VA))
48
49 #define IOP13XX_PCIX_MEM_PHYS_OFFSET  0x100000000ULL
50 #define IOP13XX_PCIX_MEM_WINDOW_SIZE  0x3a000000UL
51 #define IOP13XX_PCIX_LOWER_MEM_BA     (PHYS_OFFSET + IOP13XX_PCI_OFFSET)
52 #define IOP13XX_PCIX_LOWER_MEM_PA     (IOP13XX_PCIX_MEM_PHYS_OFFSET +\
53                                        IOP13XX_PCIX_LOWER_MEM_BA)
54 #define IOP13XX_PCIX_UPPER_MEM_PA     (IOP13XX_PCIX_LOWER_MEM_PA +\
55                                        IOP13XX_PCIX_MEM_WINDOW_SIZE - 1)
56 #define IOP13XX_PCIX_UPPER_MEM_BA     (IOP13XX_PCIX_LOWER_MEM_BA +\
57                                        IOP13XX_PCIX_MEM_WINDOW_SIZE - 1)
58
59 #define IOP13XX_PCIX_MEM_COOKIE        0x80000000UL
60 #define IOP13XX_PCIX_LOWER_MEM_RA      IOP13XX_PCIX_MEM_COOKIE
61 #define IOP13XX_PCIX_UPPER_MEM_RA      (IOP13XX_PCIX_LOWER_MEM_RA +\
62                                         IOP13XX_PCIX_MEM_WINDOW_SIZE - 1)
63 #define IOP13XX_PCIX_MEM_OFFSET        (IOP13XX_PCIX_MEM_COOKIE -\
64                                         IOP13XX_PCIX_LOWER_MEM_BA)
65
66 /* PCI-E ranges */
67 #define IOP13XX_PCIE_IO_WINDOW_SIZE      0x10000UL
68 #define IOP13XX_PCIE_LOWER_IO_PA         0xfffd0000UL
69 #define IOP13XX_PCIE_LOWER_IO_VA         0xfed70000UL
70 #define IOP13XX_PCIE_LOWER_IO_BA         0x0fff0000UL
71 #define IOP13XX_PCIE_UPPER_IO_PA         (IOP13XX_PCIE_LOWER_IO_PA +\
72                                          IOP13XX_PCIE_IO_WINDOW_SIZE - 1)
73 #define IOP13XX_PCIE_UPPER_IO_VA         (IOP13XX_PCIE_LOWER_IO_VA +\
74                                          IOP13XX_PCIE_IO_WINDOW_SIZE - 1)
75 #define IOP13XX_PCIE_UPPER_IO_BA         (IOP13XX_PCIE_LOWER_IO_BA +\
76                                          IOP13XX_PCIE_IO_WINDOW_SIZE - 1)
77 #define IOP13XX_PCIE_IO_OFFSET           (IOP13XX_PCIE_LOWER_IO_VA -\
78                                          IOP13XX_PCIE_LOWER_IO_BA)
79 #define IOP13XX_PCIE_IO_PHYS_TO_VIRT(addr) (u32) ((u32) addr -\
80                                            (IOP13XX_PCIE_LOWER_IO_PA\
81                                            - IOP13XX_PCIE_LOWER_IO_VA))
82
83 #define IOP13XX_PCIE_MEM_PHYS_OFFSET     0x200000000ULL
84 #define IOP13XX_PCIE_MEM_WINDOW_SIZE     0x3a000000UL
85 #define IOP13XX_PCIE_LOWER_MEM_BA        (PHYS_OFFSET + IOP13XX_PCI_OFFSET)
86 #define IOP13XX_PCIE_LOWER_MEM_PA        (IOP13XX_PCIE_MEM_PHYS_OFFSET +\
87                                          IOP13XX_PCIE_LOWER_MEM_BA)
88 #define IOP13XX_PCIE_UPPER_MEM_PA        (IOP13XX_PCIE_LOWER_MEM_PA +\
89                                          IOP13XX_PCIE_MEM_WINDOW_SIZE - 1)
90 #define IOP13XX_PCIE_UPPER_MEM_BA        (IOP13XX_PCIE_LOWER_MEM_BA +\
91                                          IOP13XX_PCIE_MEM_WINDOW_SIZE - 1)
92
93 /* All 0xc000.0000 - 0xfdff.ffff addresses belong to PCIe */
94 #define IOP13XX_PCIE_MEM_COOKIE          0xc0000000UL
95 #define IOP13XX_PCIE_LOWER_MEM_RA        IOP13XX_PCIE_MEM_COOKIE
96 #define IOP13XX_PCIE_UPPER_MEM_RA        (IOP13XX_PCIE_LOWER_MEM_RA +\
97                                          IOP13XX_PCIE_MEM_WINDOW_SIZE - 1)
98 #define IOP13XX_PCIE_MEM_OFFSET          (IOP13XX_PCIE_MEM_COOKIE -\
99                                          IOP13XX_PCIE_LOWER_MEM_BA)
100
101 /* PBI Ranges */
102 #define IOP13XX_PBI_LOWER_MEM_PA          0xf0000000UL
103 #define IOP13XX_PBI_MEM_WINDOW_SIZE       0x04000000UL
104 #define IOP13XX_PBI_MEM_COOKIE            0xfa000000UL
105 #define IOP13XX_PBI_LOWER_MEM_RA          IOP13XX_PBI_MEM_COOKIE
106 #define IOP13XX_PBI_UPPER_MEM_RA          (IOP13XX_PBI_LOWER_MEM_RA +\
107                                           IOP13XX_PBI_MEM_WINDOW_SIZE - 1)
108
109 /*
110  * IOP13XX chipset registers
111  */
112 #define IOP13XX_PMMR_PHYS_MEM_BASE         0xffd80000UL  /* PMMR phys. address */
113 #define IOP13XX_PMMR_VIRT_MEM_BASE         0xfee80000UL  /* PMMR phys. address */
114 #define IOP13XX_PMMR_MEM_WINDOW_SIZE       0x80000
115 #define IOP13XX_PMMR_UPPER_MEM_VA          (IOP13XX_PMMR_VIRT_MEM_BASE +\
116                                            IOP13XX_PMMR_MEM_WINDOW_SIZE - 1)
117 #define IOP13XX_PMMR_UPPER_MEM_PA          (IOP13XX_PMMR_PHYS_MEM_BASE +\
118                                            IOP13XX_PMMR_MEM_WINDOW_SIZE - 1)
119 #define IOP13XX_PMMR_VIRT_TO_PHYS(addr)   (u32) ((u32) addr +\
120                                            (IOP13XX_PMMR_PHYS_MEM_BASE\
121                                            - IOP13XX_PMMR_VIRT_MEM_BASE))
122 #define IOP13XX_PMMR_PHYS_TO_VIRT(addr)   (u32) ((u32) addr -\
123                                            (IOP13XX_PMMR_PHYS_MEM_BASE\
124                                            - IOP13XX_PMMR_VIRT_MEM_BASE))
125 #define IOP13XX_REG_ADDR32(reg)            (IOP13XX_PMMR_VIRT_MEM_BASE + (reg))
126 #define IOP13XX_REG_ADDR16(reg)            (IOP13XX_PMMR_VIRT_MEM_BASE + (reg))
127 #define IOP13XX_REG_ADDR8(reg)             (IOP13XX_PMMR_VIRT_MEM_BASE + (reg))
128 #define IOP13XX_REG_ADDR32_PHYS(reg)      (IOP13XX_PMMR_PHYS_MEM_BASE + (reg))
129 #define IOP13XX_REG_ADDR16_PHYS(reg)      (IOP13XX_PMMR_PHYS_MEM_BASE + (reg))
130 #define IOP13XX_REG_ADDR8_PHYS(reg)       (IOP13XX_PMMR_PHYS_MEM_BASE + (reg))
131 #define IOP13XX_PMMR_SIZE                  0x00080000
132
133 /*=================== Defines for Platform Devices =====================*/
134 #define IOP13XX_UART0_PHYS  (IOP13XX_PMMR_PHYS_MEM_BASE | 0x00002300)
135 #define IOP13XX_UART1_PHYS  (IOP13XX_PMMR_PHYS_MEM_BASE | 0x00002340)
136 #define IOP13XX_UART0_VIRT  (IOP13XX_PMMR_VIRT_MEM_BASE | 0x00002300)
137 #define IOP13XX_UART1_VIRT  (IOP13XX_PMMR_VIRT_MEM_BASE | 0x00002340)
138
139 #define IOP13XX_I2C0_PHYS   (IOP13XX_PMMR_PHYS_MEM_BASE | 0x00002500)
140 #define IOP13XX_I2C1_PHYS   (IOP13XX_PMMR_PHYS_MEM_BASE | 0x00002520)
141 #define IOP13XX_I2C2_PHYS   (IOP13XX_PMMR_PHYS_MEM_BASE | 0x00002540)
142 #define IOP13XX_I2C0_VIRT   (IOP13XX_PMMR_VIRT_MEM_BASE | 0x00002500)
143 #define IOP13XX_I2C1_VIRT   (IOP13XX_PMMR_VIRT_MEM_BASE | 0x00002520)
144 #define IOP13XX_I2C2_VIRT   (IOP13XX_PMMR_VIRT_MEM_BASE | 0x00002540)
145
146 /* ATU selection flags */
147 /* IOP13XX_INIT_ATU_DEFAULT = Rely on CONFIG_IOP13XX_ATU* */
148 #define IOP13XX_INIT_ATU_DEFAULT     (0)
149 #define IOP13XX_INIT_ATU_ATUX         (1 << 0)
150 #define IOP13XX_INIT_ATU_ATUE         (1 << 1)
151 #define IOP13XX_INIT_ATU_NONE         (1 << 2)
152
153 /* UART selection flags */
154 /* IOP13XX_INIT_UART_DEFAULT = Rely on CONFIG_IOP13XX_UART* */
155 #define IOP13XX_INIT_UART_DEFAULT    (0)
156 #define IOP13XX_INIT_UART_0           (1 << 0)
157 #define IOP13XX_INIT_UART_1           (1 << 1)
158
159 /* I2C selection flags */
160 /* IOP13XX_INIT_I2C_DEFAULT = Rely on CONFIG_IOP13XX_I2C* */
161 #define IOP13XX_INIT_I2C_DEFAULT     (0)
162 #define IOP13XX_INIT_I2C_0            (1 << 0)
163 #define IOP13XX_INIT_I2C_1            (1 << 1)
164 #define IOP13XX_INIT_I2C_2            (1 << 2)
165
166 #define IQ81340_NUM_UART     2
167 #define IQ81340_NUM_I2C      3
168 #define IQ81340_NUM_PHYS_MAP_FLASH 1
169 #define IQ81340_MAX_PLAT_DEVICES (IQ81340_NUM_UART +\
170                                 IQ81340_NUM_I2C +\
171                                 IQ81340_NUM_PHYS_MAP_FLASH)
172
173 /*========================== PMMR offsets for key registers ============*/
174 #define IOP13XX_ATU0_PMMR_OFFSET        0x00048000
175 #define IOP13XX_ATU1_PMMR_OFFSET        0x0004c000
176 #define IOP13XX_ATU2_PMMR_OFFSET        0x0004d000
177 #define IOP13XX_ADMA0_PMMR_OFFSET       0x00000000
178 #define IOP13XX_ADMA1_PMMR_OFFSET       0x00000200
179 #define IOP13XX_ADMA2_PMMR_OFFSET       0x00000400
180 #define IOP13XX_PBI_PMMR_OFFSET         0x00001580
181 #define IOP13XX_ESSR0_PMMR_OFFSET       0x00002188
182 #define IOP13XX_ESSR0                   IOP13XX_REG_ADDR32(0x00002188)
183
184 #define IOP13XX_ESSR0_IFACE_MASK        0x00004000  /* Interface PCI-X / PCI-E */
185 #define IOP13XX_CONTROLLER_ONLY         (1 << 14)
186 #define IOP13XX_INTERFACE_SEL_PCIX      (1 << 15)
187
188 #define IOP13XX_PMON_PMMR_OFFSET        0x0001A000
189 #define IOP13XX_PMON_BASE               (IOP13XX_PMMR_VIRT_MEM_BASE +\
190                                         IOP13XX_PMON_PMMR_OFFSET)
191 #define IOP13XX_PMON_PHYSBASE           (IOP13XX_PMMR_PHYS_MEM_BASE +\
192                                         IOP13XX_PMON_PMMR_OFFSET)
193
194 #define IOP13XX_PMON_CMD0               (IOP13XX_PMON_BASE + 0x0)
195 #define IOP13XX_PMON_EVR0               (IOP13XX_PMON_BASE + 0x4)
196 #define IOP13XX_PMON_STS0               (IOP13XX_PMON_BASE + 0x8)
197 #define IOP13XX_PMON_DATA0              (IOP13XX_PMON_BASE + 0xC)
198
199 #define IOP13XX_PMON_CMD3               (IOP13XX_PMON_BASE + 0x30)
200 #define IOP13XX_PMON_EVR3               (IOP13XX_PMON_BASE + 0x34)
201 #define IOP13XX_PMON_STS3               (IOP13XX_PMON_BASE + 0x38)
202 #define IOP13XX_PMON_DATA3              (IOP13XX_PMON_BASE + 0x3C)
203
204 #define IOP13XX_PMON_CMD7               (IOP13XX_PMON_BASE + 0x70)
205 #define IOP13XX_PMON_EVR7               (IOP13XX_PMON_BASE + 0x74)
206 #define IOP13XX_PMON_STS7               (IOP13XX_PMON_BASE + 0x78)
207 #define IOP13XX_PMON_DATA7              (IOP13XX_PMON_BASE + 0x7C)
208
209 #define IOP13XX_PMONEN                  (IOP13XX_PMMR_VIRT_MEM_BASE + 0x4E040)
210 #define IOP13XX_PMONSTAT                (IOP13XX_PMMR_VIRT_MEM_BASE + 0x4E044)
211
212 /*================================ATU===================================*/
213 #define IOP13XX_ATUX_OFFSET(ofs)        IOP13XX_REG_ADDR32(\
214                                         iop13xx_atux_pmmr_offset + (ofs))
215
216 #define IOP13XX_ATUX_DID                IOP13XX_REG_ADDR16(\
217                                         iop13xx_atux_pmmr_offset + 0x2)
218
219 #define IOP13XX_ATUX_ATUCMD             IOP13XX_REG_ADDR16(\
220                                         iop13xx_atux_pmmr_offset + 0x4)
221 #define IOP13XX_ATUX_ATUSR              IOP13XX_REG_ADDR16(\
222                                         iop13xx_atux_pmmr_offset + 0x6)
223
224 #define IOP13XX_ATUX_IABAR0             IOP13XX_ATUX_OFFSET(0x10)
225 #define IOP13XX_ATUX_IAUBAR0            IOP13XX_ATUX_OFFSET(0x14)
226 #define IOP13XX_ATUX_IABAR1             IOP13XX_ATUX_OFFSET(0x18)
227 #define IOP13XX_ATUX_IAUBAR1            IOP13XX_ATUX_OFFSET(0x1c)
228 #define IOP13XX_ATUX_IABAR2             IOP13XX_ATUX_OFFSET(0x20)
229 #define IOP13XX_ATUX_IAUBAR2            IOP13XX_ATUX_OFFSET(0x24)
230 #define IOP13XX_ATUX_IALR0              IOP13XX_ATUX_OFFSET(0x40)
231 #define IOP13XX_ATUX_IATVR0             IOP13XX_ATUX_OFFSET(0x44)
232 #define IOP13XX_ATUX_IAUTVR0            IOP13XX_ATUX_OFFSET(0x48)
233 #define IOP13XX_ATUX_IALR1              IOP13XX_ATUX_OFFSET(0x4c)
234 #define IOP13XX_ATUX_IATVR1             IOP13XX_ATUX_OFFSET(0x50)
235 #define IOP13XX_ATUX_IAUTVR1            IOP13XX_ATUX_OFFSET(0x54)
236 #define IOP13XX_ATUX_IALR2              IOP13XX_ATUX_OFFSET(0x58)
237 #define IOP13XX_ATUX_IATVR2             IOP13XX_ATUX_OFFSET(0x5c)
238 #define IOP13XX_ATUX_IAUTVR2            IOP13XX_ATUX_OFFSET(0x60)
239 #define IOP13XX_ATUX_ATUCR              IOP13XX_ATUX_OFFSET(0x70)
240 #define IOP13XX_ATUX_PCSR               IOP13XX_ATUX_OFFSET(0x74)
241 #define IOP13XX_ATUX_ATUISR             IOP13XX_ATUX_OFFSET(0x78)
242 #define IOP13XX_ATUX_PCIXSR             IOP13XX_ATUX_OFFSET(0xD4)
243 #define IOP13XX_ATUX_IABAR3             IOP13XX_ATUX_OFFSET(0x200)
244 #define IOP13XX_ATUX_IAUBAR3            IOP13XX_ATUX_OFFSET(0x204)
245 #define IOP13XX_ATUX_IALR3              IOP13XX_ATUX_OFFSET(0x208)
246 #define IOP13XX_ATUX_IATVR3             IOP13XX_ATUX_OFFSET(0x20c)
247 #define IOP13XX_ATUX_IAUTVR3            IOP13XX_ATUX_OFFSET(0x210)
248
249 #define IOP13XX_ATUX_OIOBAR             IOP13XX_ATUX_OFFSET(0x300)
250 #define IOP13XX_ATUX_OIOWTVR            IOP13XX_ATUX_OFFSET(0x304)
251 #define IOP13XX_ATUX_OUMBAR0            IOP13XX_ATUX_OFFSET(0x308)
252 #define IOP13XX_ATUX_OUMWTVR0           IOP13XX_ATUX_OFFSET(0x30c)
253 #define IOP13XX_ATUX_OUMBAR1            IOP13XX_ATUX_OFFSET(0x310)
254 #define IOP13XX_ATUX_OUMWTVR1           IOP13XX_ATUX_OFFSET(0x314)
255 #define IOP13XX_ATUX_OUMBAR2            IOP13XX_ATUX_OFFSET(0x318)
256 #define IOP13XX_ATUX_OUMWTVR2           IOP13XX_ATUX_OFFSET(0x31c)
257 #define IOP13XX_ATUX_OUMBAR3            IOP13XX_ATUX_OFFSET(0x320)
258 #define IOP13XX_ATUX_OUMWTVR3           IOP13XX_ATUX_OFFSET(0x324)
259 #define IOP13XX_ATUX_OUDMABAR           IOP13XX_ATUX_OFFSET(0x328)
260 #define IOP13XX_ATUX_OUMSIBAR           IOP13XX_ATUX_OFFSET(0x32c)
261 #define IOP13XX_ATUX_OCCAR              IOP13XX_ATUX_OFFSET(0x330)
262 #define IOP13XX_ATUX_OCCDR              IOP13XX_ATUX_OFFSET(0x334)
263
264 #define IOP13XX_ATUX_ATUCR_OUT_EN               (1 << 1)
265 #define IOP13XX_ATUX_PCSR_CENTRAL_RES           (1 << 25)
266 #define IOP13XX_ATUX_PCSR_P_RSTOUT              (1 << 21)
267 #define IOP13XX_ATUX_PCSR_OUT_Q_BUSY            (1 << 15)
268 #define IOP13XX_ATUX_PCSR_IN_Q_BUSY             (1 << 14)
269 #define IOP13XX_ATUX_PCSR_FREQ_OFFSET           (16)
270
271 #define IOP13XX_ATUX_STAT_PCI_IFACE_ERR (1 << 18)
272 #define IOP13XX_ATUX_STAT_VPD_ADDR              (1 << 17)
273 #define IOP13XX_ATUX_STAT_INT_PAR_ERR           (1 << 16)
274 #define IOP13XX_ATUX_STAT_CFG_WRITE             (1 << 15)
275 #define IOP13XX_ATUX_STAT_ERR_COR               (1 << 14)
276 #define IOP13XX_ATUX_STAT_TX_SCEM               (1 << 13)
277 #define IOP13XX_ATUX_STAT_REC_SCEM              (1 << 12)
278 #define IOP13XX_ATUX_STAT_POWER_TRAN            (1 << 11)
279 #define IOP13XX_ATUX_STAT_TX_SERR               (1 << 10)
280 #define IOP13XX_ATUX_STAT_DET_PAR_ERR           (1 << 9 )
281 #define IOP13XX_ATUX_STAT_BIST                  (1 << 8 )
282 #define IOP13XX_ATUX_STAT_INT_REC_MABORT        (1 << 7 )
283 #define IOP13XX_ATUX_STAT_REC_SERR              (1 << 4 )
284 #define IOP13XX_ATUX_STAT_EXT_REC_MABORT        (1 << 3 )
285 #define IOP13XX_ATUX_STAT_EXT_REC_TABORT        (1 << 2 )
286 #define IOP13XX_ATUX_STAT_EXT_SIG_TABORT        (1 << 1 )
287 #define IOP13XX_ATUX_STAT_MASTER_DATA_PAR       (1 << 0 )
288
289 #define IOP13XX_ATUX_PCIXSR_BUS_NUM     (8)
290 #define IOP13XX_ATUX_PCIXSR_DEV_NUM     (3)
291 #define IOP13XX_ATUX_PCIXSR_FUNC_NUM    (0)
292
293 #define IOP13XX_ATUX_IALR_DISABLE       0x00000001
294 #define IOP13XX_ATUX_OUMBAR_ENABLE      0x80000000
295
296 #define IOP13XX_ATUE_OFFSET(ofs)        IOP13XX_REG_ADDR32(\
297                                         iop13xx_atue_pmmr_offset + (ofs))
298
299 #define IOP13XX_ATUE_DID                IOP13XX_REG_ADDR16(\
300                                         iop13xx_atue_pmmr_offset + 0x2)
301 #define IOP13XX_ATUE_ATUCMD             IOP13XX_REG_ADDR16(\
302                                         iop13xx_atue_pmmr_offset + 0x4)
303 #define IOP13XX_ATUE_ATUSR              IOP13XX_REG_ADDR16(\
304                                         iop13xx_atue_pmmr_offset + 0x6)
305
306 #define IOP13XX_ATUE_IABAR0             IOP13XX_ATUE_OFFSET(0x10)
307 #define IOP13XX_ATUE_IAUBAR0            IOP13XX_ATUE_OFFSET(0x14)
308 #define IOP13XX_ATUE_IABAR1             IOP13XX_ATUE_OFFSET(0x18)
309 #define IOP13XX_ATUE_IAUBAR1            IOP13XX_ATUE_OFFSET(0x1c)
310 #define IOP13XX_ATUE_IABAR2             IOP13XX_ATUE_OFFSET(0x20)
311 #define IOP13XX_ATUE_IAUBAR2            IOP13XX_ATUE_OFFSET(0x24)
312 #define IOP13XX_ATUE_IALR0              IOP13XX_ATUE_OFFSET(0x40)
313 #define IOP13XX_ATUE_IATVR0             IOP13XX_ATUE_OFFSET(0x44)
314 #define IOP13XX_ATUE_IAUTVR0            IOP13XX_ATUE_OFFSET(0x48)
315 #define IOP13XX_ATUE_IALR1              IOP13XX_ATUE_OFFSET(0x4c)
316 #define IOP13XX_ATUE_IATVR1             IOP13XX_ATUE_OFFSET(0x50)
317 #define IOP13XX_ATUE_IAUTVR1            IOP13XX_ATUE_OFFSET(0x54)
318 #define IOP13XX_ATUE_IALR2              IOP13XX_ATUE_OFFSET(0x58)
319 #define IOP13XX_ATUE_IATVR2             IOP13XX_ATUE_OFFSET(0x5c)
320 #define IOP13XX_ATUE_IAUTVR2            IOP13XX_ATUE_OFFSET(0x60)
321 #define IOP13XX_ATUE_PE_LSTS            IOP13XX_REG_ADDR16(\
322                                         iop13xx_atue_pmmr_offset + 0xe2)
323 #define IOP13XX_ATUE_OIOWTVR            IOP13XX_ATUE_OFFSET(0x304)
324 #define IOP13XX_ATUE_OUMBAR0            IOP13XX_ATUE_OFFSET(0x308)
325 #define IOP13XX_ATUE_OUMWTVR0           IOP13XX_ATUE_OFFSET(0x30c)
326 #define IOP13XX_ATUE_OUMBAR1            IOP13XX_ATUE_OFFSET(0x310)
327 #define IOP13XX_ATUE_OUMWTVR1           IOP13XX_ATUE_OFFSET(0x314)
328 #define IOP13XX_ATUE_OUMBAR2            IOP13XX_ATUE_OFFSET(0x318)
329 #define IOP13XX_ATUE_OUMWTVR2           IOP13XX_ATUE_OFFSET(0x31c)
330 #define IOP13XX_ATUE_OUMBAR3            IOP13XX_ATUE_OFFSET(0x320)
331 #define IOP13XX_ATUE_OUMWTVR3           IOP13XX_ATUE_OFFSET(0x324)
332
333 #define IOP13XX_ATUE_ATUCR              IOP13XX_ATUE_OFFSET(0x70)
334 #define IOP13XX_ATUE_PCSR               IOP13XX_ATUE_OFFSET(0x74)
335 #define IOP13XX_ATUE_ATUISR             IOP13XX_ATUE_OFFSET(0x78)
336 #define IOP13XX_ATUE_OIOBAR             IOP13XX_ATUE_OFFSET(0x300)
337 #define IOP13XX_ATUE_OCCAR              IOP13XX_ATUE_OFFSET(0x32c)
338 #define IOP13XX_ATUE_OCCDR              IOP13XX_ATUE_OFFSET(0x330)
339
340 #define IOP13XX_ATUE_PIE_STS            IOP13XX_ATUE_OFFSET(0x384)
341 #define IOP13XX_ATUE_PIE_MSK            IOP13XX_ATUE_OFFSET(0x388)
342
343 #define IOP13XX_ATUE_ATUCR_IVM          (1 << 6)
344 #define IOP13XX_ATUE_ATUCR_OUT_EN       (1 << 1)
345 #define IOP13XX_ATUE_OCCAR_BUS_NUM      (24)
346 #define IOP13XX_ATUE_OCCAR_DEV_NUM      (19)
347 #define IOP13XX_ATUE_OCCAR_FUNC_NUM     (16)
348 #define IOP13XX_ATUE_OCCAR_EXT_REG      (8)
349 #define IOP13XX_ATUE_OCCAR_REG          (2)
350
351 #define IOP13XX_ATUE_PCSR_BUS_NUM       (24)
352 #define IOP13XX_ATUE_PCSR_DEV_NUM       (19)
353 #define IOP13XX_ATUE_PCSR_FUNC_NUM      (16)
354 #define IOP13XX_ATUE_PCSR_OUT_Q_BUSY    (1 << 15)
355 #define IOP13XX_ATUE_PCSR_IN_Q_BUSY     (1 << 14)
356 #define IOP13XX_ATUE_PCSR_END_POINT     (1 << 13)
357 #define IOP13XX_ATUE_PCSR_LLRB_BUSY     (1 << 12)
358
359 #define IOP13XX_ATUE_PCSR_BUS_NUM_MASK          (0xff)
360 #define IOP13XX_ATUE_PCSR_DEV_NUM_MASK          (0x1f)
361 #define IOP13XX_ATUE_PCSR_FUNC_NUM_MASK (0x7)
362
363 #define IOP13XX_ATUE_PCSR_CORE_RESET            (8)
364 #define IOP13XX_ATUE_PCSR_FUNC_NUM              (16)
365
366 #define IOP13XX_ATUE_LSTS_TRAINING              (1 << 11)
367 #define IOP13XX_ATUE_STAT_SLOT_PWR_MSG          (1 << 28)
368 #define IOP13XX_ATUE_STAT_PME                   (1 << 27)
369 #define IOP13XX_ATUE_STAT_HOT_PLUG_MSG          (1 << 26)
370 #define IOP13XX_ATUE_STAT_IVM                   (1 << 25)
371 #define IOP13XX_ATUE_STAT_BIST                  (1 << 24)
372 #define IOP13XX_ATUE_STAT_CFG_WRITE             (1 << 18)
373 #define IOP13XX_ATUE_STAT_VPD_ADDR              (1 << 17)
374 #define IOP13XX_ATUE_STAT_POWER_TRAN            (1 << 16)
375 #define IOP13XX_ATUE_STAT_HALT_ON_ERROR (1 << 13)
376 #define IOP13XX_ATUE_STAT_ROOT_SYS_ERR          (1 << 12)
377 #define IOP13XX_ATUE_STAT_ROOT_ERR_MSG          (1 << 11)
378 #define IOP13XX_ATUE_STAT_PCI_IFACE_ERR (1 << 10)
379 #define IOP13XX_ATUE_STAT_ERR_COR               (1 << 9 )
380 #define IOP13XX_ATUE_STAT_ERR_UNCOR             (1 << 8 )
381 #define IOP13XX_ATUE_STAT_CRS                   (1 << 7 )
382 #define IOP13XX_ATUE_STAT_LNK_DWN               (1 << 6 )
383 #define IOP13XX_ATUE_STAT_INT_REC_MABORT        (1 << 5 )
384 #define IOP13XX_ATUE_STAT_DET_PAR_ERR           (1 << 4 )
385 #define IOP13XX_ATUE_STAT_EXT_REC_MABORT        (1 << 3 )
386 #define IOP13XX_ATUE_STAT_SIG_TABORT            (1 << 2 )
387 #define IOP13XX_ATUE_STAT_EXT_REC_TABORT        (1 << 1 )
388 #define IOP13XX_ATUE_STAT_MASTER_DATA_PAR       (1 << 0 )
389
390 #define IOP13XX_ATUE_ESTAT_REC_UNSUPPORTED_COMP_REQ     (1 << 31)
391 #define IOP13XX_ATUE_ESTAT_REC_COMPLETER_ABORT          (1 << 30)
392 #define IOP13XX_ATUE_ESTAT_TX_POISONED_TLP              (1 << 29)
393 #define IOP13XX_ATUE_ESTAT_TX_PAR_ERR                   (1 << 28)
394 #define IOP13XX_ATUE_ESTAT_REC_UNSUPPORTED_REQ          (1 << 20)
395 #define IOP13XX_ATUE_ESTAT_REC_ECRC_ERR         (1 << 19)
396 #define IOP13XX_ATUE_ESTAT_REC_MALFORMED_TLP            (1 << 18)
397 #define IOP13XX_ATUE_ESTAT_TX_RECEIVER_OVERFLOW (1 << 17)
398 #define IOP13XX_ATUE_ESTAT_REC_UNEXPECTED_COMP          (1 << 16)
399 #define IOP13XX_ATUE_ESTAT_INT_COMP_ABORT               (1 << 15)
400 #define IOP13XX_ATUE_ESTAT_COMP_TIMEOUT         (1 << 14)
401 #define IOP13XX_ATUE_ESTAT_FLOW_CONTROL_ERR             (1 << 13)
402 #define IOP13XX_ATUE_ESTAT_REC_POISONED_TLP             (1 << 12)
403 #define IOP13XX_ATUE_ESTAT_DATA_LNK_ERR         (1 << 4 )
404 #define IOP13XX_ATUE_ESTAT_TRAINING_ERR         (1 << 0 )
405
406 #define IOP13XX_ATUE_IALR_DISABLE               (0x00000001)
407 #define IOP13XX_ATUE_OUMBAR_ENABLE              (0x80000000)
408 #define IOP13XX_ATU_OUMBAR_FUNC_NUM             (28)
409 #define IOP13XX_ATU_OUMBAR_FUNC_NUM_MASK        (0x7)
410 /*=======================================================================*/
411
412 /*==============================ADMA UNITS===============================*/
413 #define IOP13XX_ADMA_PHYS_BASE(chan)    IOP13XX_REG_ADDR32_PHYS((chan << 9))
414 #define IOP13XX_ADMA_UPPER_PA(chan)     (IOP13XX_ADMA_PHYS_BASE(chan) + 0xc0)
415 #define IOP13XX_ADMA_OFFSET(chan, ofs)  IOP13XX_REG_ADDR32((chan << 9) + (ofs))
416
417 #define IOP13XX_ADMA_ACCR(chan)      IOP13XX_ADMA_OFFSET(chan, 0x0)
418 #define IOP13XX_ADMA_ACSR(chan)      IOP13XX_ADMA_OFFSET(chan, 0x4)
419 #define IOP13XX_ADMA_ADAR(chan)      IOP13XX_ADMA_OFFSET(chan, 0x8)
420 #define IOP13XX_ADMA_IIPCR(chan)     IOP13XX_ADMA_OFFSET(chan, 0x18)
421 #define IOP13XX_ADMA_IIPAR(chan)     IOP13XX_ADMA_OFFSET(chan, 0x1c)
422 #define IOP13XX_ADMA_IIPUAR(chan)    IOP13XX_ADMA_OFFSET(chan, 0x20)
423 #define IOP13XX_ADMA_ANDAR(chan)     IOP13XX_ADMA_OFFSET(chan, 0x24)
424 #define IOP13XX_ADMA_ADCR(chan)      IOP13XX_ADMA_OFFSET(chan, 0x28)
425 #define IOP13XX_ADMA_CARMD(chan)     IOP13XX_ADMA_OFFSET(chan, 0x2c)
426 #define IOP13XX_ADMA_ABCR(chan)      IOP13XX_ADMA_OFFSET(chan, 0x30)
427 #define IOP13XX_ADMA_DLADR(chan)     IOP13XX_ADMA_OFFSET(chan, 0x34)
428 #define IOP13XX_ADMA_DUADR(chan)     IOP13XX_ADMA_OFFSET(chan, 0x38)
429 #define IOP13XX_ADMA_SLAR(src, chan) IOP13XX_ADMA_OFFSET(chan, 0x3c + (src <<3))
430 #define IOP13XX_ADMA_SUAR(src, chan) IOP13XX_ADMA_OFFSET(chan, 0x40 + (src <<3))
431
432 /*==============================XSI BRIDGE===============================*/
433 #define IOP13XX_XBG_BECSR               IOP13XX_REG_ADDR32(0x178c)
434 #define IOP13XX_XBG_BERAR               IOP13XX_REG_ADDR32(0x1790)
435 #define IOP13XX_XBG_BERUAR              IOP13XX_REG_ADDR32(0x1794)
436 #define is_atue_occdr_error(x)  ((__raw_readl(IOP13XX_XBG_BERAR) == \
437                                         IOP13XX_PMMR_VIRT_TO_PHYS(\
438                                         IOP13XX_ATUE_OCCDR))\
439                                         && (__raw_readl(IOP13XX_XBG_BECSR) & 1))
440 #define is_atux_occdr_error(x)  ((__raw_readl(IOP13XX_XBG_BERAR) == \
441                                         IOP13XX_PMMR_VIRT_TO_PHYS(\
442                                         IOP13XX_ATUX_OCCDR))\
443                                         && (__raw_readl(IOP13XX_XBG_BECSR) & 1))
444 /*=======================================================================*/
445
446 #define IOP13XX_PBI_OFFSET(ofs) IOP13XX_REG_ADDR32(IOP13XX_PBI_PMMR_OFFSET +\
447                                                         (ofs))
448
449 #define IOP13XX_PBI_CR                  IOP13XX_PBI_OFFSET(0x0)
450 #define IOP13XX_PBI_SR                  IOP13XX_PBI_OFFSET(0x4)
451 #define IOP13XX_PBI_BAR0                IOP13XX_PBI_OFFSET(0x8)
452 #define IOP13XX_PBI_LR0                 IOP13XX_PBI_OFFSET(0xc)
453 #define IOP13XX_PBI_BAR1                IOP13XX_PBI_OFFSET(0x10)
454 #define IOP13XX_PBI_LR1                 IOP13XX_PBI_OFFSET(0x14)
455
456 #define IOP13XX_TMR_TC                  0x01
457 #define IOP13XX_TMR_EN                  0x02
458 #define IOP13XX_TMR_RELOAD              0x04
459 #define IOP13XX_TMR_PRIVILEGED          0x08
460
461 #define IOP13XX_TMR_RATIO_1_1           0x00
462 #define IOP13XX_TMR_RATIO_4_1           0x10
463 #define IOP13XX_TMR_RATIO_8_1           0x20
464 #define IOP13XX_TMR_RATIO_16_1          0x30
465
466 #endif /* _IOP13XX_HW_H_ */