http://downloads.netgear.com/files/GPL/GPL_Source_V361j_DM111PSP_series_consumer_rele...
[bcm963xx.git] / kernel / linux / arch / arm / mach-pxa / pxa25x.c
1 /*
2  *  linux/arch/arm/mach-pxa/pxa25x.c
3  *
4  *  Author:     Nicolas Pitre
5  *  Created:    Jun 15, 2001
6  *  Copyright:  MontaVista Software Inc.
7  *
8  * Code specific to PXA21x/25x/26x variants.
9  *
10  * This program is free software; you can redistribute it and/or modify
11  * it under the terms of the GNU General Public License version 2 as
12  * published by the Free Software Foundation.
13  *
14  * Since this file should be linked before any other machine specific file,
15  * the __initcall() here will be executed first.  This serves as default
16  * initialization stuff for PXA machines which can be overridden later if
17  * need be.
18  */
19 #include <linux/module.h>
20 #include <linux/kernel.h>
21 #include <linux/init.h>
22 #include <linux/pm.h>
23
24 #include <asm/hardware.h>
25
26 #include "generic.h"
27
28 /*
29  * Various clock factors driven by the CCCR register.
30  */
31
32 /* Crystal Frequency to Memory Frequency Multiplier (L) */
33 static unsigned char L_clk_mult[32] = { 0, 27, 32, 36, 40, 45, 0, };
34
35 /* Memory Frequency to Run Mode Frequency Multiplier (M) */
36 static unsigned char M_clk_mult[4] = { 0, 1, 2, 4 };
37
38 /* Run Mode Frequency to Turbo Mode Frequency Multiplier (N) */
39 /* Note: we store the value N * 2 here. */
40 static unsigned char N2_clk_mult[8] = { 0, 0, 2, 3, 4, 0, 6, 0 };
41
42 /* Crystal clock */
43 #define BASE_CLK        3686400
44
45 /*
46  * Get the clock frequency as reflected by CCCR and the turbo flag.
47  * We assume these values have been applied via a fcs.
48  * If info is not 0 we also display the current settings.
49  */
50 unsigned int get_clk_frequency_khz(int info)
51 {
52         unsigned long cccr, turbo;
53         unsigned int l, L, m, M, n2, N;
54
55         cccr = CCCR;
56         asm( "mrc\tp14, 0, %0, c6, c0, 0" : "=r" (turbo) );
57
58         l  =  L_clk_mult[(cccr >> 0) & 0x1f];
59         m  =  M_clk_mult[(cccr >> 5) & 0x03];
60         n2 = N2_clk_mult[(cccr >> 7) & 0x07];
61
62         L = l * BASE_CLK;
63         M = m * L;
64         N = n2 * M / 2;
65
66         if(info)
67         {
68                 L += 5000;
69                 printk( KERN_INFO "Memory clock: %d.%02dMHz (*%d)\n",
70                         L / 1000000, (L % 1000000) / 10000, l );
71                 M += 5000;
72                 printk( KERN_INFO "Run Mode clock: %d.%02dMHz (*%d)\n",
73                         M / 1000000, (M % 1000000) / 10000, m );
74                 N += 5000;
75                 printk( KERN_INFO "Turbo Mode clock: %d.%02dMHz (*%d.%d, %sactive)\n",
76                         N / 1000000, (N % 1000000) / 10000, n2 / 2, (n2 % 2) * 5,
77                         (turbo & 1) ? "" : "in" );
78         }
79
80         return (turbo & 1) ? (N/1000) : (M/1000);
81 }
82
83 EXPORT_SYMBOL(get_clk_frequency_khz);
84
85 /*
86  * Return the current memory clock frequency in units of 10kHz
87  */
88 unsigned int get_memclk_frequency_10khz(void)
89 {
90         return L_clk_mult[(CCCR >> 0) & 0x1f] * BASE_CLK / 10000;
91 }
92
93 EXPORT_SYMBOL(get_memclk_frequency_10khz);
94
95 /*
96  * Return the current LCD clock frequency in units of 10kHz
97  */
98 unsigned int get_lcdclk_frequency_10khz(void)
99 {
100         return get_memclk_frequency_10khz();
101 }
102
103 EXPORT_SYMBOL(get_lcdclk_frequency_10khz);