mirror from https://www.codeaurora.org/git/projects/hisense-ts7008/repository/
[huawei.git] / AMSS / nv / nv_info_tab.c
1 /*===========================================================================
2
3                              NV_INFO_TAB.C  
4
5 DESCRIPTION
6   This file is generated by NVC and contains NV Items table.
7
8   $Header: //source/qcom/qct/core/pkg/2H09/halcyon_modem/rel/LA2.0/AMSS/products/7x30/core/services/nv/src/nv_info_tab.c#1 $
9   Copyright (c) 2006 by QUALCOMM Incorporated. All Rights Reserved.
10 ===========================================================================*/
11
12 /* NVC Version: 2.0.0 */
13
14 /* Include Files */
15 #include "comdef.h"
16 #include "nvi.h"
17 #include "nvim.h"
18 #include "nvim_items.h"
19
20 const nvim_item_info_type nvim_item_info_table[] = {
21         { sizeof(dword), 0, 1},
22       { sizeof(dword), 0, 1},
23       { sizeof(byte), 0, 1},
24       { sizeof(byte), 0, 1},
25       { sizeof(nvi_byte_type), 0, 1},
26       { sizeof(nvi_int8_type), 0, 1},
27       { sizeof(nvi_byte_type), 0, 1},
28       { sizeof(nvi_word_type), 0, 1},
29       { sizeof(nvi_byte_type), 0, 1},
30       { sizeof(nvi_config_chksum_type), 0, 1},
31       { sizeof(nvi_pref_mode_type), 2, 1},
32       { sizeof(nvi_pref_serv_type), 2, 1},
33       { sizeof(nvi_pref_serv_type), 2, 1},
34       { sizeof(nvi_sid_lock_type), 2, 1},
35       { sizeof(nvi_sid_acq_type), 2, 1},
36       { sizeof(nvi_sid_lock_type), 2, 1},
37       { sizeof(nvi_sid_acq_type), 2, 1},
38       { sizeof(nvi_firstchp_type), 2, 1},
39       { sizeof(nvi_sid_type), 2, 1},
40       { sizeof(nvi_analog_reg_type), 2, 1},
41       { sizeof(nvi_cdmach_type), 2, 1},
42       { sizeof(nvi_cdmach_type), 2, 1},
43       { 0, 0, 0},
44       { 0, 0, 0},
45       { sizeof(nvi_word_type), 2, 1},
46       { sizeof(nvi_a_key_type), 2, 1},
47       { sizeof(nvi_a_key_chksum_type), 2, 1},
48       { sizeof(nvi_ssd_type), 2, 1},
49       { 0, 0, 0},
50       { sizeof(nvi_ssd_type), 2, 1},
51       { 0, 0, 0},
52       { sizeof(nvi_count_type), 2, 1},
53       { sizeof(nvi_min1_type), 2, 1},
54       { sizeof(nvi_min2_type), 2, 1},
55       { sizeof(nvi_mob_term_type), 2, 1},
56       { sizeof(nvi_mob_term_type), 2, 1},
57       { sizeof(nvi_mob_term_type), 2, 1},
58       { sizeof(nvi_accolc_type), 2, 1},
59       { sizeof(nvi_sid_nid_type), 2, 1},
60       { sizeof(nvi_min_chksum_type), 2, 1},
61       { sizeof(nvi_byte_type), 0, 1},
62       { 0, 0, 0},
63       { sizeof(nvi_boolean_type), 0, 1},
64       { sizeof(nvi_name_type), 2, 1},
65       { sizeof(nvi_dword_type), 0, 1},
66       { sizeof(nvi_word_type), 0, 1},
67       { sizeof(nvi_word_type), 0, 1},
68       { sizeof(nvi_boolean_type), 0, 1},
69       { sizeof(nvi_zone_list_type), 0, 1},
70       { sizeof(nvi_sid_nid_list_type), 0, 1},
71       { sizeof(nvi_dist_reg_type), 0, 1},
72       { sizeof(nvi_cdmach_type), 2, 1},
73       { sizeof(nvi_call_time_type), 2, 1},
74       { sizeof(nvi_call_time_type), 2, 1},
75       { sizeof(nvi_call_time_type), 2, 1},
76       { sizeof(nvi_call_time_type), 2, 1},
77       { sizeof(nvi_run_time_type), 0, 1},
78       { sizeof(nvi_dial_type), 110, 1},
79       { sizeof(nvi_stdial_type), 20, 1},
80       { sizeof(nvi_stack_idx_type), 0, 1},
81       { 0, 0, 0},
82       { 0, 0, 0},
83       { sizeof(nvi_byte_type), 0, 1},
84       { sizeof(nvi_byte_type), 0, 1},
85       { sizeof(nvi_byte_type), 0, 1},
86       { sizeof(nvi_byte_type), 0, 1},
87       { sizeof(nvi_boolean_type), 0, 1},
88       { sizeof(nvi_boolean_type), 0, 1},
89       { sizeof(nvi_boolean_type), 0, 1},
90       { sizeof(nvi_boolean_type), 0, 1},
91       { sizeof(nvi_boolean_type), 0, 1},
92       { sizeof(nvi_name_type), 0, 1},
93       { sizeof(nvi_byte_type), 0, 1},
94       { sizeof(nvi_byte_type), 0, 1},
95       { sizeof(nvi_auto_answer_type), 0, 1},
96       { sizeof(nvi_auto_redial_type), 0, 1},
97       { sizeof(nvi_boolean_type), 0, 1},
98       { sizeof(nvi_byte_type), 0, 1},
99       { sizeof(nvi_boolean_type), 0, 1},
100       { sizeof(nvi_maintrsn_type), 0, 1},
101       { sizeof(nvi_lckrsn_type), 0, 1},
102       { sizeof(nvi_byte_type), 0, 1},
103       { sizeof(nvi_lock_code_type), 0, 1},
104       { sizeof(nvi_boolean_type), 0, 1},
105       { sizeof(nvi_word_type), 0, 1},
106       { sizeof(nvi_sec_code_type), 0, 1},
107       { sizeof(nvi_boolean_type), 0, 1},
108       { sizeof(nvi_err_log_type), 20, 1},
109       { 0, 0, 0},
110       { 0, 0, 0},
111       { sizeof(nvi_minmax_type), 0, 1},
112       { sizeof(nvi_fm_tx_pwr_type), 0, 1},
113       { sizeof(nvi_fr_temp_offset_type), 0, 1},
114       { sizeof(nvi_byte_type), 0, 1},
115       { 0, 0, 0},
116       { sizeof(nvi_minmax_type), 0, 1},
117       { 0, 0, 0},
118       { 0, 0, 0},
119       { 0, 0, 0},
120       { 0, 0, 0},
121       { 0, 0, 0},
122       { 0, 0, 0},
123       { 0, 0, 0},
124       { 0, 0, 0},
125       { 0, 0, 0},
126       { 0, 0, 0},
127       { 0, 0, 0},
128       { sizeof(nvi_word_type), 0, 1},
129       { sizeof(nvi_word_type), 0, 1},
130       { sizeof(nvi_boolean_type), 0, 1},
131       { sizeof(nvi_byte_type), 0, 1},
132       { sizeof(nvi_word_type), 0, 1},
133       { sizeof(nvi_byte_type), 0, 1},
134       { sizeof(nvi_byte_type), 0, 1},
135       { sizeof(nvi_fact_info_type), 0, 1},
136       { 0, 0, 0},
137       { 0, 0, 0},
138       { 0, 0, 0},
139       { sizeof(nvi_byte_type), 0, 1},
140       { sizeof(nvi_byte_type), 0, 1},
141       { sizeof(nvi_byte_type), 0, 1},
142       { sizeof(nvi_pwr_table_type), 0, 1},
143       { sizeof(nvi_freq_table_type), 0, 1},
144       { sizeof(nvi_temp_table_type), 0, 1},
145       { sizeof(nvi_pwr_table_type), 0, 1},
146       { sizeof(nvi_pwr_table_type), 0, 1},
147       { sizeof(nvi_byte_type), 0, 1},
148       { sizeof(nvi_byte_type), 0, 1},
149       { sizeof(nvi_cdma_rx_lin_slp_type), 0, 1},
150       { sizeof(nvi_freq_int1_table_type), 0, 1},
151       { sizeof(nvi_freq_int1_table_type), 0, 1},
152       { 0, 0, 0},
153       { sizeof(nvi_word_type), 0, 1},
154       { sizeof(nvi_cdma_tx_lin_master_slp_type), 0, 1},
155       { sizeof(nvi_temp_table_type), 0, 1},
156       { sizeof(nvi_volt_table_type), 0, 1},
157       { sizeof(nvi_temp_table_type), 0, 1},
158       { sizeof(nvi_volt_table_type), 0, 1},
159       { sizeof(nvi_freq_table_type), 0, 1},
160       { sizeof(nvi_cdma_exp_hdet_vs_agc_type), 0, 1},
161       { sizeof(nvi_cdma_err_slp_vs_hdet_type), 0, 1},
162       { sizeof(nvi_minmax_type), 0, 1},
163       { sizeof(nvi_minmax_type), 0, 1},
164       { sizeof(nvi_byte_type), 0, 1},
165       { sizeof(nvi_byte_type), 0, 1},
166       { sizeof(nvi_boolean_type), 0, 1},
167       { sizeof(nvi_fm_agc_adj_vs_freq_type), 0, 1},
168       { 0, 0, 0},
169       { sizeof(nvi_byte_type), 0, 1},
170       { sizeof(nvi_byte_type), 0, 1},
171       { sizeof(nvi_byte_type), 0, 1},
172       { sizeof(nvi_byte_type), 0, 1},
173       { sizeof(nvi_byte_type), 0, 1},
174       { sizeof(nvi_byte_type), 0, 1},
175       { sizeof(nvi_byte_type), 0, 1},
176       { sizeof(nvi_byte_type), 0, 1},
177       { sizeof(nvi_byte_type), 0, 1},
178       { sizeof(nvi_int1_type), 0, 1},
179       { sizeof(nvi_int1_type), 0, 1},
180       { sizeof(nvi_word_type), 0, 1},
181       { 0, 0, 0},
182       { sizeof(nvi_byte_type), 0, 1},
183       { sizeof(nvi_byte_type), 0, 1},
184       { sizeof(nvi_byte_type), 0, 1},
185       { sizeof(nvi_byte_type), 0, 1},
186       { sizeof(nvi_byte_type), 0, 1},
187       { sizeof(nvi_boolean_type), 0, 1},
188       { 0, 0, 0},
189       { sizeof(nvi_call_cnt_type), 2, 1},
190       { sizeof(nvi_call_cnt_type), 2, 1},
191       { sizeof(nvi_dword_type), 0, 1},
192       { sizeof(nvi_boolean_type), 0, 1},
193       { 0, 0, 0},
194       { 0, 0, 0},
195       { 0, 0, 0},
196       { 0, 0, 0},
197       { sizeof(nvi_imsi_mcc_type), 2, 1},
198       { sizeof(nvi_imsi_11_12_type), 2, 1},
199       { sizeof(nvi_dir_number_type), 2, 1},
200       { sizeof(nvi_byte_type), 0, 1},
201       { 0, 0, 0},
202       { 0, 0, 0},
203       { 0, 0, 0},
204       { 0, 0, 0},
205       { sizeof(nvi_fsc_type), 0, 1},
206       { 0, 0, 0},
207       { 0, 0, 0},
208       { 0, 0, 0},
209       { 0, 0, 0},
210       { 0, 0, 0},
211       { sizeof(nvi_minmax_type), 0, 1},
212       { sizeof(nvi_run_time_type), 0, 1},
213       { sizeof(nvi_run_time_type), 0, 1},
214       { sizeof(nvi_dword_type), 0, 1},
215       { sizeof(nvi_minmax_type), 0, 1},
216       { sizeof(nvi_fsc2_type), 0, 1},
217       { sizeof(nvi_fsc2_chksum_type), 0, 1},
218       { sizeof(nvi_wdc_type), 0, 1},
219       { sizeof(nvi_dword_type), 0, 1},
220       { sizeof(nvi_temp_int1_table_type), 0, 1},
221       { sizeof(nvi_byte_type), 0, 1},
222       { 0, 0, 0},
223       { sizeof(nvi_temp_int1_table_type), 0, 1},
224       { sizeof(nvi_temp_int1_table_type), 0, 1},
225       { sizeof(nvi_temp_int1_table_type), 0, 1},
226       { 0, 0, 0},
227       { sizeof(nvi_temp_table_type), 0, 1},
228       { sizeof(nvi_byte_type), 0, 1},
229       { 0, 0, 0},
230       { sizeof(nvi_imsi_addr_num_type), 2, 1},
231       { sizeof(nvi_tmsi_zone_length_type), 2, 1},
232       { sizeof(nvi_tmsi_zone_type), 2, 1},
233       { sizeof(nvi_tmsi_code_type), 2, 1},
234       { sizeof(nvi_tmsi_exp_time_type), 2, 1},
235       { 0, 0, 0},
236       { sizeof(nvi_mob_dir_data_type), 2, 1},
237       { 0, 0, 0},
238       { 0, 0, 0},
239       { sizeof(nvi_dial_type), 1, 1},
240       { sizeof(nvi_sec_code_type), 0, 1},
241       { sizeof(nvi_boolean_type), 0, 1},
242       { sizeof(nvi_byte_type), 0, 1},
243       { sizeof(nvi_boolean_type), 0, 1},
244       { sizeof(nvi_byte_type), 0, 1},
245       { 0, 0, 0},
246       { sizeof(nvi_enum_type), 0, 1},
247       { sizeof(nvi_enum_type), 0, 1},
248       { sizeof(nvi_enum_type), 0, 1},
249       { sizeof(nvi_enum_type), 0, 1},
250       { sizeof(nvi_byte_type), 0, 1},
251       { sizeof(nvi_byte_type), 0, 1},
252       { sizeof(nvi_mru2_table_type), 2, 1},
253       { sizeof(nvi_byte_type), 0, 1},
254       { sizeof(nvi_boolean_type), 0, 1},
255       { 0, 0, 0},
256       { 0, 0, 0},
257       { 0, 0, 0},
258       { sizeof(nvi_byte_type), 0, 1},
259       { 0, 0, 0},
260       { 0, 0, 0},
261       { sizeof(nvi_boolean_type), 0, 1},
262       { sizeof(nvi_byte_type), 0, 1},
263       { sizeof(nvi_up_link_info_type), 2, 1},
264       { sizeof(nvi_up_parms_type), 0, 1},
265       { 0, 0, 0},
266       { sizeof(nvi_word_type), 0, 1},
267       { sizeof(nvi_byte_type), 0, 1},
268       { sizeof(nvi_minmax_type), 0, 1},
269       { sizeof(nvi_minmax_type), 0, 1},
270       { sizeof(nvi_dtaco_control_type), 0, 1},
271       { sizeof(nvi_byte_type), 0, 1},
272       { sizeof(nvi_byte_type), 0, 1},
273       { 0, 0, 0},
274       { 0, 0, 0},
275       { 0, 0, 0},
276       { sizeof(nvi_sid_nid_lock_type), 2, 1},
277       { sizeof(nvi_enabled_type), 2, 1},
278       { 0, 0, 0},
279       { sizeof(nvi_sys_pref_type), 2, 1},
280       { sizeof(nvi_home_sid_nid_type), 2, 1},
281       { sizeof(nvi_enabled_type), 2, 1},
282       { sizeof(nvi_enabled_type), 2, 1},
283       { sizeof(nvi_min1_type), 2, 1},
284       { sizeof(nvi_min2_type), 2, 1},
285       { sizeof(nvi_imsi_mcc_type), 2, 1},
286       { sizeof(nvi_imsi_11_12_type), 2, 1},
287       { sizeof(nvi_imsi_addr_num_type), 2, 1},
288       { sizeof(nvi_up_alert_record_type), 9, 1},
289       { sizeof(nvi_word_type), 0, 1},
290       { sizeof(nvi_boolean_type), 0, 1},
291       { sizeof(nvi_byte_type), 0, 1},
292       { 0, 0, 0},
293       { 0, 0, 0},
294       { 0, 0, 0},
295       { 0, 0, 0},
296       { sizeof(nvi_boolean_type), 0, 1},
297       { 0, 0, 0},
298       { 0, 0, 0},
299       { 0, 0, 0},
300       { 0, 0, 0},
301       { 0, 0, 0},
302       { 0, 0, 0},
303       { 0, 0, 0},
304       { 0, 0, 0},
305       { sizeof(nvi_boolean_type), 0, 1},
306       { sizeof(nvi_pref_voice_so_type), 2, 1},
307       { sizeof(nvi_boolean_type), 0, 1},
308       { sizeof(nvi_boolean_type), 0, 1},
309       { 0, 0, 0},
310       { 0, 0, 0},
311       { sizeof(nvi_boolean_type), 0, 1},
312       { sizeof(nvi_boolean_type), 0, 1},
313       { sizeof(nvi_boolean_type), 0, 1},
314       { sizeof(nvi_byte_type), 0, 1},
315       { 0, 0, 0},
316       { 0, 0, 0},
317       { sizeof(nvi_boolean_type), 0, 1},
318       { sizeof(nvi_byte_type), 0, 1},
319       { sizeof(nvi_data_pkt_orig_str_type), 0, 1},
320       { sizeof(nvi_up_key_type), 2, 1},
321       { sizeof(nvi_byte_type), 0, 1},
322       { sizeof(nvi_boolean_type), 0, 1},
323       { 0, 0, 0},
324       { sizeof(nvi_roam_msg_type), 6, 1},
325       { sizeof(nvi_byte_type), 0, 1},
326       { sizeof(nvi_byte_type), 0, 1},
327       { sizeof(nvi_byte_type), 0, 1},
328       { sizeof(nvi_ubrowser_type), 32, 1},
329       { sizeof(nvi_int2_type), 0, 1},
330       { sizeof(nvi_boolean_type), 0, 1},
331       { sizeof(nvi_byte_type), 0, 1},
332       { sizeof(nvi_fm_hdet_adc_range_type), 0, 1},
333       { sizeof(nvi_byte_type), 0, 1},
334       { sizeof(nvi_pn_id_type), 0, 1},
335       { sizeof(nvi_boolean_type), 0, 1},
336       { sizeof(nvi_user_zone_type), 35, 1},
337       { 0, 0, 0},
338       { sizeof(nvi_byte_type), 0, 1},
339       { sizeof(nvi_pap_user_id_type), 0, 1},
340       { sizeof(nvi_pap_password_type), 0, 1},
341       { sizeof(nvi_sta_values_type), 0, 1},
342       { sizeof(nvi_sta_values_type), 0, 1},
343       { sizeof(nvi_sta_values_type), 0, 1},
344       { sizeof(nvi_sta_values_type), 0, 1},
345       { sizeof(nvi_byte_type), 0, 1},
346       { sizeof(nvi_byte_type), 0, 1},
347       { sizeof(nvi_pcs_rx_lin_slp_type), 0, 1},
348       { sizeof(nvi_pcs_rx_comp_vs_freq_type), 0, 1},
349       { sizeof(nvi_pcs_tx_comp_vs_freq_type), 0, 1},
350       { sizeof(nvi_word_type), 0, 1},
351       { sizeof(nvi_pcs_tx_lin_master_slp_type), 0, 1},
352       { sizeof(nvi_pcs_tx_lin_vs_temp_type), 0, 1},
353       { sizeof(nvi_pcs_tx_lim_vs_temp_type), 0, 1},
354       { sizeof(nvi_pcs_tx_lim_vs_freq_type), 0, 1},
355       { sizeof(nvi_pcs_exp_hdet_vs_agc_type), 0, 1},
356       { sizeof(nvi_byte_type), 0, 1},
357       { sizeof(nvi_byte_type), 0, 1},
358       { sizeof(nvi_byte_type), 0, 1},
359       { sizeof(nvi_byte_type), 0, 1},
360       { sizeof(nvi_byte_type), 0, 1},
361       { sizeof(nvi_byte_type), 0, 1},
362       { sizeof(nvi_byte_type), 0, 1},
363       { sizeof(nvi_byte_type), 0, 1},
364       { sizeof(nvi_byte_type), 0, 1},
365       { sizeof(nvi_pcs_pdm1_vs_freq_type), 0, 1},
366       { sizeof(nvi_pcs_pdm2_vs_freq_type), 0, 1},
367       { sizeof(nvi_byte_type), 0, 1},
368       { sizeof(nvi_int1_type), 0, 1},
369       { sizeof(nvi_int1_type), 0, 1},
370       { sizeof(nvi_word_type), 0, 1},
371       { sizeof(nvi_pcs_rx_lin_vs_temp_type), 0, 1},
372       { sizeof(nvi_byte_type), 0, 1},
373       { sizeof(nvi_pcs_pa_range_vs_temp_type), 0, 1},
374       { sizeof(nvi_pcs_pdm1_vs_temp_type), 0, 1},
375       { sizeof(nvi_pcs_pdm2_vs_temp_type), 0, 1},
376       { sizeof(nvi_pcs_rx_slp_vs_temp_type), 0, 1},
377       { sizeof(nvi_pcs_tx_slp_vs_temp_type), 0, 1},
378       { sizeof(nvi_minmax_type), 0, 1},
379       { sizeof(nvi_pa_offset_type), 0, 1},
380       { 0, 0, 0},
381       { 0, 0, 0},
382       { 0, 0, 0},
383       { 0, 0, 0},
384       { 0, 0, 0},
385       { 0, 0, 0},
386       { 0, 0, 0},
387       { 0, 0, 0},
388       { sizeof(nvi_tx_linearizer_type), 0, 1},
389       { sizeof(nvi_tx_linearizer_type), 0, 1},
390       { sizeof(nvi_tx_linearizer_type), 0, 1},
391       { sizeof(nvi_tx_linearizer_type), 0, 1},
392       { sizeof(nvi_enum_type), 0, 1},
393       { sizeof(nvi_word_type), 0, 1},
394       { sizeof(nvi_sms_bc_service_table_type), 128, 1},
395       { sizeof(nvi_byte_type), 0, 1},
396       { sizeof(nvi_byte_type), 0, 1},
397       { sizeof(nvi_int1_type), 0, 1},
398       { sizeof(nvi_int1_type), 0, 1},
399       { sizeof(nvi_int2_type), 0, 1},
400       { sizeof(nvi_byte_type), 0, 1},
401       { sizeof(nvi_byte_type), 0, 1},
402       { sizeof(nvi_byte_type), 0, 1},
403       { sizeof(nvi_byte_type), 0, 1},
404       { sizeof(nvi_cdma_lna_offset_vs_freq_type), 0, 1},
405       { sizeof(nvi_cdma_lna_12_offset_vs_freq_type), 0, 1},
406       { sizeof(nvi_byte_type), 0, 1},
407       { sizeof(nvi_minmax_type), 0, 1},
408       { sizeof(nvi_int1_type), 0, 1},
409       { sizeof(nvi_int1_type), 0, 1},
410       { sizeof(nvi_int2_type), 0, 1},
411       { sizeof(nvi_byte_type), 0, 1},
412       { sizeof(nvi_byte_type), 0, 1},
413       { sizeof(nvi_byte_type), 0, 1},
414       { sizeof(nvi_byte_type), 0, 1},
415       { sizeof(nvi_pcs_cdma_lna_offset_vs_freq_type), 0, 1},
416       { sizeof(nvi_pcs_cdma_lna_12_offset_vs_freq_type), 0, 1},
417       { sizeof(nvi_byte_type), 0, 1},
418       { sizeof(nvi_minmax_type), 0, 1},
419       { sizeof(nvi_ruim_chv_type), 0, 1},
420       { sizeof(nvi_ruim_chv_type), 0, 1},
421       { sizeof(nvi_byte_type), 0, 1},
422       { sizeof(nvi_dword_type), 0, 1},
423       { sizeof(nvi_boolean_type), 0, 1},
424       { sizeof(nvi_enum_type), 0, 1},
425       { sizeof(nvi_enum_type), 0, 1},
426       { sizeof(nvi_enum_type), 0, 1},
427       { sizeof(nvi_enum_type), 0, 1},
428       { sizeof(nvi_enum_type), 0, 1},
429       { sizeof(nvi_int1_type), 0, 1},
430       { sizeof(nvi_byte_type), 0, 1},
431       { sizeof(nvi_pa_range_offsets_type), 0, 1},
432       { sizeof(nvi_tx_comp_type), 0, 1},
433       { sizeof(nvi_byte_type), 0, 1},
434       { sizeof(nvi_byte_type), 0, 1},
435       { sizeof(nvi_byte_type), 0, 1},
436       { sizeof(nvi_byte_type), 0, 1},
437       { sizeof(nvi_byte_type), 0, 1},
438       { sizeof(nvi_byte_type), 0, 1},
439       { sizeof(nvi_byte_type), 0, 1},
440       { sizeof(nvi_byte_type), 0, 1},
441       { sizeof(nvi_tx_comp_type), 0, 1},
442       { sizeof(nvi_tx_comp_type), 0, 1},
443       { sizeof(nvi_tx_comp_type), 0, 1},
444       { sizeof(nvi_dword_type), 0, 1},
445       { sizeof(nvi_dword_type), 0, 1},
446       { sizeof(nvi_byte_type), 0, 1},
447       { sizeof(nvi_dword_type), 0, 1},
448       { sizeof(nvi_mm_ringer_file_type), 0, 1},
449       { sizeof(nvi_byte_type), 0, 1},
450       { sizeof(nvi_boolean_type), 0, 1},
451       { sizeof(nvi_ruim_sms_status_type), 0, 1},
452       { sizeof(nvi_tx_linearizer_type), 0, 1},
453       { sizeof(nvi_tx_linearizer_type), 0, 1},
454       { sizeof(nvi_tx_linearizer_type), 0, 1},
455       { sizeof(nvi_tx_linearizer_type), 0, 1},
456       { sizeof(nvi_pcs_pa_range_offsets_type), 0, 1},
457       { sizeof(nvi_tx_comp_type), 0, 1},
458       { sizeof(nvi_tx_comp_type), 0, 1},
459       { sizeof(nvi_tx_comp_type), 0, 1},
460       { sizeof(nvi_tx_comp_type), 0, 1},
461       { sizeof(nvi_diag_restart_config_type), 0, 1},
462       { sizeof(nvi_band_pref_type), 2, 1},
463       { sizeof(nvi_roam_pref_type), 2, 1},
464       { sizeof(nvi_int16_type), 0, 1},
465       { sizeof(nvi_int16_type), 0, 1},
466       { sizeof(nvi_dword_type), 0, 1},
467       { sizeof(nvi_dword_type), 0, 1},
468       { sizeof(nvi_bd_addr_type), 0, 1},
469       { sizeof(nvi_word_type), 0, 1},
470       { sizeof(nvi_byte_type), 0, 1},
471       { sizeof(nvi_boolean_type), 0, 1},
472       { sizeof(nvi_enabled_type), 2, 1},
473       { sizeof(nvi_dword_type), 0, 1},
474       { sizeof(nvi_byte_type), 0, 1},
475       { sizeof(nvi_enum_type), 0, 1},
476       { sizeof(nvi_enum_type), 0, 1},
477       { 0, 0, 0},
478       { 0, 0, 0},
479       { 0, 0, 0},
480       { sizeof(nvi_byte_type), 0, 1},
481       { sizeof(nvi_byte_type), 0, 1},
482       { sizeof(nvi_byte_type), 0, 1},
483       { sizeof(nvi_byte_type), 0, 1},
484       { sizeof(nvi_byte_type), 0, 1},
485       { sizeof(nvi_byte_type), 0, 1},
486       { sizeof(nvi_ds_mip_gen_user_prof_type), 6, 1},
487       { sizeof(nvi_ds_mip_ss_user_prof_type), 6, 1},
488       { sizeof(nvi_uint32_type), 0, 1},
489       { sizeof(nvi_uint8_type), 0, 1},
490       { sizeof(nvi_uint16_type), 0, 1},
491       { sizeof(nvi_hdr_srch_params_type), 0, 1},
492       { sizeof(nvi_uint32_type), 0, 1},
493       { sizeof(nvi_uint32_type), 0, 1},
494       { sizeof(nvi_uint16_type), 0, 1},
495       { sizeof(nvi_hdramp_address_data_type), 0, 1},
496       { sizeof(nvi_enum_type), 0, 1},
497       { sizeof(nvi_uint16_type), 0, 1},
498       { sizeof(nvi_hdrscp_protocol_subtype_type), 0, 1},
499       { sizeof(nvi_uint32_type), 0, 1},
500       { sizeof(nvi_hdrstream_curr_stream_cfg_type), 0, 1},
501       { sizeof(nvi_hdr_chan_mgmt_params_type), 0, 1},
502       { sizeof(nvi_hdr_chan_mgmt_params_type), 0, 1},
503       { sizeof(nvi_boolean_type), 0, 1},
504       { sizeof(nvi_hdramac_initial_config_type), 0, 1},
505       { sizeof(nvi_hdramac_power_params_type), 0, 1},
506       { sizeof(nvi_uint8_type), 0, 1},
507       { sizeof(nvi_hdrfmac_handoff_delays_type), 0, 1},
508       { sizeof(nvi_hdrrmac_power_params_type), 0, 1},
509       { sizeof(nvi_hdrrmac_rate_params_type), 0, 1},
510       { sizeof(nvi_uint8_type), 0, 1},
511       { sizeof(nvi_pwr_backoff_vs_volt_med_type), 0, 1},
512       { sizeof(nvi_pwr_backoff_vs_volt_low_type), 0, 1},
513       { sizeof(nvi_pa_backoff_volts_type), 0, 1},
514       { sizeof(nvi_minmax_type), 0, 1},
515       { sizeof(nvi_ds_mip_mn_ha_time_delta_type), 6, 1},
516       { sizeof(nvi_boolean_type), 0, 1},
517       { sizeof(nvi_byte_type), 0, 1},
518       { sizeof(nvi_ant2_cdma_rx_lin_slp_type), 0, 1},
519       { sizeof(nvi_ant2_cdma_rx_comp_vs_freq_type), 0, 1},
520       { sizeof(nvi_ant2_cdma_rx_lin_vs_temp_type), 0, 1},
521       { sizeof(nvi_ant2_cdma_rx_slp_vs_temp_type), 0, 1},
522       { sizeof(nvi_word_type), 0, 1},
523       { sizeof(nvi_int2_type), 0, 1},
524       { sizeof(nvi_ant2_cdma_lna_offset_vs_freq_type), 0, 1},
525       { sizeof(nvi_ant2_cdma_lna_12_offset_vs_freq_type), 0, 1},
526       { sizeof(nvi_byte_type), 0, 1},
527       { sizeof(nvi_ant2_pcs_rx_lin_slp_type), 0, 1},
528       { sizeof(nvi_ant2_pcs_rx_comp_vs_freq_type), 0, 1},
529       { sizeof(nvi_ant2_pcs_rx_lin_vs_temp_type), 0, 1},
530       { sizeof(nvi_ant2_pcs_rx_slp_vs_temp_type), 0, 1},
531       { sizeof(nvi_word_type), 0, 1},
532       { sizeof(nvi_int2_type), 0, 1},
533       { sizeof(nvi_ant2_pcs_cdma_lna_offset_vs_freq_type), 0, 1},
534       { sizeof(nvi_ant2_pcs_cdma_lna_12_offset_vs_freq_type), 0, 1},
535       { sizeof(nvi_wcdma_rx_lin_type), 0, 1},
536       { sizeof(nvi_wcdma_rx_comp_vs_freq_type), 0, 1},
537       { sizeof(nvi_wcdma_rx_lin_vs_temp_type), 0, 1},
538       { sizeof(nvi_wcdma_rx_slp_vs_temp_type), 0, 1},
539       { sizeof(nvi_uint8_type), 0, 1},
540       { sizeof(nvi_int16_type), 0, 1},
541       { sizeof(nvi_int16_type), 0, 1},
542       { sizeof(nvi_int16_type), 0, 1},
543       { sizeof(nvi_uint8_type), 0, 1},
544       { sizeof(nvi_uint16_type), 0, 1},
545       { sizeof(nvi_int16_type), 0, 1},
546       { sizeof(nvi_wcdma_lna_offset_vs_freq_type), 0, 1},
547       { sizeof(nvi_int16_type), 0, 1},
548       { sizeof(nvi_int16_type), 0, 1},
549       { sizeof(nvi_uint8_type), 0, 1},
550       { sizeof(nvi_wcdma_tx_lin_master_0_type), 0, 1},
551       { sizeof(nvi_wcdma_tx_lin_master_1_type), 0, 1},
552       { sizeof(nvi_wcdma_tx_comp_vs_freq_0_type), 0, 1},
553       { sizeof(nvi_wcdma_tx_comp_vs_freq_1_type), 0, 1},
554       { sizeof(nvi_wcdma_tx_lin_vs_temp_0_type), 0, 1},
555       { sizeof(nvi_wcdma_tx_lin_vs_temp_1_type), 0, 1},
556       { sizeof(nvi_wcdma_tx_slp_vs_temp_0_type), 0, 1},
557       { sizeof(nvi_wcdma_tx_slp_vs_temp_1_type), 0, 1},
558       { sizeof(nvi_uint16_type), 0, 1},
559       { sizeof(nvi_uint16_type), 0, 1},
560       { sizeof(nvi_wcdma_tx_lim_vs_temp_type), 0, 1},
561       { sizeof(nvi_wcdma_tx_lim_vs_freq_type), 0, 1},
562       { sizeof(nvi_uint8_type), 0, 1},
563       { sizeof(nvi_wcdma_exp_hdet_vs_agc_type), 0, 1},
564       { sizeof(nvi_uint8_type), 0, 1},
565       { sizeof(nvi_uint8_type), 0, 1},
566       { sizeof(nvi_uint32_type), 0, 1},
567       { sizeof(nvi_boolean_type), 0, 1},
568       { sizeof(nvi_byte_type), 0, 1},
569       { sizeof(nvi_byte_type), 0, 1},
570       { sizeof(nvi_byte_type), 0, 1},
571       { sizeof(nvi_ue_imei_type), 0, 1},
572       { sizeof(nvi_byte_type), 0, 1},
573       { sizeof(nvi_byte_type), 0, 1},
574       { sizeof(nvi_byte_type), 0, 1},
575       { sizeof(nvi_hdrfmac_drc_lock_type), 0, 1},
576       { sizeof(nvi_int16_type), 0, 1},
577       { sizeof(nvi_int16_type), 0, 1},
578       { sizeof(nvi_int16_type), 0, 1},
579       { sizeof(nvi_sms_vm_number_type), 0, 1},
580       { sizeof(nvi_sms_gw_parms_type), 0, 1},
581       { 0, 0, 0},
582       { 0, 0, 0},
583       { sizeof(nvi_byte_type), 0, 1},
584       { sizeof(nvi_boolean_type), 0, 1},
585       { sizeof(nvi_ecc_list_type), 0, 1},
586       { sizeof(nvi_uint32_type), 0, 1},
587       { sizeof(nvi_uint32_type), 0, 1},
588       { sizeof(nvi_test_code_ver_type), 0, 1},
589       { sizeof(nvi_sys_sw_ver_type), 0, 1},
590       { sizeof(nvi_rf_cal_ver_type), 0, 1},
591       { sizeof(nvi_rf_config_ver_type), 0, 1},
592       { sizeof(nvi_dword_type), 0, 1},
593       { sizeof(nvi_dword_type), 0, 1},
594       { sizeof(nvi_rf_cal_dat_file_type), 0, 1},
595       { sizeof(nvi_domain_name_type), 0, 1},
596       { 0, 0, 0},
597       { 0, 0, 0},
598       { sizeof(nvi_plmn_id_info_type), 0, 1},
599       { 0, 0, 0},
600       { sizeof(nvi_hdr_an_auth_nai_type), 0, 1},
601       { sizeof(nvi_hdr_an_auth_password_type), 0, 1},
602       { sizeof(nvi_enabled_type), 2, 1},
603       { 0, 0, 0},
604       { sizeof(nvi_hdrkep_config_type), 0, 1},
605       { sizeof(nvi_hdrauth_config_type), 0, 1},
606       { sizeof(nvi_int1_type), 0, 1},
607       { sizeof(nvi_int1_type), 0, 1},
608       { sizeof(nvi_int1_type), 0, 1},
609       { sizeof(nvi_int1_type), 0, 1},
610       { sizeof(nvi_int2_type), 0, 1},
611       { sizeof(nvi_int1_type), 0, 1},
612       { sizeof(nvi_int2_type), 0, 1},
613       { sizeof(nvi_int1_type), 0, 1},
614       { sizeof(nvi_cdma_lna_3_offset_vs_freq_type), 0, 1},
615       { sizeof(nvi_int1_type), 0, 1},
616       { sizeof(nvi_int2_type), 0, 1},
617       { sizeof(nvi_int1_type), 0, 1},
618       { sizeof(nvi_pcs_lna_3_offset_vs_freq_type), 0, 1},
619       { sizeof(nvi_int1_type), 0, 1},
620       { sizeof(nvi_int2_type), 0, 1},
621       { sizeof(nvi_int1_type), 0, 1},
622       { sizeof(nvi_cdma_lna_4_offset_vs_freq_type), 0, 1},
623       { sizeof(nvi_int1_type), 0, 1},
624       { sizeof(nvi_int2_type), 0, 1},
625       { sizeof(nvi_int1_type), 0, 1},
626       { sizeof(nvi_pcs_lna_4_offset_vs_freq_type), 0, 1},
627       { sizeof(nvi_int1_type), 0, 1},
628       { sizeof(nvi_int2_type), 0, 1},
629       { sizeof(nvi_int1_type), 0, 1},
630       { sizeof(nvi_dfm_lna_offset_vs_freq_type), 0, 1},
631       { sizeof(nvi_byte_type), 0, 1},
632       { sizeof(nvi_byte_type), 0, 1},
633       { sizeof(nvi_byte_type), 0, 1},
634       { sizeof(nvi_int1_type), 0, 1},
635       { sizeof(nvi_byte_type), 0, 1},
636       { sizeof(nvi_byte_type), 0, 1},
637       { sizeof(nvi_byte_type), 0, 1},
638       { sizeof(nvi_word_type), 0, 1},
639       { sizeof(nvi_word_type), 0, 1},
640       { sizeof(nvi_dword_type), 0, 1},
641       { sizeof(nvi_dword_type), 0, 1},
642       { sizeof(nvi_dword_type), 0, 1},
643       { sizeof(nvi_dword_type), 0, 1},
644       { sizeof(nvi_dword_type), 0, 1},
645       { sizeof(nvi_dword_type), 0, 1},
646       { sizeof(nvi_dword_type), 0, 1},
647       { sizeof(nvi_dword_type), 0, 1},
648       { sizeof(nvi_dword_type), 0, 1},
649       { sizeof(nvi_dword_type), 0, 1},
650       { sizeof(nvi_dword_type), 0, 1},
651       { sizeof(nvi_dword_type), 0, 1},
652       { sizeof(nvi_dword_type), 0, 1},
653       { sizeof(nvi_dword_type), 0, 1},
654       { sizeof(nvi_dword_type), 0, 1},
655       { sizeof(nvi_dword_type), 0, 1},
656       { sizeof(nvi_dword_type), 0, 1},
657       { sizeof(nvi_dword_type), 0, 1},
658       { sizeof(nvi_dword_type), 0, 1},
659       { sizeof(nvi_dword_type), 0, 1},
660       { sizeof(nvi_dword_type), 0, 1},
661       { sizeof(nvi_dword_type), 0, 1},
662       { sizeof(nvi_dword_type), 0, 1},
663       { sizeof(nvi_dword_type), 0, 1},
664       { sizeof(nvi_byte_type), 0, 1},
665       { sizeof(nvi_byte_type), 0, 1},
666       { sizeof(nvi_byte_type), 0, 1},
667       { sizeof(nvi_byte_type), 0, 1},
668       { sizeof(nvi_byte_type), 0, 1},
669       { sizeof(nvi_byte_type), 0, 1},
670       { sizeof(nvi_byte_type), 0, 1},
671       { sizeof(nvi_byte_type), 0, 1},
672       { sizeof(nvi_byte_type), 0, 1},
673       { sizeof(nvi_byte_type), 0, 1},
674       { sizeof(nvi_byte_type), 0, 1},
675       { sizeof(nvi_byte_type), 0, 1},
676       { sizeof(nvi_byte_type), 0, 1},
677       { sizeof(nvi_byte_type), 0, 1},
678       { sizeof(nvi_byte_type), 0, 1},
679       { sizeof(nvi_byte_type), 0, 1},
680       { sizeof(nvi_byte_type), 0, 1},
681       { sizeof(nvi_byte_type), 0, 1},
682       { sizeof(nvi_byte_type), 0, 1},
683       { sizeof(nvi_byte_type), 0, 1},
684       { sizeof(nvi_byte_type), 0, 1},
685       { sizeof(nvi_byte_type), 0, 1},
686       { sizeof(nvi_byte_type), 0, 1},
687       { sizeof(nvi_byte_type), 0, 1},
688       { sizeof(nvi_byte_type), 0, 1},
689       { sizeof(nvi_byte_type), 0, 1},
690       { sizeof(nvi_byte_type), 0, 1},
691       { sizeof(nvi_byte_type), 0, 1},
692       { sizeof(nvi_byte_type), 0, 1},
693       { sizeof(nvi_byte_type), 0, 1},
694       { sizeof(nvi_byte_type), 0, 1},
695       { sizeof(nvi_byte_type), 0, 1},
696       { sizeof(nvi_byte_type), 0, 1},
697       { sizeof(nvi_byte_type), 0, 1},
698       { sizeof(nvi_byte_type), 0, 1},
699       { sizeof(nvi_byte_type), 0, 1},
700       { sizeof(nvi_byte_type), 0, 1},
701       { sizeof(nvi_byte_type), 0, 1},
702       { sizeof(nvi_byte_type), 0, 1},
703       { sizeof(nvi_byte_type), 0, 1},
704       { sizeof(nvi_byte_type), 0, 1},
705       { sizeof(nvi_byte_type), 0, 1},
706       { sizeof(nvi_byte_type), 0, 1},
707       { sizeof(nvi_byte_type), 0, 1},
708       { sizeof(nvi_byte_type), 0, 1},
709       { sizeof(nvi_byte_type), 0, 1},
710       { sizeof(nvi_byte_type), 0, 1},
711       { sizeof(nvi_byte_type), 0, 1},
712       { sizeof(nvi_byte_type), 0, 1},
713       { sizeof(nvi_int2_type), 0, 1},
714       { sizeof(nvi_int2_type), 0, 1},
715       { sizeof(nvi_int2_type), 0, 1},
716       { sizeof(nvi_fm_vga_gain_offset_vs_freq_type), 0, 1},
717       { sizeof(nvi_cdma_vga_gain_offset_vs_freq_type), 0, 1},
718       { sizeof(nvi_pcs_vga_gain_offset_vs_freq_type), 0, 1},
719       { sizeof(nvi_fm_vga_gain_offset_vs_temp_type), 0, 1},
720       { sizeof(nvi_cdma_vga_gain_offset_vs_temp_type), 0, 1},
721       { sizeof(nvi_pcs_vga_gain_offset_vs_temp_type), 0, 1},
722       { sizeof(nvi_int32_type), 0, 1},
723       { sizeof(nvi_int32_type), 0, 1},
724       { sizeof(nvi_int32_type), 0, 1},
725       { sizeof(nvi_int32_type), 0, 1},
726       { sizeof(nvi_int32_type), 0, 1},
727       { sizeof(nvi_int32_type), 0, 1},
728       { sizeof(nvi_boolean_type), 0, 1},
729       { sizeof(nvi_uint16_type), 0, 1},
730       { sizeof(nvi_uint16_type), 0, 1},
731       { sizeof(nvi_byte_type), 0, 1},
732       { 0, 0, 0},
733       { sizeof(nvi_boolean_type), 0, 1},
734       { sizeof(nvi_byte_type), 0, 1},
735       { sizeof(nvi_ds_mip_enable_prof_type), 0, 1},
736       { sizeof(nvi_int1_type), 0, 1},
737       { sizeof(nvi_int1_type), 0, 1},
738       { sizeof(nvi_int1_type), 0, 1},
739       { sizeof(nvi_int1_type), 0, 1},
740       { sizeof(nvi_qword_type), 0, 1},
741       { sizeof(nvi_qword_type), 0, 1},
742       { sizeof(nvi_sms_bc_service_table_options_type), 128, 1},
743       { sizeof(nvi_acq_db_type), 0, 1},
744       { sizeof(nvi_acq_list1_type), 0, 1},
745       { sizeof(nvi_gsm_cal_arfcn_type), 0, 1},
746       { sizeof(nvi_dcs_cal_arfcn_type), 0, 1},
747       { sizeof(nvi_gsm_rx_gain_range_1_freq_comp_type), 0, 1},
748       { sizeof(nvi_gsm_rx_gain_range_2_freq_comp_type), 0, 1},
749       { sizeof(nvi_gsm_rx_gain_range_3_freq_comp_type), 0, 1},
750       { sizeof(nvi_gsm_rx_gain_range_4_freq_comp_type), 0, 1},
751       { sizeof(nvi_dcs_rx_gain_range_1_freq_comp_type), 0, 1},
752       { sizeof(nvi_dcs_rx_gain_range_2_freq_comp_type), 0, 1},
753       { sizeof(nvi_dcs_rx_gain_range_3_freq_comp_type), 0, 1},
754       { sizeof(nvi_dcs_rx_gain_range_4_freq_comp_type), 0, 1},
755       { sizeof(nvi_uint16_type), 0, 1},
756       { sizeof(nvi_uint16_type), 0, 1},
757       { sizeof(nvi_byte_type), 0, 1},
758       { sizeof(nvi_acq_list1_type), 0, 1},
759       { sizeof(nvi_acq_list2_type), 0, 1},
760       { sizeof(nvi_acq_list2_type), 0, 1},
761       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
762       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
763       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
764       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
765       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
766       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
767       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
768       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
769       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
770       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
771       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
772       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
773       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
774       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
775       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
776       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
777       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
778       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
779       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
780       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
781       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
782       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
783       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
784       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
785       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
786       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
787       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
788       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
789       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
790       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
791       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
792       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
793       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
794       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
795       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
796       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
797       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
798       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
799       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
800       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
801       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
802       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
803       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
804       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
805       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
806       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
807       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
808       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
809       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
810       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
811       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
812       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
813       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
814       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
815       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
816       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
817       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
818       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
819       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
820       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
821       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
822       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
823       { sizeof(nvi_gsm_pa_gain_slope_type), 0, 1},
824       { sizeof(nvi_dcs_pa_gain_slope_type), 0, 1},
825       { sizeof(nvi_gsm_tx_freq_comp_type), 0, 1},
826       { sizeof(nvi_dcs_tx_freq_comp_type), 0, 1},
827       { sizeof(nvi_byte_type), 0, 1},
828       { sizeof(nvi_byte_type), 0, 1},
829       { sizeof(nvi_byte_type), 0, 1},
830       { sizeof(nvi_byte_type), 0, 1},
831       { sizeof(nvi_word_type), 0, 1},
832       { sizeof(nvi_word_type), 0, 1},
833       { sizeof(nvi_word_type), 0, 1},
834       { sizeof(nvi_word_type), 0, 1},
835       { sizeof(nvi_word_type), 0, 1},
836       { sizeof(nvi_word_type), 0, 1},
837       { sizeof(nvi_word_type), 0, 1},
838       { sizeof(nvi_byte_type), 0, 1},
839       { sizeof(nvi_uint8_type), 0, 1},
840       { sizeof(nvi_int8_type), 0, 1},
841       { sizeof(nvi_int8_type), 0, 1},
842       { sizeof(nvi_int8_type), 0, 1},
843       { sizeof(nvi_int8_type), 0, 1},
844       { sizeof(nvi_byte_type), 0, 1},
845       { sizeof(nvi_byte_type), 0, 1},
846       { sizeof(nvi_boolean_type), 0, 1},
847       { sizeof(nvi_word_type), 0, 1},
848       { sizeof(nvi_hdrrup_srch_params_type), 0, 1},
849       { sizeof(nvi_word_type), 0, 1},
850       { sizeof(nvi_word_type), 0, 1},
851       { sizeof(nvi_sms_routing_type), 0, 1},
852       { sizeof(nvi_byte_type), 0, 1},
853       { sizeof(nvi_boolean_type), 0, 1},
854       { sizeof(nvi_int2_type), 0, 1},
855       { sizeof(nvi_int2_type), 0, 1},
856       { sizeof(nvi_int2_type), 0, 1},
857       { sizeof(nvi_int2_type), 0, 1},
858       { sizeof(nvi_byte_type), 0, 1},
859       { sizeof(nvi_byte_type), 0, 1},
860       { sizeof(nvi_word_type), 0, 1},
861       { sizeof(nvi_word_type), 0, 1},
862       { sizeof(nvi_word_type), 0, 1},
863       { sizeof(nvi_word_type), 0, 1},
864       { sizeof(nvi_word_type), 0, 1},
865       { sizeof(nvi_word_type), 0, 1},
866       { sizeof(nvi_word_type), 0, 1},
867       { sizeof(nvi_word_type), 0, 1},
868       { sizeof(nvi_sms_cd_parms_type), 20, 1},
869       { sizeof(nvi_acq_order_pref_type), 4, 1},
870       { sizeof(nvi_net_sel_mode_pref_type), 4, 1},
871       { sizeof(nvi_srv_domain_pref_type), 4, 1},
872       { sizeof(nvi_enum_type), 0, 1},
873       { sizeof(nvi_apn_name_type), 0, 1},
874       { sizeof(nvi_equivalent_plmn_list_type), 0, 1},
875       { sizeof(nvi_ds_mip_dmu_pkoid_type), 6, 1},
876       { sizeof(nvi_enum_type), 0, 1},
877       { sizeof(nvi_int16_type), 0, 1},
878       { sizeof(nvi_wcdma_vga_gain_offset_vs_freq_type), 0, 1},
879       { sizeof(nvi_wcdma_vga_gain_offset_vs_temp_type), 0, 1},
880       { sizeof(nvi_int16_type), 0, 1},
881       { sizeof(nvi_int16_type), 0, 1},
882       { sizeof(nvi_int16_type), 0, 1},
883       { sizeof(nvi_int16_type), 0, 1},
884       { sizeof(nvi_int16_type), 0, 1},
885       { sizeof(nvi_int16_type), 0, 1},
886       { sizeof(nvi_int16_type), 0, 1},
887       { sizeof(nvi_int16_type), 0, 1},
888       { sizeof(nvi_wcdma_lna_offset_vs_freq_2_type), 0, 1},
889       { sizeof(nvi_wcdma_lna_offset_vs_freq_3_type), 0, 1},
890       { sizeof(nvi_uint8_type), 0, 1},
891       { sizeof(nvi_uint8_type), 0, 1},
892       { sizeof(nvi_uint8_type), 0, 1},
893       { sizeof(nvi_int16_type), 0, 1},
894       { sizeof(nvi_int16_type), 0, 1},
895       { sizeof(nvi_wcdma_vbatt_type), 0, 1},
896       { sizeof(nvi_wcdma_therm_type), 0, 1},
897       { sizeof(nvi_int8_type), 0, 1},
898       { sizeof(nvi_byte_type), 0, 1},
899       { sizeof(nvi_int2_type), 0, 1},
900       { sizeof(nvi_int2_type), 0, 1},
901       { sizeof(nvi_boolean_type), 0, 1},
902       { sizeof(nvi_boolean_type), 0, 1},
903       { sizeof(nvi_boolean_type), 0, 1},
904       { sizeof(nvi_qword_type), 0, 1},
905       { sizeof(nvi_word_type), 0, 1},
906       { sizeof(nvi_uint32_type), 0, 1},
907       { sizeof(nvi_uint32_type), 0, 1},
908       { sizeof(nvi_uint32_type), 0, 1},
909       { sizeof(nvi_uint32_type), 0, 1},
910       { sizeof(nvi_ds_mip_dmu_mn_auth_type), 6, 1},
911       { sizeof(nvi_byte_type), 0, 1},
912       { sizeof(nvi_uint16_type), 0, 1},
913       { sizeof(nvi_uint16_type), 0, 1},
914       { sizeof(nvi_uint16_type), 0, 1},
915       { sizeof(nvi_uint16_type), 0, 1},
916       { sizeof(nvi_int16_type), 0, 1},
917       { sizeof(nvi_enum_type), 0, 1},
918       { sizeof(nvi_uint8_type), 0, 1},
919       { sizeof(nvi_uint8_type), 0, 1},
920       { sizeof(nvi_uint8_type), 0, 1},
921       { sizeof(nvi_uint8_type), 0, 1},
922       { sizeof(nvi_cdma_p1_rise_fall_off_type), 0, 1},
923       { sizeof(nvi_pcs_p1_rise_fall_off_type), 0, 1},
924       { sizeof(nvi_gsm_locigprs_type), 0, 1},
925       { sizeof(nvi_gsm_kcgprs_type), 0, 1},
926       { sizeof(nvi_err_fatal_options_type), 0, 1},
927       { sizeof(nvi_ppp_password_type), 0, 1},
928       { sizeof(nvi_trk_lo_adj_vs_temp_type), 0, 1},
929       { sizeof(nvi_rot_freq_vs_temp_type), 0, 1},
930       { sizeof(nvi_byte_type), 0, 1},
931       { sizeof(nvi_ppp_user_id_type), 0, 1},
932       { sizeof(nvi_byte_type), 0, 1},
933       { sizeof(nvi_byte_type), 0, 1},
934       { sizeof(nvi_byte_type), 0, 1},
935       { sizeof(nvi_enum_type), 0, 1},
936       { sizeof(nvi_boolean_type), 0, 1},
937       { sizeof(nvi_gainrange_switchpoint_type), 0, 1},
938       { sizeof(nvi_gainrange_switchpoint_type), 0, 1},
939       { 0, 0, 0},
940       { sizeof(nvi_hdr_an_ppp_nai_type), 0, 1},
941       { sizeof(nvi_hdr_an_ppp_password_type), 0, 1},
942       { sizeof(nvi_cdmach_type), 2, 1},
943       { sizeof(nvi_cdmach_type), 2, 1},
944       { sizeof(nvi_gsmumts_imsi_type), 0, 1},
945       { sizeof(nvi_rtsp_proxy_server_addr_type), 0, 1},
946       { sizeof(nvi_sms_default_template_type), 0, 1},
947       { sizeof(nvi_sms_default_template_type), 0, 1},
948       { sizeof(nvi_non_compliance_comment_type), 0, 1},
949       { sizeof(nvi_uint16_type), 0, 1},
950       { sizeof(nvi_uint16_type), 0, 1},
951       { sizeof(nvi_pkt_dial_string_type), 0, 1},
952       { sizeof(nvi_vco_coarse_tune_table_type), 0, 1},
953       { sizeof(nvi_boolean_type), 0, 1},
954       { sizeof(nvi_df_type), 0, 1},
955       { sizeof(nvi_gsm_pa_temp_comp_index_14_type), 0, 1},
956       { sizeof(nvi_dcs_pa_temp_comp_index_15_type), 0, 1},
957       { sizeof(nvi_uint32_type), 0, 1},
958       { sizeof(nvi_uint32_type), 0, 1},
959       { sizeof(nvi_int8_type), 0, 1},
960       { sizeof(nvi_int8_type), 0, 1},
961       { sizeof(nvi_int8_type), 0, 1},
962       { sizeof(nvi_byte_type), 0, 1},
963       { sizeof(nvi_rtsp_proxy_server_addr_type), 0, 1},
964       { sizeof(nvi_enum_type), 0, 1},
965       { sizeof(nvi_enum_type), 0, 1},
966       { sizeof(nvi_mru3_table_type), 2, 1},
967       { sizeof(nvi_band_pref_type), 2, 1},
968       { sizeof(nvi_boolean_type), 0, 1},
969       { sizeof(nvi_int2_type), 0, 1},
970       { sizeof(nvi_c1_cdma_lna_offset_vs_freq_type), 0, 1},
971       { sizeof(nvi_int2_type), 0, 1},
972       { sizeof(nvi_c1_pcs_lna_offset_vs_freq_type), 0, 1},
973       { sizeof(nvi_int2_type), 0, 1},
974       { sizeof(nvi_c1_cdma_lna_2_offset_vs_freq_type), 0, 1},
975       { sizeof(nvi_int2_type), 0, 1},
976       { sizeof(nvi_c1_pcs_lna_2_offset_vs_freq_type), 0, 1},
977       { sizeof(nvi_int2_type), 0, 1},
978       { sizeof(nvi_c1_cdma_lna_3_offset_vs_freq_type), 0, 1},
979       { sizeof(nvi_int2_type), 0, 1},
980       { sizeof(nvi_c1_pcs_lna_3_offset_vs_freq_type), 0, 1},
981       { sizeof(nvi_int2_type), 0, 1},
982       { sizeof(nvi_c1_cdma_lna_4_offset_vs_freq_type), 0, 1},
983       { sizeof(nvi_int2_type), 0, 1},
984       { sizeof(nvi_c1_pcs_lna_4_offset_vs_freq_type), 0, 1},
985       { sizeof(nvi_c1_cdma_p1_rise_fall_offset_type), 0, 1},
986       { sizeof(nvi_c1_pcs_p1_rise_fall_offset_type), 0, 1},
987       { sizeof(nvi_minmax_type), 0, 1},
988       { sizeof(nvi_minmax_type), 0, 1},
989       { sizeof(nvi_minmax_type), 0, 1},
990       { sizeof(nvi_minmax_type), 0, 1},
991       { sizeof(nvi_byte_type), 0, 1},
992       { sizeof(nvi_byte_type), 0, 1},
993       { sizeof(nvi_byte_type), 0, 1},
994       { sizeof(nvi_byte_type), 0, 1},
995       { sizeof(nvi_int2_type), 0, 1},
996       { sizeof(nvi_c1_cdma_vga_gain_offset_vs_freq_type), 0, 1},
997       { sizeof(nvi_c1_cdma_vga_gain_offset_vs_temp_type), 0, 1},
998       { sizeof(nvi_int2_type), 0, 1},
999       { sizeof(nvi_c1_pcs_vga_gain_offset_vs_freq_type), 0, 1},
1000       { sizeof(nvi_c1_pcs_vga_gain_offset_vs_temp_type), 0, 1},
1001       { sizeof(nvi_int4_type), 0, 1},
1002       { sizeof(nvi_int4_type), 0, 1},
1003       { sizeof(nvi_int4_type), 0, 1},
1004       { sizeof(nvi_int4_type), 0, 1},
1005       { sizeof(nvi_byte_type), 0, 1},
1006       { sizeof(nvi_byte_type), 0, 1},
1007       { sizeof(nvi_byte_type), 0, 1},
1008       { sizeof(nvi_byte_type), 0, 1},
1009       { sizeof(nvi_byte_type), 0, 1},
1010       { sizeof(nvi_byte_type), 0, 1},
1011       { sizeof(nvi_byte_type), 0, 1},
1012       { sizeof(nvi_byte_type), 0, 1},
1013       { sizeof(nvi_byte_type), 0, 1},
1014       { sizeof(nvi_byte_type), 0, 1},
1015       { sizeof(nvi_byte_type), 0, 1},
1016       { sizeof(nvi_byte_type), 0, 1},
1017       { sizeof(nvi_byte_type), 0, 1},
1018       { sizeof(nvi_byte_type), 0, 1},
1019       { sizeof(nvi_byte_type), 0, 1},
1020       { sizeof(nvi_byte_type), 0, 1},
1021       { sizeof(nvi_byte_type), 0, 1},
1022       { sizeof(nvi_byte_type), 0, 1},
1023       { sizeof(nvi_byte_type), 0, 1},
1024       { sizeof(nvi_byte_type), 0, 1},
1025       { sizeof(nvi_byte_type), 0, 1},
1026       { sizeof(nvi_byte_type), 0, 1},
1027       { sizeof(nvi_byte_type), 0, 1},
1028       { sizeof(nvi_byte_type), 0, 1},
1029       { sizeof(nvi_byte_type), 0, 1},
1030       { sizeof(nvi_byte_type), 0, 1},
1031       { sizeof(nvi_byte_type), 0, 1},
1032       { sizeof(nvi_byte_type), 0, 1},
1033       { sizeof(nvi_byte_type), 0, 1},
1034       { sizeof(nvi_byte_type), 0, 1},
1035       { sizeof(nvi_sms_gw_cb_service_table_type), 200, 1},
1036       { sizeof(nvi_word_type), 0, 1},
1037       { sizeof(nvi_byte_type), 0, 1},
1038       { sizeof(nvi_byte_type), 0, 1},
1039       { sizeof(nvi_word_type), 0, 1},
1040       { sizeof(nvi_boolean_type), 0, 1},
1041       { sizeof(nvi_byte_type), 0, 1},
1042       { sizeof(nvi_byte_type), 0, 1},
1043       { sizeof(nvi_byte_type), 0, 1},
1044       { sizeof(nvi_byte_type), 0, 1},
1045       { sizeof(nvi_byte_type), 0, 1},
1046       { sizeof(nvi_byte_type), 0, 1},
1047       { sizeof(nvi_c1_vco_coarse_tune_table_type), 0, 1},
1048       { sizeof(nvi_boolean_type), 0, 1},
1049       { sizeof(nvi_gsm_850_pa_temp_comp_index_14_type), 0, 1},
1050       { sizeof(nvi_gsm_1900_pa_temp_comp_index_15_type), 0, 1},
1051       { sizeof(nvi_byte_type), 0, 1},
1052       { sizeof(nvi_byte_type), 0, 1},
1053       { sizeof(nvi_byte_type), 0, 1},
1054       { sizeof(nvi_byte_type), 0, 1},
1055       { sizeof(nvi_byte_type), 0, 1},
1056       { sizeof(nvi_byte_type), 0, 1},
1057       { sizeof(nvi_byte_type), 0, 1},
1058       { sizeof(nvi_byte_type), 0, 1},
1059       { sizeof(nvi_byte_type), 0, 1},
1060       { sizeof(nvi_byte_type), 0, 1},
1061       { sizeof(nvi_byte_type), 0, 1},
1062       { sizeof(nvi_byte_type), 0, 1},
1063       { sizeof(nvi_byte_type), 0, 1},
1064       { sizeof(nvi_byte_type), 0, 1},
1065       { sizeof(nvi_byte_type), 0, 1},
1066       { sizeof(nvi_byte_type), 0, 1},
1067       { sizeof(nvi_byte_type), 0, 1},
1068       { sizeof(nvi_byte_type), 0, 1},
1069       { sizeof(nvi_byte_type), 0, 1},
1070       { sizeof(nvi_byte_type), 0, 1},
1071       { sizeof(nvi_byte_type), 0, 1},
1072       { sizeof(nvi_byte_type), 0, 1},
1073       { sizeof(nvi_byte_type), 0, 1},
1074       { sizeof(nvi_byte_type), 0, 1},
1075       { sizeof(nvi_byte_type), 0, 1},
1076       { sizeof(nvi_byte_type), 0, 1},
1077       { sizeof(nvi_byte_type), 0, 1},
1078       { sizeof(nvi_gsm_1900_cal_arfcn_type), 0, 1},
1079       { sizeof(nvi_gsm_1900_rx_gain_range_1_freq_comp_type), 0, 1},
1080       { sizeof(nvi_gsm_1900_rx_gain_range_2_freq_comp_type), 0, 1},
1081       { sizeof(nvi_gsm_1900_rx_gain_range_3_freq_comp_type), 0, 1},
1082       { sizeof(nvi_gsm_1900_rx_gain_range_4_freq_comp_type), 0, 1},
1083       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
1084       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
1085       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
1086       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
1087       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
1088       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
1089       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
1090       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
1091       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
1092       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
1093       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
1094       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
1095       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
1096       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
1097       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
1098       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
1099       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
1100       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
1101       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
1102       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
1103       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
1104       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
1105       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
1106       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
1107       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
1108       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
1109       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
1110       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
1111       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
1112       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
1113       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
1114       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
1115       { sizeof(nvi_gsm_1900_pa_gain_slope_type), 0, 1},
1116       { sizeof(nvi_gsm_1900_tx_freq_comp_type), 0, 1},
1117       { sizeof(nvi_byte_type), 0, 1},
1118       { sizeof(nvi_byte_type), 0, 1},
1119       { sizeof(nvi_int8_type), 0, 1},
1120       { sizeof(nvi_int8_type), 0, 1},
1121       { sizeof(nvi_gainrange_switchpoint_type), 0, 1},
1122       { sizeof(nvi_gsm_850_cal_arfcn_type), 0, 1},
1123       { sizeof(nvi_gsm_850_rx_gain_range_1_freq_comp_type), 0, 1},
1124       { sizeof(nvi_gsm_850_rx_gain_range_2_freq_comp_type), 0, 1},
1125       { sizeof(nvi_gsm_850_rx_gain_range_3_freq_comp_type), 0, 1},
1126       { sizeof(nvi_gsm_850_rx_gain_range_4_freq_comp_type), 0, 1},
1127       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
1128       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
1129       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
1130       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
1131       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
1132       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
1133       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
1134       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
1135       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
1136       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
1137       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
1138       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
1139       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
1140       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
1141       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
1142       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
1143       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
1144       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
1145       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
1146       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
1147       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
1148       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
1149       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
1150       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
1151       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
1152       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
1153       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
1154       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
1155       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
1156       { sizeof(nvi_tx_burst_ramp_index_type), 0, 1},
1157       { sizeof(nvi_gsm_850_pa_gain_slope_type), 0, 1},
1158       { sizeof(nvi_gsm_850_tx_freq_comp_type), 0, 1},
1159       { sizeof(nvi_byte_type), 0, 1},
1160       { sizeof(nvi_byte_type), 0, 1},
1161       { sizeof(nvi_int8_type), 0, 1},
1162       { sizeof(nvi_int8_type), 0, 1},
1163       { sizeof(nvi_gainrange_switchpoint_type), 0, 1},
1164       { sizeof(nvi_int16_type), 0, 1},
1165       { sizeof(nvi_wcdma_1900_vga_gain_offset_vs_freq_type), 0, 1},
1166       { sizeof(nvi_wcdma_1900_vga_gain_offset_vs_temp_type), 0, 1},
1167       { sizeof(nvi_int16_type), 0, 1},
1168       { sizeof(nvi_int16_type), 0, 1},
1169       { sizeof(nvi_int16_type), 0, 1},
1170       { sizeof(nvi_int16_type), 0, 1},
1171       { sizeof(nvi_int16_type), 0, 1},
1172       { sizeof(nvi_int16_type), 0, 1},
1173       { sizeof(nvi_int16_type), 0, 1},
1174       { sizeof(nvi_int16_type), 0, 1},
1175       { sizeof(nvi_wcdma_1900_lna_offset_vs_freq_2_type), 0, 1},
1176       { sizeof(nvi_wcdma_1900_lna_offset_vs_freq_3_type), 0, 1},
1177       { sizeof(nvi_uint8_type), 0, 1},
1178       { sizeof(nvi_uint8_type), 0, 1},
1179       { sizeof(nvi_uint8_type), 0, 1},
1180       { sizeof(nvi_int16_type), 0, 1},
1181       { sizeof(nvi_int16_type), 0, 1},
1182       { sizeof(nvi_int8_type), 0, 1},
1183       { sizeof(nvi_int16_type), 0, 1},
1184       { sizeof(nvi_int16_type), 0, 1},
1185       { sizeof(nvi_int16_type), 0, 1},
1186       { sizeof(nvi_int16_type), 0, 1},
1187       { sizeof(nvi_uint8_type), 0, 1},
1188       { sizeof(nvi_uint16_type), 0, 1},
1189       { sizeof(nvi_int16_type), 0, 1},
1190       { sizeof(nvi_wcdma_1900_lna_offset_vs_freq_type), 0, 1},
1191       { sizeof(nvi_int16_type), 0, 1},
1192       { sizeof(nvi_int16_type), 0, 1},
1193       { sizeof(nvi_uint8_type), 0, 1},
1194       { sizeof(nvi_wcdma_1900_tx_lin_master_0_type), 0, 1},
1195       { sizeof(nvi_wcdma_1900_tx_lin_master_1_type), 0, 1},
1196       { sizeof(nvi_wcdma_1900_tx_comp_vs_freq_0_type), 0, 1},
1197       { sizeof(nvi_wcdma_1900_tx_comp_vs_freq_1_type), 0, 1},
1198       { sizeof(nvi_wcdma_1900_tx_lin_vs_temp_0_type), 0, 1},
1199       { sizeof(nvi_wcdma_1900_tx_lin_vs_temp_1_type), 0, 1},
1200       { sizeof(nvi_wcdma_1900_tx_slp_vs_temp_0_type), 0, 1},
1201       { sizeof(nvi_wcdma_1900_tx_slp_vs_temp_1_type), 0, 1},
1202       { sizeof(nvi_uint16_type), 0, 1},
1203       { sizeof(nvi_uint16_type), 0, 1},
1204       { sizeof(nvi_wcdma_1900_tx_lim_vs_temp_type), 0, 1},
1205       { sizeof(nvi_wcdma_1900_tx_lim_vs_freq_type), 0, 1},
1206       { sizeof(nvi_uint8_type), 0, 1},
1207       { sizeof(nvi_wcdma_1900_exp_hdet_vs_agc_type), 0, 1},
1208       { sizeof(nvi_uint8_type), 0, 1},
1209       { sizeof(nvi_uint8_type), 0, 1},
1210       { sizeof(nvi_uint32_type), 0, 1},
1211       { sizeof(nvi_rplmnact_type), 0, 1},
1212       { sizeof(nvi_enum_type), 0, 1},
1213       { sizeof(nvi_hdr_an_auth_passwd_long_type), 0, 1},
1214       { sizeof(nvi_boolean_type), 0, 1},
1215       { sizeof(nvi_hdr_an_auth_user_id_long_type), 0, 1},
1216       { sizeof(nvi_word_type), 0, 1},
1217       { sizeof(nvi_uint16_type), 0, 1},
1218       { sizeof(nvi_uint16_type), 0, 1},
1219       { sizeof(nvi_uint16_type), 0, 1},
1220       { sizeof(nvi_uint16_type), 0, 1},
1221       { sizeof(nvi_uint16_type), 0, 1},
1222       { sizeof(nvi_uint16_type), 0, 1},
1223       { sizeof(nvi_uint16_type), 0, 1},
1224       { sizeof(nvi_uint16_type), 0, 1},
1225       { sizeof(nvi_uint16_type), 0, 1},
1226       { sizeof(nvi_uint16_type), 0, 1},
1227       { sizeof(nvi_ppp_configure_data_type), 4, 1},
1228       { sizeof(nvi_cell_1x_olta_backoff_type), 0, 1},
1229       { sizeof(nvi_cell_hdr_olta_backoff_type), 0, 1},
1230       { sizeof(nvi_pcs_olta_backoff_type), 0, 1},
1231       { sizeof(nvi_bc6_tx_lim_vs_temp_type), 0, 1},
1232       { sizeof(nvi_cal_chan_type), 0, 1},
1233       { sizeof(nvi_tx_linearizer_type), 0, 1},
1234       { sizeof(nvi_tx_linearizer_type), 0, 1},
1235       { sizeof(nvi_tx_comp_type), 0, 1},
1236       { sizeof(nvi_tx_comp_type), 0, 1},
1237       { sizeof(nvi_bc6_tx_lim_vs_freq_type), 0, 1},
1238       { sizeof(nvi_bc6_exp_hdet_vs_agc_type), 0, 1},
1239       { sizeof(nvi_byte_type), 0, 1},
1240       { sizeof(nvi_byte_type), 0, 1},
1241       { sizeof(nvi_byte_type), 0, 1},
1242       { sizeof(nvi_byte_type), 0, 1},
1243       { sizeof(nvi_byte_type), 0, 1},
1244       { sizeof(nvi_int1_type), 0, 1},
1245       { sizeof(nvi_int1_type), 0, 1},
1246       { sizeof(nvi_word_type), 0, 1},
1247       { sizeof(nvi_word_type), 0, 1},
1248       { sizeof(nvi_int1_type), 0, 1},
1249       { sizeof(nvi_int1_type), 0, 1},
1250       { sizeof(nvi_int2_type), 0, 1},
1251       { sizeof(nvi_byte_type), 0, 1},
1252       { sizeof(nvi_byte_type), 0, 1},
1253       { sizeof(nvi_byte_type), 0, 1},
1254       { sizeof(nvi_byte_type), 0, 1},
1255       { sizeof(nvi_c0_bc6_lna_1_offset_vs_freq_type), 0, 1},
1256       { sizeof(nvi_c1_bc6_lna_1_offset_vs_freq_type), 0, 1},
1257       { sizeof(nvi_byte_type), 0, 1},
1258       { sizeof(nvi_byte_type), 0, 1},
1259       { sizeof(nvi_minmax_type), 0, 1},
1260       { sizeof(nvi_minmax_type), 0, 1},
1261       { sizeof(nvi_dword_type), 0, 1},
1262       { sizeof(nvi_int2_type), 0, 1},
1263       { sizeof(nvi_int1_type), 0, 1},
1264       { sizeof(nvi_int1_type), 0, 1},
1265       { sizeof(nvi_int2_type), 0, 1},
1266       { sizeof(nvi_c0_bc6_lna_3_offset_vs_freq_type), 0, 1},
1267       { sizeof(nvi_c1_bc6_lna_3_offset_vs_freq_type), 0, 1},
1268       { sizeof(nvi_int1_type), 0, 1},
1269       { sizeof(nvi_int1_type), 0, 1},
1270       { sizeof(nvi_int2_type), 0, 1},
1271       { sizeof(nvi_int2_type), 0, 1},
1272       { sizeof(nvi_byte_type), 0, 1},
1273       { sizeof(nvi_byte_type), 0, 1},
1274       { sizeof(nvi_byte_type), 0, 1},
1275       { sizeof(nvi_byte_type), 0, 1},
1276       { sizeof(nvi_int2_type), 0, 1},
1277       { sizeof(nvi_int2_type), 0, 1},
1278       { sizeof(nvi_c0_bc6_vga_gain_offset_vs_freq_type), 0, 1},
1279       { sizeof(nvi_c1_bc6_vga_gain_offset_vs_freq_type), 0, 1},
1280       { sizeof(nvi_c0_bc6_vga_gain_offset_vs_temp_type), 0, 1},
1281       { sizeof(nvi_c1_bc6_vga_gain_offset_vs_temp_type), 0, 1},
1282       { sizeof(nvi_bc6_p1_rise_fall_off_type), 0, 1},
1283       { sizeof(nvi_c0_bc6_lna_4_offset_vs_freq_type), 0, 1},
1284       { sizeof(nvi_c1_bc6_lna_4_offset_vs_freq_type), 0, 1},
1285       { sizeof(nvi_c0_bc6_p1_rise_fall_offset_type), 0, 1},
1286       { sizeof(nvi_c1_bc6_p1_rise_fall_offset_type), 0, 1},
1287       { sizeof(nvi_int4_type), 0, 1},
1288       { sizeof(nvi_int4_type), 0, 1},
1289       { sizeof(nvi_int4_type), 0, 1},
1290       { sizeof(nvi_int4_type), 0, 1},
1291       { sizeof(nvi_byte_type), 0, 1},
1292       { sizeof(nvi_byte_type), 0, 1},
1293       { sizeof(nvi_bc6_vco_coarse_tune_table_type), 0, 1},
1294       { sizeof(nvi_pa_temp_comp_index_type), 0, 1},
1295       { sizeof(nvi_pa_temp_comp_index_type), 0, 1},
1296       { sizeof(nvi_pa_temp_comp_index_type), 0, 1},
1297       { sizeof(nvi_pa_temp_comp_index_type), 0, 1},
1298       { sizeof(nvi_pa_temp_comp_index_type), 0, 1},
1299       { sizeof(nvi_pa_temp_comp_index_type), 0, 1},
1300       { sizeof(nvi_pa_temp_comp_index_type), 0, 1},
1301       { sizeof(nvi_pa_temp_comp_index_type), 0, 1},
1302       { sizeof(nvi_pa_temp_comp_index_type), 0, 1},
1303       { sizeof(nvi_pa_temp_comp_index_type), 0, 1},
1304       { sizeof(nvi_pa_temp_comp_index_type), 0, 1},
1305       { sizeof(nvi_pa_temp_comp_index_type), 0, 1},
1306       { sizeof(nvi_pa_temp_comp_index_type), 0, 1},
1307       { sizeof(nvi_pa_temp_comp_index_type), 0, 1},
1308       { sizeof(nvi_pa_temp_comp_index_type), 0, 1},
1309       { sizeof(nvi_pa_temp_comp_index_type), 0, 1},
1310       { sizeof(nvi_pa_temp_comp_index_type), 0, 1},
1311       { sizeof(nvi_pa_temp_comp_index_type), 0, 1},
1312       { sizeof(nvi_pa_temp_comp_index_type), 0, 1},
1313       { sizeof(nvi_pa_temp_comp_index_type), 0, 1},
1314       { sizeof(nvi_pa_temp_comp_index_type), 0, 1},
1315       { sizeof(nvi_pa_temp_comp_index_type), 0, 1},
1316       { sizeof(nvi_pa_temp_comp_index_type), 0, 1},
1317       { sizeof(nvi_pa_temp_comp_index_type), 0, 1},
1318       { sizeof(nvi_pa_temp_comp_index_type), 0, 1},
1319       { sizeof(nvi_pa_temp_comp_index_type), 0, 1},
1320       { sizeof(nvi_pa_temp_comp_index_type), 0, 1},
1321       { sizeof(nvi_pa_temp_comp_index_type), 0, 1},
1322       { sizeof(nvi_pa_temp_comp_index_type), 0, 1},
1323       { sizeof(nvi_boolean_type), 0, 1},
1324       { sizeof(nvi_pa_temp_comp_index_type), 0, 1},
1325       { sizeof(nvi_pa_temp_comp_index_type), 0, 1},
1326       { sizeof(nvi_boolean_type), 0, 1},
1327       { sizeof(nvi_cal_chan_type), 0, 1},
1328       { sizeof(nvi_cal_chan_type), 0, 1},
1329       { sizeof(nvi_cal_chan_type), 0, 1},
1330       { sizeof(nvi_cal_chan_type), 0, 1},
1331       { sizeof(nvi_cal_chan_type), 0, 1},
1332       { sizeof(nvi_sec_device_key_type), 0, 1},
1333       { sizeof(nvi_pa_temp_comp_index_type), 0, 1},
1334       { sizeof(nvi_pa_temp_comp_index_type), 0, 1},
1335       { sizeof(nvi_pa_temp_comp_index_type), 0, 1},
1336       { sizeof(nvi_pa_temp_comp_index_type), 0, 1},
1337       { sizeof(nvi_pa_temp_comp_index_type), 0, 1},
1338       { sizeof(nvi_pa_temp_comp_index_type), 0, 1},
1339       { sizeof(nvi_pa_temp_comp_index_type), 0, 1},
1340       { sizeof(nvi_pa_temp_comp_index_type), 0, 1},
1341       { sizeof(nvi_pa_temp_comp_index_type), 0, 1},
1342       { sizeof(nvi_pa_temp_comp_index_type), 0, 1},
1343       { sizeof(nvi_pa_temp_comp_index_type), 0, 1},
1344       { sizeof(nvi_pa_temp_comp_index_type), 0, 1},
1345       { sizeof(nvi_pa_temp_comp_index_type), 0, 1},
1346       { sizeof(nvi_pa_temp_comp_index_type), 0, 1},
1347       { sizeof(nvi_pa_temp_comp_index_type), 0, 1},
1348       { sizeof(nvi_pa_temp_comp_index_type), 0, 1},
1349       { sizeof(nvi_pa_temp_comp_index_type), 0, 1},
1350       { sizeof(nvi_pa_temp_comp_index_type), 0, 1},
1351       { sizeof(nvi_pa_temp_comp_index_type), 0, 1},
1352       { sizeof(nvi_pa_temp_comp_index_type), 0, 1},
1353       { sizeof(nvi_pa_temp_comp_index_type), 0, 1},
1354       { sizeof(nvi_pa_temp_comp_index_type), 0, 1},
1355       { sizeof(nvi_pa_temp_comp_index_type), 0, 1},
1356       { sizeof(nvi_pa_temp_comp_index_type), 0, 1},
1357       { sizeof(nvi_pa_temp_comp_index_type), 0, 1},
1358       { sizeof(nvi_pa_temp_comp_index_type), 0, 1},
1359       { sizeof(nvi_pa_temp_comp_index_type), 0, 1},
1360       { sizeof(nvi_pa_temp_comp_index_type), 0, 1},
1361       { sizeof(nvi_pa_temp_comp_index_type), 0, 1},
1362       { sizeof(nvi_boolean_type), 0, 1},
1363       { sizeof(nvi_boolean_type), 0, 1},
1364       { sizeof(nvi_boolean_type), 0, 1},
1365       { sizeof(nvi_uint8_type), 0, 1},
1366       { sizeof(nvi_uint16_type), 0, 1},
1367       { sizeof(nvi_uint16_type), 0, 1},
1368       { sizeof(nvi_uint16_type), 0, 1},
1369       { sizeof(nvi_uint16_type), 0, 1},
1370       { sizeof(nvi_int16_type), 0, 1},
1371       { 0, 0, 0},
1372       { sizeof(nvi_tx_linearizer_type), 0, 1},
1373       { sizeof(nvi_tx_linearizer_type), 0, 1},
1374       { sizeof(nvi_tx_comp_type), 0, 1},
1375       { sizeof(nvi_tx_comp_type), 0, 1},
1376       { sizeof(nvi_byte_type), 0, 1},
1377       { sizeof(nvi_byte_type), 0, 1},
1378       { sizeof(nvi_byte_type), 0, 1},
1379       { sizeof(nvi_byte_type), 0, 1},
1380       { sizeof(nvi_c0_bc6_lna_2_offset_vs_freq_type), 0, 1},
1381       { sizeof(nvi_int2_type), 0, 1},
1382       { sizeof(nvi_int2_type), 0, 1},
1383       { sizeof(nvi_int2_type), 0, 1},
1384       { sizeof(nvi_int1_type), 0, 1},
1385       { sizeof(nvi_int1_type), 0, 1},
1386       { sizeof(nvi_int1_type), 0, 1},
1387       { sizeof(nvi_int1_type), 0, 1},
1388       { sizeof(nvi_int1_type), 0, 1},
1389       { sizeof(nvi_int1_type), 0, 1},
1390       { sizeof(nvi_int1_type), 0, 1},
1391       { sizeof(nvi_int1_type), 0, 1},
1392       { sizeof(nvi_cal_chan_type), 0, 1},
1393       { sizeof(nvi_cal_chan_type), 0, 1},
1394       { sizeof(nvi_c1_bc6_lna_2_offset_vs_freq_type), 0, 1},
1395       { sizeof(nvi_int2_type), 0, 1},
1396       { sizeof(nvi_int2_type), 0, 1},
1397       { sizeof(nvi_int2_type), 0, 1},
1398       { sizeof(nvi_int1_type), 0, 1},
1399       { sizeof(nvi_int1_type), 0, 1},
1400       { sizeof(nvi_int1_type), 0, 1},
1401       { sizeof(nvi_int1_type), 0, 1},
1402       { sizeof(nvi_int1_type), 0, 1},
1403       { sizeof(nvi_int1_type), 0, 1},
1404       { sizeof(nvi_int1_type), 0, 1},
1405       { sizeof(nvi_int1_type), 0, 1},
1406       { sizeof(nvi_byte_type), 0, 1},
1407       { sizeof(nvi_byte_type), 0, 1},
1408       { sizeof(nvi_byte_type), 0, 1},
1409       { sizeof(nvi_byte_type), 0, 1},
1410       { sizeof(nvi_int16_type), 0, 1},
1411       { 0, 0, 0},
1412       { sizeof(nvi_bc5_tx_lim_vs_temp_type), 0, 1},
1413       { sizeof(nvi_tx_linearizer_type), 0, 1},
1414       { sizeof(nvi_tx_linearizer_type), 0, 1},
1415       { sizeof(nvi_tx_linearizer_type), 0, 1},
1416       { sizeof(nvi_tx_linearizer_type), 0, 1},
1417       { sizeof(nvi_tx_comp_type), 0, 1},
1418       { sizeof(nvi_tx_comp_type), 0, 1},
1419       { sizeof(nvi_tx_comp_type), 0, 1},
1420       { sizeof(nvi_tx_comp_type), 0, 1},
1421       { sizeof(nvi_bc5_tx_lim_vs_freq_type), 0, 1},
1422       { sizeof(nvi_byte_type), 0, 1},
1423       { sizeof(nvi_byte_type), 0, 1},
1424       { sizeof(nvi_byte_type), 0, 1},
1425       { sizeof(nvi_byte_type), 0, 1},
1426       { sizeof(nvi_byte_type), 0, 1},
1427       { sizeof(nvi_byte_type), 0, 1},
1428       { sizeof(nvi_byte_type), 0, 1},
1429       { sizeof(nvi_byte_type), 0, 1},
1430       { sizeof(nvi_bc5_exp_hdet_vs_agc_type), 0, 1},
1431       { sizeof(nvi_dword_type), 0, 1},
1432       { sizeof(nvi_bc5_vco_coarse_tune_table_type), 0, 1},
1433       { sizeof(nvi_bc5_p1_rise_fall_off_type), 0, 1},
1434       { sizeof(nvi_c0_bc5_tx_cal_chan_type), 0, 1},
1435       { sizeof(nvi_c0_bc5_rx_cal_chan_type), 0, 1},
1436       { sizeof(nvi_c0_bc5_lna_1_offset_vs_freq_type), 0, 1},
1437       { sizeof(nvi_c0_bc5_lna_2_offset_vs_freq_type), 0, 1},
1438       { sizeof(nvi_c0_bc5_lna_3_offset_vs_freq_type), 0, 1},
1439       { sizeof(nvi_c0_bc5_lna_4_offset_vs_freq_type), 0, 1},
1440       { sizeof(nvi_int2_type), 0, 1},
1441       { sizeof(nvi_int2_type), 0, 1},
1442       { sizeof(nvi_int2_type), 0, 1},
1443       { sizeof(nvi_int2_type), 0, 1},
1444       { sizeof(nvi_byte_type), 0, 1},
1445       { sizeof(nvi_byte_type), 0, 1},
1446       { sizeof(nvi_int2_type), 0, 1},
1447       { sizeof(nvi_c0_bc5_vga_gain_offset_vs_freq_type), 0, 1},
1448       { sizeof(nvi_byte_type), 0, 1},
1449       { sizeof(nvi_int1_type), 0, 1},
1450       { sizeof(nvi_int1_type), 0, 1},
1451       { sizeof(nvi_int1_type), 0, 1},
1452       { sizeof(nvi_int1_type), 0, 1},
1453       { sizeof(nvi_int1_type), 0, 1},
1454       { sizeof(nvi_int1_type), 0, 1},
1455       { sizeof(nvi_int1_type), 0, 1},
1456       { sizeof(nvi_int1_type), 0, 1},
1457       { sizeof(nvi_byte_type), 0, 1},
1458       { sizeof(nvi_byte_type), 0, 1},
1459       { sizeof(nvi_byte_type), 0, 1},
1460       { sizeof(nvi_byte_type), 0, 1},
1461       { sizeof(nvi_c1_bc5_tx_cal_chan_type), 0, 1},
1462       { sizeof(nvi_c1_bc5_rx_cal_chan_type), 0, 1},
1463       { sizeof(nvi_c1_bc5_lna_1_offset_vs_freq_type), 0, 1},
1464       { sizeof(nvi_c1_bc5_lna_2_offset_vs_freq_type), 0, 1},
1465       { sizeof(nvi_c1_bc5_lna_3_offset_vs_freq_type), 0, 1},
1466       { sizeof(nvi_c1_bc5_lna_4_offset_vs_freq_type), 0, 1},
1467       { sizeof(nvi_int2_type), 0, 1},
1468       { sizeof(nvi_int2_type), 0, 1},
1469       { sizeof(nvi_int2_type), 0, 1},
1470       { sizeof(nvi_int2_type), 0, 1},
1471       { sizeof(nvi_byte_type), 0, 1},
1472       { sizeof(nvi_byte_type), 0, 1},
1473       { sizeof(nvi_int2_type), 0, 1},
1474       { sizeof(nvi_c1_bc5_vga_gain_offset_vs_freq_type), 0, 1},
1475       { sizeof(nvi_byte_type), 0, 1},
1476       { sizeof(nvi_int1_type), 0, 1},
1477       { sizeof(nvi_int1_type), 0, 1},
1478       { sizeof(nvi_int1_type), 0, 1},
1479       { sizeof(nvi_int1_type), 0, 1},
1480       { sizeof(nvi_int1_type), 0, 1},
1481       { sizeof(nvi_int1_type), 0, 1},
1482       { sizeof(nvi_int1_type), 0, 1},
1483       { sizeof(nvi_int1_type), 0, 1},
1484       { sizeof(nvi_byte_type), 0, 1},
1485       { sizeof(nvi_byte_type), 0, 1},
1486       { sizeof(nvi_byte_type), 0, 1},
1487       { sizeof(nvi_byte_type), 0, 1},
1488       { sizeof(nvi_int16_type), 0, 1},
1489       { 0, 0, 0},
1490       { sizeof(nvi_bc4_tx_lim_vs_temp_type), 0, 1},
1491       { sizeof(nvi_tx_linearizer_type), 0, 1},
1492       { sizeof(nvi_tx_linearizer_type), 0, 1},
1493       { sizeof(nvi_tx_linearizer_type), 0, 1},
1494       { sizeof(nvi_tx_linearizer_type), 0, 1},
1495       { sizeof(nvi_tx_comp_type), 0, 1},
1496       { sizeof(nvi_tx_comp_type), 0, 1},
1497       { sizeof(nvi_tx_comp_type), 0, 1},
1498       { sizeof(nvi_tx_comp_type), 0, 1},
1499       { sizeof(nvi_bc4_tx_lim_vs_freq_type), 0, 1},
1500       { sizeof(nvi_byte_type), 0, 1},
1501       { sizeof(nvi_byte_type), 0, 1},
1502       { sizeof(nvi_byte_type), 0, 1},
1503       { sizeof(nvi_byte_type), 0, 1},
1504       { sizeof(nvi_byte_type), 0, 1},
1505       { sizeof(nvi_byte_type), 0, 1},
1506       { sizeof(nvi_byte_type), 0, 1},
1507       { sizeof(nvi_byte_type), 0, 1},
1508       { sizeof(nvi_bc4_exp_hdet_vs_agc_type), 0, 1},
1509       { sizeof(nvi_dword_type), 0, 1},
1510       { sizeof(nvi_bc4_vco_coarse_tune_table_type), 0, 1},
1511       { sizeof(nvi_bc4_p1_rise_fall_off_type), 0, 1},
1512       { sizeof(nvi_c0_bc4_tx_cal_chan_type), 0, 1},
1513       { sizeof(nvi_c0_bc4_rx_cal_chan_type), 0, 1},
1514       { sizeof(nvi_c0_bc4_lna_1_offset_vs_freq_type), 0, 1},
1515       { sizeof(nvi_c0_bc4_lna_2_offset_vs_freq_type), 0, 1},
1516       { sizeof(nvi_c0_bc4_lna_3_offset_vs_freq_type), 0, 1},
1517       { sizeof(nvi_c0_bc4_lna_4_offset_vs_freq_type), 0, 1},
1518       { sizeof(nvi_int2_type), 0, 1},
1519       { sizeof(nvi_int2_type), 0, 1},
1520       { sizeof(nvi_int2_type), 0, 1},
1521       { sizeof(nvi_int2_type), 0, 1},
1522       { sizeof(nvi_byte_type), 0, 1},
1523       { sizeof(nvi_byte_type), 0, 1},
1524       { sizeof(nvi_int2_type), 0, 1},
1525       { sizeof(nvi_c0_bc4_vga_gain_offset_vs_freq_type), 0, 1},
1526       { sizeof(nvi_byte_type), 0, 1},
1527       { sizeof(nvi_int1_type), 0, 1},
1528       { sizeof(nvi_int1_type), 0, 1},
1529       { sizeof(nvi_int1_type), 0, 1},
1530       { sizeof(nvi_int1_type), 0, 1},
1531       { sizeof(nvi_int1_type), 0, 1},
1532       { sizeof(nvi_int1_type), 0, 1},
1533       { sizeof(nvi_int1_type), 0, 1},
1534       { sizeof(nvi_int1_type), 0, 1},
1535       { sizeof(nvi_byte_type), 0, 1},
1536       { sizeof(nvi_byte_type), 0, 1},
1537       { sizeof(nvi_byte_type), 0, 1},
1538       { sizeof(nvi_byte_type), 0, 1},
1539       { sizeof(nvi_c1_bc4_tx_cal_chan_type), 0, 1},
1540       { sizeof(nvi_c1_bc4_rx_cal_chan_type), 0, 1},
1541       { sizeof(nvi_c1_bc4_lna_1_offset_vs_freq_type), 0, 1},
1542       { sizeof(nvi_c1_bc4_lna_2_offset_vs_freq_type), 0, 1},
1543       { sizeof(nvi_c1_bc4_lna_3_offset_vs_freq_type), 0, 1},
1544       { sizeof(nvi_c1_bc4_lna_4_offset_vs_freq_type), 0, 1},
1545       { sizeof(nvi_int2_type), 0, 1},
1546       { sizeof(nvi_int2_type), 0, 1},
1547       { sizeof(nvi_int2_type), 0, 1},
1548       { sizeof(nvi_int2_type), 0, 1},
1549       { sizeof(nvi_byte_type), 0, 1},
1550       { sizeof(nvi_byte_type), 0, 1},
1551       { sizeof(nvi_int2_type), 0, 1},
1552       { sizeof(nvi_c1_bc4_vga_gain_offset_vs_freq_type), 0, 1},
1553       { sizeof(nvi_byte_type), 0, 1},
1554       { sizeof(nvi_int1_type), 0, 1},
1555       { sizeof(nvi_int1_type), 0, 1},
1556       { sizeof(nvi_int1_type), 0, 1},
1557       { sizeof(nvi_int1_type), 0, 1},
1558       { sizeof(nvi_int1_type), 0, 1},
1559       { sizeof(nvi_int1_type), 0, 1},
1560       { sizeof(nvi_int1_type), 0, 1},
1561       { sizeof(nvi_int1_type), 0, 1},
1562       { sizeof(nvi_byte_type), 0, 1},
1563       { sizeof(nvi_byte_type), 0, 1},
1564       { sizeof(nvi_byte_type), 0, 1},
1565       { sizeof(nvi_byte_type), 0, 1},
1566       { sizeof(nvi_int16_type), 0, 1},
1567       { 0, 0, 0},
1568       { sizeof(nvi_bc3_tx_lim_vs_temp_type), 0, 1},
1569       { sizeof(nvi_tx_linearizer_type), 0, 1},
1570       { sizeof(nvi_tx_linearizer_type), 0, 1},
1571       { sizeof(nvi_tx_linearizer_type), 0, 1},
1572       { sizeof(nvi_tx_linearizer_type), 0, 1},
1573       { sizeof(nvi_tx_comp_type), 0, 1},
1574       { sizeof(nvi_tx_comp_type), 0, 1},
1575       { sizeof(nvi_tx_comp_type), 0, 1},
1576       { sizeof(nvi_tx_comp_type), 0, 1},
1577       { 0, 0, 0},
1578       { sizeof(nvi_bc3_tx_lim_vs_freq_type), 0, 1},
1579       { sizeof(nvi_byte_type), 0, 1},
1580       { sizeof(nvi_byte_type), 0, 1},
1581       { sizeof(nvi_byte_type), 0, 1},
1582       { sizeof(nvi_byte_type), 0, 1},
1583       { sizeof(nvi_byte_type), 0, 1},
1584       { sizeof(nvi_byte_type), 0, 1},
1585       { sizeof(nvi_byte_type), 0, 1},
1586       { sizeof(nvi_byte_type), 0, 1},
1587       { sizeof(nvi_bc3_exp_hdet_vs_agc_type), 0, 1},
1588       { sizeof(nvi_dword_type), 0, 1},
1589       { sizeof(nvi_bc3_vco_coarse_tune_table_type), 0, 1},
1590       { sizeof(nvi_bc3_p1_rise_fall_off_type), 0, 1},
1591       { sizeof(nvi_c0_bc3_tx_cal_chan_type), 0, 1},
1592       { sizeof(nvi_c0_bc3_rx_cal_chan_type), 0, 1},
1593       { sizeof(nvi_c0_bc3_lna_1_offset_vs_freq_type), 0, 1},
1594       { sizeof(nvi_c0_bc3_lna_2_offset_vs_freq_type), 0, 1},
1595       { sizeof(nvi_c0_bc3_lna_3_offset_vs_freq_type), 0, 1},
1596       { sizeof(nvi_c0_bc3_lna_4_offset_vs_freq_type), 0, 1},
1597       { sizeof(nvi_int2_type), 0, 1},
1598       { sizeof(nvi_int2_type), 0, 1},
1599       { sizeof(nvi_int2_type), 0, 1},
1600       { sizeof(nvi_int2_type), 0, 1},
1601       { sizeof(nvi_byte_type), 0, 1},
1602       { sizeof(nvi_byte_type), 0, 1},
1603       { sizeof(nvi_int2_type), 0, 1},
1604       { sizeof(nvi_c0_bc3_vga_gain_offset_vs_freq_type), 0, 1},
1605       { sizeof(nvi_byte_type), 0, 1},
1606       { sizeof(nvi_int1_type), 0, 1},
1607       { sizeof(nvi_int1_type), 0, 1},
1608       { sizeof(nvi_int1_type), 0, 1},
1609       { sizeof(nvi_int1_type), 0, 1},
1610       { sizeof(nvi_int1_type), 0, 1},
1611       { sizeof(nvi_int1_type), 0, 1},
1612       { sizeof(nvi_int1_type), 0, 1},
1613       { sizeof(nvi_int1_type), 0, 1},
1614       { sizeof(nvi_byte_type), 0, 1},
1615       { sizeof(nvi_byte_type), 0, 1},
1616       { sizeof(nvi_byte_type), 0, 1},
1617       { sizeof(nvi_byte_type), 0, 1},
1618       { sizeof(nvi_c1_bc3_tx_cal_chan_type), 0, 1},
1619       { sizeof(nvi_c1_bc3_rx_cal_chan_type), 0, 1},
1620       { sizeof(nvi_c1_bc3_lna_1_offset_vs_freq_type), 0, 1},
1621       { sizeof(nvi_c1_bc3_lna_2_offset_vs_freq_type), 0, 1},
1622       { sizeof(nvi_c1_bc3_lna_3_offset_vs_freq_type), 0, 1},
1623       { sizeof(nvi_c1_bc3_lna_4_offset_vs_freq_type), 0, 1},
1624       { sizeof(nvi_int2_type), 0, 1},
1625       { sizeof(nvi_int2_type), 0, 1},
1626       { sizeof(nvi_int2_type), 0, 1},
1627       { sizeof(nvi_int2_type), 0, 1},
1628       { sizeof(nvi_byte_type), 0, 1},
1629       { sizeof(nvi_byte_type), 0, 1},
1630       { sizeof(nvi_int2_type), 0, 1},
1631       { sizeof(nvi_c1_bc3_vga_gain_offset_vs_freq_type), 0, 1},
1632       { sizeof(nvi_byte_type), 0, 1},
1633       { sizeof(nvi_int1_type), 0, 1},
1634       { sizeof(nvi_int1_type), 0, 1},
1635       { sizeof(nvi_int1_type), 0, 1},
1636       { sizeof(nvi_int1_type), 0, 1},
1637       { sizeof(nvi_int1_type), 0, 1},
1638       { sizeof(nvi_int1_type), 0, 1},
1639       { sizeof(nvi_int1_type), 0, 1},
1640       { sizeof(nvi_int1_type), 0, 1},
1641       { sizeof(nvi_byte_type), 0, 1},
1642       { sizeof(nvi_byte_type), 0, 1},
1643       { sizeof(nvi_byte_type), 0, 1},
1644       { sizeof(nvi_byte_type), 0, 1},
1645       { sizeof(nvi_int16_type), 0, 1},
1646       { 0, 0, 0},
1647       { sizeof(nvi_bc1_tx_lim_vs_temp_type), 0, 1},
1648       { sizeof(nvi_tx_linearizer_type), 0, 1},
1649       { sizeof(nvi_tx_linearizer_type), 0, 1},
1650       { sizeof(nvi_tx_linearizer_type), 0, 1},
1651       { sizeof(nvi_tx_linearizer_type), 0, 1},
1652       { sizeof(nvi_tx_comp_type), 0, 1},
1653       { sizeof(nvi_tx_comp_type), 0, 1},
1654       { sizeof(nvi_tx_comp_type), 0, 1},
1655       { sizeof(nvi_tx_comp_type), 0, 1},
1656       { sizeof(nvi_bc1_tx_lim_vs_freq_type), 0, 1},
1657       { sizeof(nvi_byte_type), 0, 1},
1658       { sizeof(nvi_byte_type), 0, 1},
1659       { sizeof(nvi_byte_type), 0, 1},
1660       { sizeof(nvi_byte_type), 0, 1},
1661       { sizeof(nvi_byte_type), 0, 1},
1662       { sizeof(nvi_byte_type), 0, 1},
1663       { sizeof(nvi_byte_type), 0, 1},
1664       { sizeof(nvi_byte_type), 0, 1},
1665       { sizeof(nvi_bc1_exp_hdet_vs_agc_type), 0, 1},
1666       { sizeof(nvi_dword_type), 0, 1},
1667       { sizeof(nvi_bc1_vco_coarse_tune_table_type), 0, 1},
1668       { sizeof(nvi_bc1_p1_rise_fall_off_type), 0, 1},
1669       { sizeof(nvi_c0_bc1_tx_cal_chan_type), 0, 1},
1670       { sizeof(nvi_c0_bc1_rx_cal_chan_type), 0, 1},
1671       { sizeof(nvi_c0_bc1_lna_1_offset_vs_freq_type), 0, 1},
1672       { sizeof(nvi_c0_bc1_lna_2_offset_vs_freq_type), 0, 1},
1673       { sizeof(nvi_c0_bc1_lna_3_offset_vs_freq_type), 0, 1},
1674       { sizeof(nvi_c0_bc1_lna_4_offset_vs_freq_type), 0, 1},
1675       { sizeof(nvi_int2_type), 0, 1},
1676       { sizeof(nvi_int2_type), 0, 1},
1677       { 0, 0, 0},
1678       { 0, 0, 0},
1679       { 0, 0, 0},
1680       { 0, 0, 0},
1681       { 0, 0, 0},
1682       { 0, 0, 0},
1683       { 0, 0, 0},
1684       { 0, 0, 0},
1685       { 0, 0, 0},
1686       { 0, 0, 0},
1687       { sizeof(nvi_int2_type), 0, 1},
1688       { sizeof(nvi_int2_type), 0, 1},
1689       { sizeof(nvi_byte_type), 0, 1},
1690       { sizeof(nvi_byte_type), 0, 1},
1691       { sizeof(nvi_int2_type), 0, 1},
1692       { sizeof(nvi_c0_bc1_vga_gain_offset_vs_freq_type), 0, 1},
1693       { sizeof(nvi_byte_type), 0, 1},
1694       { sizeof(nvi_int1_type), 0, 1},
1695       { sizeof(nvi_int1_type), 0, 1},
1696       { sizeof(nvi_int1_type), 0, 1},
1697       { sizeof(nvi_int1_type), 0, 1},
1698       { sizeof(nvi_int1_type), 0, 1},
1699       { sizeof(nvi_int1_type), 0, 1},
1700       { sizeof(nvi_int1_type), 0, 1},
1701       { sizeof(nvi_int1_type), 0, 1},
1702       { sizeof(nvi_byte_type), 0, 1},
1703       { sizeof(nvi_byte_type), 0, 1},
1704       { sizeof(nvi_byte_type), 0, 1},
1705       { sizeof(nvi_byte_type), 0, 1},
1706       { sizeof(nvi_c1_bc1_tx_cal_chan_type), 0, 1},
1707       { sizeof(nvi_c1_bc1_rx_cal_chan_type), 0, 1},
1708       { sizeof(nvi_c1_bc1_lna_1_offset_vs_freq_type), 0, 1},
1709       { 0, 0, 0},
1710       { sizeof(nvi_c1_bc1_lna_2_offset_vs_freq_type), 0, 1},
1711       { sizeof(nvi_c1_bc1_lna_3_offset_vs_freq_type), 0, 1},
1712       { sizeof(nvi_c1_bc1_lna_4_offset_vs_freq_type), 0, 1},
1713       { sizeof(nvi_int2_type), 0, 1},
1714       { sizeof(nvi_int2_type), 0, 1},
1715       { sizeof(nvi_int2_type), 0, 1},
1716       { sizeof(nvi_int2_type), 0, 1},
1717       { sizeof(nvi_byte_type), 0, 1},
1718       { sizeof(nvi_byte_type), 0, 1},
1719       { sizeof(nvi_int2_type), 0, 1},
1720       { sizeof(nvi_c1_bc1_vga_gain_offset_vs_freq_type), 0, 1},
1721       { sizeof(nvi_byte_type), 0, 1},
1722       { sizeof(nvi_int1_type), 0, 1},
1723       { sizeof(nvi_int1_type), 0, 1},
1724       { sizeof(nvi_int1_type), 0, 1},
1725       { sizeof(nvi_int1_type), 0, 1},
1726       { sizeof(nvi_int1_type), 0, 1},
1727       { sizeof(nvi_int1_type), 0, 1},
1728       { sizeof(nvi_int1_type), 0, 1},
1729       { sizeof(nvi_int1_type), 0, 1},
1730       { sizeof(nvi_byte_type), 0, 1},
1731       { sizeof(nvi_byte_type), 0, 1},
1732       { sizeof(nvi_byte_type), 0, 1},
1733       { sizeof(nvi_byte_type), 0, 1},
1734       { sizeof(nvi_int16_type), 0, 1},
1735       { 0, 0, 0},
1736       { sizeof(nvi_bc0_tx_lim_vs_temp_type), 0, 1},
1737       { sizeof(nvi_tx_linearizer_type), 0, 1},
1738       { sizeof(nvi_tx_linearizer_type), 0, 1},
1739       { sizeof(nvi_tx_linearizer_type), 0, 1},
1740       { sizeof(nvi_tx_linearizer_type), 0, 1},
1741       { sizeof(nvi_tx_comp_type), 0, 1},
1742       { sizeof(nvi_tx_comp_type), 0, 1},
1743       { sizeof(nvi_tx_comp_type), 0, 1},
1744       { sizeof(nvi_tx_comp_type), 0, 1},
1745       { sizeof(nvi_bc0_tx_lim_vs_freq_type), 0, 1},
1746       { sizeof(nvi_byte_type), 0, 1},
1747       { sizeof(nvi_byte_type), 0, 1},
1748       { sizeof(nvi_byte_type), 0, 1},
1749       { sizeof(nvi_byte_type), 0, 1},
1750       { sizeof(nvi_byte_type), 0, 1},
1751       { sizeof(nvi_byte_type), 0, 1},
1752       { sizeof(nvi_byte_type), 0, 1},
1753       { sizeof(nvi_byte_type), 0, 1},
1754       { sizeof(nvi_bc0_exp_hdet_vs_agc_type), 0, 1},
1755       { sizeof(nvi_dword_type), 0, 1},
1756       { sizeof(nvi_bc0_vco_coarse_tune_table_type), 0, 1},
1757       { sizeof(nvi_bc0_p1_rise_fall_off_type), 0, 1},
1758       { sizeof(nvi_c0_bc0_tx_cal_chan_type), 0, 1},
1759       { sizeof(nvi_c0_bc0_rx_cal_chan_type), 0, 1},
1760       { sizeof(nvi_c0_bc0_lna_1_offset_vs_freq_type), 0, 1},
1761       { sizeof(nvi_c0_bc0_lna_2_offset_vs_freq_type), 0, 1},
1762       { sizeof(nvi_c0_bc0_lna_3_offset_vs_freq_type), 0, 1},
1763       { sizeof(nvi_c0_bc0_lna_4_offset_vs_freq_type), 0, 1},
1764       { sizeof(nvi_int2_type), 0, 1},
1765       { sizeof(nvi_int2_type), 0, 1},
1766       { sizeof(nvi_int2_type), 0, 1},
1767       { sizeof(nvi_int2_type), 0, 1},
1768       { sizeof(nvi_byte_type), 0, 1},
1769       { sizeof(nvi_byte_type), 0, 1},
1770       { sizeof(nvi_int2_type), 0, 1},
1771       { sizeof(nvi_c0_bc0_vga_gain_offset_vs_freq_type), 0, 1},
1772       { sizeof(nvi_byte_type), 0, 1},
1773       { sizeof(nvi_int1_type), 0, 1},
1774       { sizeof(nvi_int1_type), 0, 1},
1775       { sizeof(nvi_int1_type), 0, 1},
1776       { sizeof(nvi_int1_type), 0, 1},
1777       { sizeof(nvi_int1_type), 0, 1},
1778       { sizeof(nvi_int1_type), 0, 1},
1779       { sizeof(nvi_int1_type), 0, 1},
1780       { sizeof(nvi_int1_type), 0, 1},
1781       { sizeof(nvi_byte_type), 0, 1},
1782       { sizeof(nvi_byte_type), 0, 1},
1783       { sizeof(nvi_byte_type), 0, 1},
1784       { sizeof(nvi_byte_type), 0, 1},
1785       { sizeof(nvi_c1_bc0_tx_cal_chan_type), 0, 1},
1786       { sizeof(nvi_c1_bc0_rx_cal_chan_type), 0, 1},
1787       { sizeof(nvi_c1_bc0_lna_1_offset_vs_freq_type), 0, 1},
1788       { sizeof(nvi_c1_bc0_lna_2_offset_vs_freq_type), 0, 1},
1789       { sizeof(nvi_c1_bc0_lna_3_offset_vs_freq_type), 0, 1},
1790       { sizeof(nvi_c1_bc0_lna_4_offset_vs_freq_type), 0, 1},
1791       { sizeof(nvi_int2_type), 0, 1},
1792       { sizeof(nvi_int2_type), 0, 1},
1793       { sizeof(nvi_int2_type), 0, 1},
1794       { sizeof(nvi_int2_type), 0, 1},
1795       { sizeof(nvi_byte_type), 0, 1},
1796       { sizeof(nvi_byte_type), 0, 1},
1797       { sizeof(nvi_int2_type), 0, 1},
1798       { sizeof(nvi_c1_bc0_vga_gain_offset_vs_freq_type), 0, 1},
1799       { sizeof(nvi_byte_type), 0, 1},
1800       { sizeof(nvi_int1_type), 0, 1},
1801       { sizeof(nvi_int1_type), 0, 1},
1802       { sizeof(nvi_int1_type), 0, 1},
1803       { sizeof(nvi_int1_type), 0, 1},
1804       { sizeof(nvi_int1_type), 0, 1},
1805       { sizeof(nvi_int1_type), 0, 1},
1806       { sizeof(nvi_int1_type), 0, 1},
1807       { sizeof(nvi_int1_type), 0, 1},
1808       { sizeof(nvi_byte_type), 0, 1},
1809       { sizeof(nvi_byte_type), 0, 1},
1810       { sizeof(nvi_byte_type), 0, 1},
1811       { sizeof(nvi_byte_type), 0, 1},
1812       { sizeof(nvi_uint8_type), 0, 1},
1813       { sizeof(nvi_uint8_type), 0, 1},
1814       { 0, 0, 0},
1815       { sizeof(nvi_rfr_vco_coarse_tuning_1900_type), 0, 1},
1816       { sizeof(nvi_uint16_type), 0, 1},
1817       { sizeof(nvi_uint16_type), 0, 1},
1818       { sizeof(nvi_uint16_type), 0, 1},
1819       { sizeof(nvi_uint16_type), 0, 1},
1820       { sizeof(nvi_boolean_type), 0, 1},
1821       { sizeof(nvi_boolean_type), 0, 1},
1822       { sizeof(nvi_int16_type), 0, 1},
1823       { sizeof(nvi_int16_type), 0, 1},
1824       { sizeof(nvi_boolean_type), 0, 1},
1825       { 0, 0, 0},
1826       { sizeof(nvi_boolean_type), 0, 1},
1827       { sizeof(nvi_ppp_ncp_remote_initiate_type), 3, 1},
1828       { sizeof(nvi_byte_type), 0, 1},
1829       { sizeof(nvi_byte_type), 0, 1},
1830       { sizeof(nvi_byte_type), 0, 1},
1831       { sizeof(nvi_boolean_type), 0, 1},
1832       { sizeof(nvi_uint32_type), 0, 1},
1833       { sizeof(nvi_byte_type), 0, 1},
1834       { sizeof(nvi_data_pkt_orig_str_type), 0, 1},
1835       { sizeof(nvi_int16_type), 0, 1},
1836       { sizeof(nvi_wcdma_800_vga_gain_offset_vs_freq_type), 0, 1},
1837       { sizeof(nvi_wcdma_800_vga_gain_offset_vs_temp_type), 0, 1},
1838       { sizeof(nvi_int16_type), 0, 1},
1839       { sizeof(nvi_int16_type), 0, 1},
1840       { sizeof(nvi_int16_type), 0, 1},
1841       { sizeof(nvi_int16_type), 0, 1},
1842       { sizeof(nvi_int16_type), 0, 1},
1843       { sizeof(nvi_int16_type), 0, 1},
1844       { sizeof(nvi_int16_type), 0, 1},
1845       { sizeof(nvi_int16_type), 0, 1},
1846       { sizeof(nvi_wcdma_800_lna_offset_vs_freq_2_type), 0, 1},
1847       { sizeof(nvi_wcdma_800_lna_offset_vs_freq_3_type), 0, 1},
1848       { sizeof(nvi_uint8_type), 0, 1},
1849       { sizeof(nvi_uint8_type), 0, 1},
1850       { sizeof(nvi_uint8_type), 0, 1},
1851       { sizeof(nvi_int16_type), 0, 1},
1852       { sizeof(nvi_int16_type), 0, 1},
1853       { sizeof(nvi_int8_type), 0, 1},
1854       { sizeof(nvi_int16_type), 0, 1},
1855       { sizeof(nvi_int16_type), 0, 1},
1856       { sizeof(nvi_int16_type), 0, 1},
1857       { sizeof(nvi_int16_type), 0, 1},
1858       { sizeof(nvi_uint8_type), 0, 1},
1859       { sizeof(nvi_uint16_type), 0, 1},
1860       { sizeof(nvi_int16_type), 0, 1},
1861       { sizeof(nvi_wcdma_800_lna_offset_vs_freq_type), 0, 1},
1862       { sizeof(nvi_int16_type), 0, 1},
1863       { sizeof(nvi_int16_type), 0, 1},
1864       { sizeof(nvi_uint8_type), 0, 1},
1865       { sizeof(nvi_wcdma_800_tx_lin_master_0_type), 0, 1},
1866       { sizeof(nvi_wcdma_800_tx_lin_master_1_type), 0, 1},
1867       { sizeof(nvi_wcdma_800_tx_comp_vs_freq_0_type), 0, 1},
1868       { sizeof(nvi_wcdma_800_tx_comp_vs_freq_1_type), 0, 1},
1869       { sizeof(nvi_wcdma_800_tx_lin_vs_temp_0_type), 0, 1},
1870       { sizeof(nvi_wcdma_800_tx_lin_vs_temp_1_type), 0, 1},
1871       { sizeof(nvi_wcdma_800_tx_slp_vs_temp_0_type), 0, 1},
1872       { 0, 0, 0},
1873       { 0, 0, 0},
1874       { 0, 0, 0},
1875       { 0, 0, 0},
1876       { 0, 0, 0},
1877       { 0, 0, 0},
1878       { 0, 0, 0},
1879       { 0, 0, 0},
1880       { 0, 0, 0},
1881       { sizeof(nvi_wcdma_800_tx_slp_vs_temp_1_type), 0, 1},
1882       { sizeof(nvi_uint16_type), 0, 1},
1883       { sizeof(nvi_uint16_type), 0, 1},
1884       { sizeof(nvi_wcdma_800_tx_lim_vs_temp_type), 0, 1},
1885       { sizeof(nvi_wcdma_800_tx_lim_vs_freq_type), 0, 1},
1886       { sizeof(nvi_uint8_type), 0, 1},
1887       { sizeof(nvi_wcdma_800_exp_hdet_vs_agc_type), 0, 1},
1888       { sizeof(nvi_uint8_type), 0, 1},
1889       { sizeof(nvi_uint8_type), 0, 1},
1890       { sizeof(nvi_uint32_type), 0, 1},
1891       { sizeof(nvi_uint16_type), 0, 1},
1892       { sizeof(nvi_uint16_type), 0, 1},
1893       { sizeof(nvi_uint16_type), 0, 1},
1894       { sizeof(nvi_uint16_type), 0, 1},
1895       { sizeof(nvi_uint16_type), 0, 1},
1896       { sizeof(nvi_byte_type), 0, 1},
1897       { sizeof(nvi_ps_ipv6_iid_type), 0, 1},
1898       { sizeof(nvi_uint64_type), 0, 1},
1899       { sizeof(nvi_byte_type), 0, 1},
1900       { sizeof(nvi_int1_type), 0, 1},
1901       { sizeof(nvi_int1_type), 0, 1},
1902       { sizeof(nvi_vco_temp_type), 0, 1},
1903       { sizeof(nvi_int16_type), 0, 1},
1904       { sizeof(nvi_uint16_type), 0, 1},
1905       { sizeof(nvi_uint8_type), 0, 1},
1906       { sizeof(nvi_uint32_type), 0, 1},
1907       { sizeof(nvi_uint8_type), 0, 1},
1908       { sizeof(nvi_uint8_type), 0, 1},
1909       { sizeof(nvi_int16_type), 0, 1},
1910       { sizeof(nvi_int16_type), 0, 1},
1911       { sizeof(nvi_int1_type), 0, 1},
1912       { sizeof(nvi_int16_type), 0, 1},
1913       { sizeof(nvi_uint8_type), 0, 1},
1914       { sizeof(nvi_word_type), 0, 1},
1915       { sizeof(nvi_rr_stored_last_best_arfcns_band_type), 0, 1},
1916       { sizeof(nvi_uint8_type), 0, 1},
1917       { sizeof(nvi_boolean_type), 0, 1},
1918       { sizeof(nvi_ip6_sm_config_type), 0, 1},
1919       { sizeof(nvi_c1_bc0_vco_coarse_tune_table_type), 0, 1},
1920       { sizeof(nvi_c1_bc1_vco_coarse_tune_table_type), 0, 1},
1921       { sizeof(nvi_c1_bc3_vco_coarse_tune_table_type), 0, 1},
1922       { sizeof(nvi_c1_bc4_vco_coarse_tune_table_type), 0, 1},
1923       { sizeof(nvi_c1_bc5_vco_coarse_tune_table_type), 0, 1},
1924       { sizeof(nvi_c1_bc6_vco_coarse_tune_table_type), 0, 1},
1925       { sizeof(nvi_byte_type), 0, 1},
1926       { sizeof(nvi_ipv6_address_type), 0, 1},
1927       { sizeof(nvi_ipv6_address_type), 0, 1},
1928       { sizeof(nvi_boolean_type), 0, 1},
1929       { sizeof(nvi_int16_type), 0, 1},
1930       { sizeof(nvi_int16_type), 0, 1},
1931       { sizeof(nvi_int16_type), 0, 1},
1932       { sizeof(nvi_int16_type), 0, 1},
1933       { sizeof(nvi_int16_type), 0, 1},
1934       { sizeof(nvi_uint32_type), 0, 1},
1935       { sizeof(nvi_uint32_type), 0, 1},
1936       { sizeof(nvi_uint32_type), 0, 1},
1937       { sizeof(nvi_uint32_type), 0, 1},
1938       { sizeof(nvi_uint32_type), 0, 1},
1939       { sizeof(nvi_uint32_type), 0, 1},
1940       { sizeof(nvi_uint32_type), 0, 1},
1941       { sizeof(nvi_uint32_type), 0, 1},
1942       { sizeof(nvi_uint32_type), 0, 1},
1943       { sizeof(nvi_uint32_type), 0, 1},
1944       { sizeof(nvi_uint32_type), 0, 1},
1945       { sizeof(nvi_byte_type), 0, 1},
1946       { sizeof(nvi_aagps_default_url_type), 0, 1},
1947       { sizeof(nvi_aagps_default_ip_address_type), 0, 1},
1948       { sizeof(nvi_byte_type), 0, 1},
1949       { 0, 0, 0},
1950       { sizeof(nvi_byte_type), 0, 1},
1951       { sizeof(nvi_byte_type), 0, 1},
1952       { sizeof(nvi_int16_type), 0, 1},
1953       { sizeof(nvi_boolean_type), 0, 1},
1954       { sizeof(nvi_uint32_type), 0, 1},
1955       { sizeof(nvi_byte_type), 0, 1},
1956       { sizeof(nvi_uint32_type), 0, 1},
1957       { sizeof(nvi_uint32_type), 0, 1},
1958       { sizeof(nvi_uint32_type), 0, 1},
1959       { 0, 0, 0},
1960       { 0, 0, 0},
1961       { sizeof(nvi_byte_type), 0, 1},
1962       { sizeof(nvi_byte_type), 0, 1},
1963       { sizeof(nvi_boolean_type), 0, 1},
1964       { sizeof(nvi_qword_type), 0, 1},
1965       { sizeof(nvi_byte_type), 0, 1},
1966       { sizeof(nvi_rf_antsel_gsm_default_type), 0, 1},
1967       { sizeof(nvi_rf_antsel_gsm_850_tx_type), 0, 1},
1968       { sizeof(nvi_rf_antsel_gsm_850_rx_type), 0, 1},
1969       { sizeof(nvi_rf_antsel_gsm_900_tx_type), 0, 1},
1970       { sizeof(nvi_rf_antsel_gsm_900_rx_type), 0, 1},
1971       { sizeof(nvi_rf_antsel_gsm_1800_tx_type), 0, 1},
1972       { sizeof(nvi_rf_antsel_gsm_1800_rx_type), 0, 1},
1973       { sizeof(nvi_rf_antsel_gsm_1900_tx_type), 0, 1},
1974       { sizeof(nvi_rf_antsel_gsm_1900_rx_type), 0, 1},
1975       { sizeof(nvi_rf_antsel_umts_800_type), 0, 1},
1976       { sizeof(nvi_rf_antsel_umts_1900_type), 0, 1},
1977       { sizeof(nvi_rf_antsel_umts_2100_type), 0, 1},
1978       { sizeof(nvi_boolean_type), 0, 1},
1979       { sizeof(nvi_prl_pref_type), 2, 1},
1980       { sizeof(nvi_uint16_type), 0, 1},
1981       { sizeof(nvi_byte_type), 0, 1},
1982       { sizeof(nvi_uint32_type), 0, 1},
1983       { sizeof(nvi_uint8_type), 0, 1},
1984       { sizeof(nvi_int16_type), 0, 1},
1985       { sizeof(nvi_int16_type), 0, 1},
1986       { sizeof(nvi_int16_type), 0, 1},
1987       { sizeof(nvi_int16_type), 0, 1},
1988       { sizeof(nvi_int16_type), 0, 1},
1989       { sizeof(nvi_int16_type), 0, 1},
1990       { sizeof(nvi_int16_type), 0, 1},
1991       { sizeof(nvi_int16_type), 0, 1},
1992       { sizeof(nvi_wcdma_tx_cal_chan_type), 0, 1},
1993       { sizeof(nvi_wcdma_rx_cal_chan_type), 0, 1},
1994       { sizeof(nvi_wcdma_1900_tx_cal_chan_type), 0, 1},
1995       { sizeof(nvi_wcdma_1900_rx_cal_chan_type), 0, 1},
1996       { sizeof(nvi_wcdma_800_tx_cal_chan_type), 0, 1},
1997       { sizeof(nvi_wcdma_800_rx_cal_chan_type), 0, 1},
1998       { sizeof(nvi_dword_type), 0, 1},
1999       { sizeof(nvi_dword_type), 0, 1},
2000       { sizeof(nvi_brew_bkey_type), 0, 1},
2001       { sizeof(nvi_brew_server_type), 0, 1},
2002       { sizeof(nvi_word_type), 0, 1},
2003       { sizeof(nvi_dword_type), 0, 1},
2004       { sizeof(nvi_dword_type), 0, 1},
2005       { sizeof(nvi_brew_subscriber_id_type), 0, 1},
2006       { sizeof(nvi_int16_type), 0, 1},
2007       { sizeof(nvi_int16_type), 0, 1},
2008       { sizeof(nvi_int16_type), 0, 1},
2009       { sizeof(nvi_uint32_type), 0, 1},
2010       { sizeof(nvi_uint32_type), 0, 1},
2011       { sizeof(nvi_uint32_type), 0, 1},
2012       { sizeof(nvi_uint32_type), 0, 1},
2013       { sizeof(nvi_uint8_type), 0, 1},
2014       { sizeof(nvi_uint8_type), 0, 1},
2015       { sizeof(nvi_uint8_type), 0, 1},
2016       { sizeof(nvi_uint16_type), 0, 1},
2017       { sizeof(nvi_boolean_type), 0, 1},
2018       { sizeof(nvi_uint32_type), 0, 1},
2019       { sizeof(nvi_uint8_type), 0, 1},
2020       { sizeof(nvi_uint8_type), 0, 1},
2021       { sizeof(nvi_wlan_tech_pref_type), 2, 1},
2022       { sizeof(nvi_uint32_type), 0, 1},
2023       { sizeof(nvi_uint8_type), 0, 1},
2024       { sizeof(nvi_wlan_scan_pref_type), 2, 1},
2025       { sizeof(nvi_uint8_type), 0, 1},
2026       { sizeof(nvi_uint8_type), 0, 1},
2027       { sizeof(nvi_uint8_type), 0, 1},
2028       { sizeof(nvi_uint8_type), 0, 1},
2029       { sizeof(nvi_uint8_type), 0, 1},
2030       { sizeof(nvi_wcdma_tx_lin_master_2_type), 0, 1},
2031       { sizeof(nvi_wcdma_tx_lin_master_3_type), 0, 1},
2032       { sizeof(nvi_wcdma_tx_comp_vs_freq_2_type), 0, 1},
2033       { sizeof(nvi_wcdma_tx_comp_vs_freq_3_type), 0, 1},
2034       { sizeof(nvi_wcdma_tx_lin_vs_temp_2_type), 0, 1},
2035       { sizeof(nvi_wcdma_tx_lin_vs_temp_3_type), 0, 1},
2036       { sizeof(nvi_wcdma_tx_slp_vs_temp_2_type), 0, 1},
2037       { sizeof(nvi_wcdma_tx_slp_vs_temp_3_type), 0, 1},
2038       { sizeof(nvi_uint16_type), 0, 1},
2039       { sizeof(nvi_uint16_type), 0, 1},
2040       { sizeof(nvi_uint16_type), 0, 1},
2041       { sizeof(nvi_uint16_type), 0, 1},
2042       { sizeof(nvi_int16_type), 0, 1},
2043       { sizeof(nvi_int16_type), 0, 1},
2044       { sizeof(nvi_int16_type), 0, 1},
2045       { sizeof(nvi_int16_type), 0, 1},
2046       { sizeof(nvi_int16_type), 0, 1},
2047       { sizeof(nvi_int16_type), 0, 1},
2048       { sizeof(nvi_int16_type), 0, 1},
2049       { sizeof(nvi_int16_type), 0, 1},
2050       { sizeof(nvi_wcdma_pa_range_map_type), 0, 1},
2051       { sizeof(nvi_wcdma_1900_tx_lin_master_2_type), 0, 1},
2052       { sizeof(nvi_wcdma_1900_tx_lin_master_3_type), 0, 1},
2053       { sizeof(nvi_wcdma_1900_tx_comp_vs_freq_2_type), 0, 1},
2054       { sizeof(nvi_wcdma_1900_tx_comp_vs_freq_3_type), 0, 1},
2055       { sizeof(nvi_wcdma_1900_tx_lin_vs_temp_2_type), 0, 1},
2056       { sizeof(nvi_wcdma_1900_tx_lin_vs_temp_3_type), 0, 1},
2057       { sizeof(nvi_wcdma_1900_tx_slp_vs_temp_2_type), 0, 1},
2058       { sizeof(nvi_wcdma_1900_tx_slp_vs_temp_3_type), 0, 1},
2059       { sizeof(nvi_uint16_type), 0, 1},
2060       { sizeof(nvi_uint16_type), 0, 1},
2061       { sizeof(nvi_uint16_type), 0, 1},
2062       { sizeof(nvi_uint16_type), 0, 1},
2063       { sizeof(nvi_int16_type), 0, 1},
2064       { sizeof(nvi_int16_type), 0, 1},
2065       { sizeof(nvi_int16_type), 0, 1},
2066       { sizeof(nvi_int16_type), 0, 1},
2067       { sizeof(nvi_uint16_type), 0, 1},
2068       { sizeof(nvi_uint16_type), 0, 1},
2069       { sizeof(nvi_uint16_type), 0, 1},
2070       { sizeof(nvi_uint16_type), 0, 1},
2071       { sizeof(nvi_int16_type), 0, 1},
2072       { sizeof(nvi_int16_type), 0, 1},
2073       { sizeof(nvi_int16_type), 0, 1},
2074       { sizeof(nvi_int16_type), 0, 1},
2075       { sizeof(nvi_wcdma_1900_pa_range_map_type), 0, 1},
2076       { sizeof(nvi_wcdma_800_tx_lin_master_2_type), 0, 1},
2077       { sizeof(nvi_wcdma_800_tx_lin_master_3_type), 0, 1},
2078       { sizeof(nvi_wcdma_800_tx_comp_vs_freq_2_type), 0, 1},
2079       { sizeof(nvi_wcdma_800_tx_comp_vs_freq_3_type), 0, 1},
2080       { sizeof(nvi_wcdma_800_tx_lin_vs_temp_2_type), 0, 1},
2081       { sizeof(nvi_wcdma_800_tx_lin_vs_temp_3_type), 0, 1},
2082       { sizeof(nvi_wcdma_800_tx_slp_vs_temp_2_type), 0, 1},
2083       { sizeof(nvi_wcdma_800_tx_slp_vs_temp_3_type), 0, 1},
2084       { sizeof(nvi_uint16_type), 0, 1},
2085       { sizeof(nvi_uint16_type), 0, 1},
2086       { sizeof(nvi_uint16_type), 0, 1},
2087       { sizeof(nvi_uint16_type), 0, 1},
2088       { sizeof(nvi_int16_type), 0, 1},
2089       { sizeof(nvi_int16_type), 0, 1},
2090       { sizeof(nvi_int16_type), 0, 1},
2091       { sizeof(nvi_int16_type), 0, 1},
2092       { sizeof(nvi_uint16_type), 0, 1},
2093       { sizeof(nvi_uint16_type), 0, 1},
2094       { sizeof(nvi_uint16_type), 0, 1},
2095       { sizeof(nvi_uint16_type), 0, 1},
2096       { sizeof(nvi_int16_type), 0, 1},
2097       { sizeof(nvi_int16_type), 0, 1},
2098       { sizeof(nvi_int16_type), 0, 1},
2099       { sizeof(nvi_int16_type), 0, 1},
2100       { sizeof(nvi_wcdma_800_pa_range_map_type), 0, 1},
2101       { sizeof(nvi_uint8_type), 0, 1},
2102       { sizeof(nvi_uint8_type), 0, 1},
2103       { sizeof(nvi_uint8_type), 0, 1},
2104       { sizeof(nvi_uint8_type), 0, 1},
2105       { sizeof(nvi_uint8_type), 0, 1},
2106       { sizeof(nvi_uint8_type), 0, 1},
2107       { sizeof(nvi_gsm_prui_00_type), 0, 1},
2108       { sizeof(nvi_gsm_prui_01_type), 0, 1},
2109       { sizeof(nvi_gsm_prui_02_type), 0, 1},
2110       { sizeof(nvi_gsm_prui_03_type), 0, 1},
2111       { sizeof(nvi_gsm_prui_04_type), 0, 1},
2112       { sizeof(nvi_gsm_prui_05_type), 0, 1},
2113       { sizeof(nvi_gsm_prui_06_type), 0, 1},
2114       { sizeof(nvi_gsm_prui_07_type), 0, 1},
2115       { sizeof(nvi_gsm_prui_08_type), 0, 1},
2116       { sizeof(nvi_gsm_prui_09_type), 0, 1},
2117       { sizeof(nvi_gsm_prui_10_type), 0, 1},
2118       { sizeof(nvi_gsm_prdi_00_type), 0, 1},
2119       { sizeof(nvi_gsm_prdi_01_type), 0, 1},
2120       { sizeof(nvi_gsm_prdi_02_type), 0, 1},
2121       { sizeof(nvi_gsm_prdi_03_type), 0, 1},
2122       { sizeof(nvi_gsm_prdi_04_type), 0, 1},
2123       { sizeof(nvi_gsm_prdi_05_type), 0, 1},
2124       { sizeof(nvi_gsm_prdi_06_type), 0, 1},
2125       { sizeof(nvi_gsm_prdi_07_type), 0, 1},
2126       { sizeof(nvi_gsm_prdi_08_type), 0, 1},
2127       { sizeof(nvi_gsm_prdi_09_type), 0, 1},
2128       { sizeof(nvi_gsm_prdi_10_type), 0, 1},
2129       { sizeof(nvi_gsm_prdi_11_type), 0, 1},
2130       { sizeof(nvi_dcs_prui_00_type), 0, 1},
2131       { sizeof(nvi_dcs_prui_01_type), 0, 1},
2132       { sizeof(nvi_dcs_prui_02_type), 0, 1},
2133       { sizeof(nvi_dcs_prui_03_type), 0, 1},
2134       { sizeof(nvi_dcs_prui_04_type), 0, 1},
2135       { sizeof(nvi_dcs_prui_05_type), 0, 1},
2136       { sizeof(nvi_dcs_prui_06_type), 0, 1},
2137       { sizeof(nvi_dcs_prui_07_type), 0, 1},
2138       { sizeof(nvi_dcs_prui_08_type), 0, 1},
2139       { sizeof(nvi_dcs_prui_09_type), 0, 1},
2140       { sizeof(nvi_dcs_prui_10_type), 0, 1},
2141       { sizeof(nvi_dcs_prui_11_type), 0, 1},
2142       { sizeof(nvi_dcs_prui_12_type), 0, 1},
2143       { sizeof(nvi_dcs_prdi_00_type), 0, 1},
2144       { sizeof(nvi_dcs_prdi_01_type), 0, 1},
2145       { sizeof(nvi_dcs_prdi_02_type), 0, 1},
2146       { sizeof(nvi_dcs_prdi_03_type), 0, 1},
2147       { sizeof(nvi_dcs_prdi_04_type), 0, 1},
2148       { sizeof(nvi_dcs_prdi_05_type), 0, 1},
2149       { sizeof(nvi_dcs_prdi_06_type), 0, 1},
2150       { sizeof(nvi_dcs_prdi_07_type), 0, 1},
2151       { sizeof(nvi_dcs_prdi_08_type), 0, 1},
2152       { sizeof(nvi_dcs_prdi_09_type), 0, 1},
2153       { sizeof(nvi_dcs_prdi_10_type), 0, 1},
2154       { sizeof(nvi_dcs_prdi_11_type), 0, 1},
2155       { sizeof(nvi_dcs_prdi_12_type), 0, 1},
2156       { sizeof(nvi_gsm_1900_prui_00_type), 0, 1},
2157       { sizeof(nvi_gsm_1900_prui_01_type), 0, 1},
2158       { sizeof(nvi_gsm_1900_prui_02_type), 0, 1},
2159       { sizeof(nvi_gsm_1900_prui_03_type), 0, 1},
2160       { sizeof(nvi_gsm_1900_prui_04_type), 0, 1},
2161       { sizeof(nvi_gsm_1900_prui_05_type), 0, 1},
2162       { sizeof(nvi_gsm_1900_prui_06_type), 0, 1},
2163       { sizeof(nvi_gsm_1900_prui_07_type), 0, 1},
2164       { sizeof(nvi_gsm_1900_prui_08_type), 0, 1},
2165       { sizeof(nvi_gsm_1900_prui_09_type), 0, 1},
2166       { sizeof(nvi_gsm_1900_prui_10_type), 0, 1},
2167       { sizeof(nvi_gsm_1900_prui_11_type), 0, 1},
2168       { sizeof(nvi_gsm_1900_prui_12_type), 0, 1},
2169       { sizeof(nvi_gsm_1900_prdi_02_type), 0, 1},
2170       { sizeof(nvi_gsm_1900_prdi_03_type), 0, 1},
2171       { sizeof(nvi_gsm_1900_prdi_04_type), 0, 1},
2172       { sizeof(nvi_gsm_1900_prdi_05_type), 0, 1},
2173       { sizeof(nvi_gsm_1900_prdi_06_type), 0, 1},
2174       { sizeof(nvi_gsm_1900_prdi_07_type), 0, 1},
2175       { sizeof(nvi_gsm_1900_prdi_09_type), 0, 1},
2176       { sizeof(nvi_gsm_1900_prdi_10_type), 0, 1},
2177       { sizeof(nvi_gsm_1900_prdi_12_type), 0, 1},
2178       { sizeof(nvi_gsm_vl_tl_brui_14_type), 0, 1},
2179       { sizeof(nvi_gsm_vl_tl_brui_13_type), 0, 1},
2180       { sizeof(nvi_gsm_vl_tl_brui_12_type), 0, 1},
2181       { sizeof(nvi_gsm_vl_tl_brdi_14_type), 0, 1},
2182       { sizeof(nvi_gsm_vl_tl_brdi_13_type), 0, 1},
2183       { sizeof(nvi_gsm_vl_tl_brdi_12_type), 0, 1},
2184       { sizeof(nvi_dcs_vl_tl_brui_15_type), 0, 1},
2185       { sizeof(nvi_dcs_vl_tl_brui_14_type), 0, 1},
2186       { sizeof(nvi_dcs_vl_tl_brui_13_type), 0, 1},
2187       { sizeof(nvi_dcs_vl_tl_brdi_15_type), 0, 1},
2188       { sizeof(nvi_dcs_vl_tl_brdi_14_type), 0, 1},
2189       { sizeof(nvi_dcs_vl_tl_brdi_13_type), 0, 1},
2190       { sizeof(nvi_gsm_1900_vl_tl_brui_15_type), 0, 1},
2191       { sizeof(nvi_gsm_1900_vl_tl_brui_14_type), 0, 1},
2192       { sizeof(nvi_gsm_1900_vl_tl_brui_13_type), 0, 1},
2193       { sizeof(nvi_gsm_1900_vl_tl_brdi_15_type), 0, 1},
2194       { sizeof(nvi_gsm_1900_vl_tl_brdi_14_type), 0, 1},
2195       { sizeof(nvi_gsm_1900_vl_tl_brdi_13_type), 0, 1},
2196       { sizeof(nvi_gsm_vm_tl_brui_14_type), 0, 1},
2197       { sizeof(nvi_gsm_vm_tl_brui_13_type), 0, 1},
2198       { sizeof(nvi_gsm_vm_tl_brui_12_type), 0, 1},
2199       { sizeof(nvi_gsm_vm_tl_brdi_14_type), 0, 1},
2200       { sizeof(nvi_gsm_vm_tl_brdi_13_type), 0, 1},
2201       { sizeof(nvi_gsm_vm_tl_brdi_12_type), 0, 1},
2202       { sizeof(nvi_dcs_vm_tl_brui_15_type), 0, 1},
2203       { sizeof(nvi_dcs_vm_tl_brui_14_type), 0, 1},
2204       { sizeof(nvi_dcs_vm_tl_brui_13_type), 0, 1},
2205       { sizeof(nvi_dcs_vm_tl_brdi_15_type), 0, 1},
2206       { sizeof(nvi_dcs_vm_tl_brdi_14_type), 0, 1},
2207       { sizeof(nvi_dcs_vm_tl_brdi_13_type), 0, 1},
2208       { sizeof(nvi_gsm_1900_vm_tl_brui_15_type), 0, 1},
2209       { sizeof(nvi_gsm_1900_vm_tl_brui_14_type), 0, 1},
2210       { sizeof(nvi_gsm_1900_vm_tl_brui_13_type), 0, 1},
2211       { sizeof(nvi_gsm_1900_vm_tl_brdi_15_type), 0, 1},
2212       { sizeof(nvi_gsm_1900_vm_tl_brdi_14_type), 0, 1},
2213       { sizeof(nvi_gsm_1900_vm_tl_brdi_13_type), 0, 1},
2214       { sizeof(nvi_gsm_vh_tl_brui_14_type), 0, 1},
2215       { sizeof(nvi_gsm_vh_tl_brui_13_type), 0, 1},
2216       { sizeof(nvi_gsm_vh_tl_brui_12_type), 0, 1},
2217       { sizeof(nvi_gsm_vh_tl_brdi_14_type), 0, 1},
2218       { sizeof(nvi_gsm_vh_tl_brdi_13_type), 0, 1},
2219       { sizeof(nvi_gsm_vh_tl_brdi_12_type), 0, 1},
2220       { sizeof(nvi_dcs_vh_tl_brui_15_type), 0, 1},
2221       { sizeof(nvi_dcs_vh_tl_brui_14_type), 0, 1},
2222       { sizeof(nvi_dcs_vh_tl_brui_13_type), 0, 1},
2223       { sizeof(nvi_dcs_vh_tl_brdi_15_type), 0, 1},
2224       { sizeof(nvi_dcs_vh_tl_brdi_14_type), 0, 1},
2225       { sizeof(nvi_dcs_vh_tl_brdi_13_type), 0, 1},
2226       { sizeof(nvi_gsm_1900_vh_tl_brui_15_type), 0, 1},
2227       { sizeof(nvi_gsm_1900_vh_tl_brui_14_type), 0, 1},
2228       { sizeof(nvi_gsm_1900_vh_tl_brui_13_type), 0, 1},
2229       { sizeof(nvi_gsm_1900_vh_tl_brdi_15_type), 0, 1},
2230       { sizeof(nvi_gsm_1900_vh_tl_brdi_14_type), 0, 1},
2231       { sizeof(nvi_gsm_1900_vh_tl_brdi_13_type), 0, 1},
2232       { sizeof(nvi_gsm_vl_tm_brui_14_type), 0, 1},
2233       { sizeof(nvi_gsm_vl_tm_brui_13_type), 0, 1},
2234       { sizeof(nvi_gsm_vl_tm_brui_12_type), 0, 1},
2235       { sizeof(nvi_gsm_vl_tm_brdi_14_type), 0, 1},
2236       { sizeof(nvi_gsm_vl_tm_brdi_13_type), 0, 1},
2237       { sizeof(nvi_gsm_vl_tm_brdi_12_type), 0, 1},
2238       { sizeof(nvi_dcs_vl_tm_brui_15_type), 0, 1},
2239       { sizeof(nvi_dcs_vl_tm_brui_14_type), 0, 1},
2240       { sizeof(nvi_dcs_vl_tm_brui_13_type), 0, 1},
2241       { sizeof(nvi_dcs_vl_tm_brdi_15_type), 0, 1},
2242       { sizeof(nvi_dcs_vl_tm_brdi_14_type), 0, 1},
2243       { sizeof(nvi_dcs_vl_tm_brdi_13_type), 0, 1},
2244       { sizeof(nvi_gsm_1900_vl_tm_brui_15_type), 0, 1},
2245       { sizeof(nvi_gsm_1900_vl_tm_brui_14_type), 0, 1},
2246       { sizeof(nvi_gsm_1900_vl_tm_brui_13_type), 0, 1},
2247       { sizeof(nvi_gsm_1900_vl_tm_brdi_15_type), 0, 1},
2248       { sizeof(nvi_gsm_1900_vl_tm_brdi_14_type), 0, 1},
2249       { sizeof(nvi_gsm_1900_vl_tm_brdi_13_type), 0, 1},
2250       { sizeof(nvi_gsm_vm_tm_brui_14_type), 0, 1},
2251       { sizeof(nvi_gsm_vm_tm_brui_13_type), 0, 1},
2252       { sizeof(nvi_gsm_vm_tm_brui_12_type), 0, 1},
2253       { sizeof(nvi_gsm_vm_tm_brdi_14_type), 0, 1},
2254       { sizeof(nvi_gsm_vm_tm_brdi_13_type), 0, 1},
2255       { sizeof(nvi_gsm_vm_tm_brdi_12_type), 0, 1},
2256       { sizeof(nvi_dcs_vm_tm_brui_15_type), 0, 1},
2257       { sizeof(nvi_dcs_vm_tm_brui_14_type), 0, 1},
2258       { sizeof(nvi_dcs_vm_tm_brui_13_type), 0, 1},
2259       { sizeof(nvi_dcs_vm_tm_brdi_15_type), 0, 1},
2260       { sizeof(nvi_dcs_vm_tm_brdi_14_type), 0, 1},
2261       { sizeof(nvi_dcs_vm_tm_brdi_13_type), 0, 1},
2262       { sizeof(nvi_gsm_1900_vm_tm_brui_15_type), 0, 1},
2263       { sizeof(nvi_gsm_1900_vm_tm_brui_14_type), 0, 1},
2264       { sizeof(nvi_gsm_1900_vm_tm_brui_13_type), 0, 1},
2265       { sizeof(nvi_gsm_1900_vm_tm_brdi_15_type), 0, 1},
2266       { sizeof(nvi_gsm_1900_vm_tm_brdi_14_type), 0, 1},
2267       { sizeof(nvi_gsm_1900_vm_tm_brdi_13_type), 0, 1},
2268       { sizeof(nvi_gsm_vh_tm_brui_14_type), 0, 1},
2269       { sizeof(nvi_gsm_vh_tm_brui_13_type), 0, 1},
2270       { sizeof(nvi_gsm_vh_tm_brui_12_type), 0, 1},
2271       { sizeof(nvi_gsm_vh_tm_brdi_14_type), 0, 1},
2272       { sizeof(nvi_gsm_vh_tm_brdi_13_type), 0, 1},
2273       { sizeof(nvi_gsm_vh_tm_brdi_12_type), 0, 1},
2274       { sizeof(nvi_dcs_vh_tm_brui_15_type), 0, 1},
2275       { sizeof(nvi_dcs_vh_tm_brui_14_type), 0, 1},
2276       { sizeof(nvi_dcs_vh_tm_brui_13_type), 0, 1},
2277       { sizeof(nvi_dcs_vh_tm_brdi_15_type), 0, 1},
2278       { sizeof(nvi_dcs_vh_tm_brdi_14_type), 0, 1},
2279       { sizeof(nvi_dcs_vh_tm_brdi_13_type), 0, 1},
2280       { sizeof(nvi_gsm_1900_vh_tm_brui_15_type), 0, 1},
2281       { sizeof(nvi_gsm_1900_vh_tm_brui_14_type), 0, 1},
2282       { sizeof(nvi_gsm_1900_vh_tm_brui_13_type), 0, 1},
2283       { sizeof(nvi_gsm_1900_vh_tm_brdi_15_type), 0, 1},
2284       { sizeof(nvi_gsm_1900_vh_tm_brdi_14_type), 0, 1},
2285       { sizeof(nvi_gsm_1900_vh_tm_brdi_13_type), 0, 1},
2286       { sizeof(nvi_gsm_vl_th_brui_14_type), 0, 1},
2287       { sizeof(nvi_gsm_vl_th_brui_13_type), 0, 1},
2288       { sizeof(nvi_gsm_vl_th_brui_12_type), 0, 1},
2289       { sizeof(nvi_gsm_vl_th_brdi_14_type), 0, 1},
2290       { sizeof(nvi_gsm_vl_th_brdi_13_type), 0, 1},
2291       { sizeof(nvi_gsm_vl_th_brdi_12_type), 0, 1},
2292       { sizeof(nvi_dcs_vl_th_brui_15_type), 0, 1},
2293       { sizeof(nvi_dcs_vl_th_brui_14_type), 0, 1},
2294       { sizeof(nvi_dcs_vl_th_brui_13_type), 0, 1},
2295       { sizeof(nvi_dcs_vl_th_brdi_15_type), 0, 1},
2296       { sizeof(nvi_dcs_vl_th_brdi_14_type), 0, 1},
2297       { sizeof(nvi_dcs_vl_th_brdi_13_type), 0, 1},
2298       { sizeof(nvi_gsm_1900_vl_th_brui_15_type), 0, 1},
2299       { sizeof(nvi_gsm_1900_vl_th_brui_14_type), 0, 1},
2300       { sizeof(nvi_gsm_1900_vl_th_brui_13_type), 0, 1},
2301       { sizeof(nvi_gsm_1900_vl_th_brdi_15_type), 0, 1},
2302       { sizeof(nvi_gsm_1900_vl_th_brdi_14_type), 0, 1},
2303       { sizeof(nvi_gsm_1900_vl_th_brdi_13_type), 0, 1},
2304       { sizeof(nvi_gsm_vm_th_brui_14_type), 0, 1},
2305       { sizeof(nvi_gsm_vm_th_brui_13_type), 0, 1},
2306       { sizeof(nvi_gsm_vm_th_brui_12_type), 0, 1},
2307       { sizeof(nvi_gsm_vm_th_brdi_14_type), 0, 1},
2308       { sizeof(nvi_gsm_vm_th_brdi_13_type), 0, 1},
2309       { sizeof(nvi_gsm_vm_th_brdi_12_type), 0, 1},
2310       { sizeof(nvi_dcs_vm_th_brui_15_type), 0, 1},
2311       { sizeof(nvi_dcs_vm_th_brui_14_type), 0, 1},
2312       { sizeof(nvi_dcs_vm_th_brui_13_type), 0, 1},
2313       { sizeof(nvi_dcs_vm_th_brdi_15_type), 0, 1},
2314       { sizeof(nvi_dcs_vm_th_brdi_14_type), 0, 1},
2315       { sizeof(nvi_dcs_vm_th_brdi_13_type), 0, 1},
2316       { sizeof(nvi_gsm_1900_vm_th_brui_15_type), 0, 1},
2317       { sizeof(nvi_gsm_1900_vm_th_brui_14_type), 0, 1},
2318       { sizeof(nvi_gsm_1900_vm_th_brui_13_type), 0, 1},
2319       { sizeof(nvi_gsm_1900_vm_th_brdi_15_type), 0, 1},
2320       { sizeof(nvi_gsm_1900_vm_th_brdi_14_type), 0, 1},
2321       { sizeof(nvi_gsm_1900_vm_th_brdi_13_type), 0, 1},
2322       { sizeof(nvi_gsm_vh_th_brui_14_type), 0, 1},
2323       { sizeof(nvi_gsm_vh_th_brui_13_type), 0, 1},
2324       { sizeof(nvi_gsm_vh_th_brui_12_type), 0, 1},
2325       { sizeof(nvi_gsm_vh_th_brdi_14_type), 0, 1},
2326       { sizeof(nvi_gsm_vh_th_brdi_13_type), 0, 1},
2327       { sizeof(nvi_gsm_vh_th_brdi_12_type), 0, 1},
2328       { sizeof(nvi_dcs_vh_th_brui_15_type), 0, 1},
2329       { sizeof(nvi_dcs_vh_th_brui_14_type), 0, 1},
2330       { sizeof(nvi_dcs_vh_th_brui_13_type), 0, 1},
2331       { sizeof(nvi_dcs_vh_th_brdi_15_type), 0, 1},
2332       { sizeof(nvi_dcs_vh_th_brdi_14_type), 0, 1},
2333       { sizeof(nvi_dcs_vh_th_brdi_13_type), 0, 1},
2334       { sizeof(nvi_gsm_1900_vh_th_brui_15_type), 0, 1},
2335       { sizeof(nvi_gsm_1900_vh_th_brui_14_type), 0, 1},
2336       { sizeof(nvi_gsm_1900_vh_th_brui_13_type), 0, 1},
2337       { sizeof(nvi_gsm_1900_vh_th_brdi_15_type), 0, 1},
2338       { sizeof(nvi_gsm_1900_vh_th_brdi_14_type), 0, 1},
2339       { sizeof(nvi_gsm_1900_vh_th_brdi_13_type), 0, 1},
2340       { sizeof(nvi_gsm_c0_tx_freq_comp_type), 0, 1},
2341       { sizeof(nvi_dcs_c0_tx_freq_comp_type), 0, 1},
2342       { sizeof(nvi_gsm_1900_c0_tx_freq_comp_type), 0, 1},
2343       { sizeof(nvi_gsm_c1_tx_freq_comp_type), 0, 1},
2344       { sizeof(nvi_dcs_c1_tx_freq_comp_type), 0, 1},
2345       { sizeof(nvi_gsm1900_c1_tx_freq_comp_type), 0, 1},
2346       { sizeof(nvi_gsm_enable_tx_freq_comp_vs_pcl_type), 0, 1},
2347       { sizeof(nvi_dcs_enable_tx_freq_comp_vs_pcl_type), 0, 1},
2348       { sizeof(nvi_gsm_1900_enable_tx_freq_comp_vs_pcl_type), 0, 1},
2349       { sizeof(nvi_therm_comp_thresholds_type), 0, 1},
2350       { sizeof(nvi_vbatt_comp_thresholds_type), 0, 1},
2351       { sizeof(nvi_wcdma_c0_tx_comp_vs_freq_0_type), 0, 1},
2352       { sizeof(nvi_wcdma_c0_tx_comp_vs_freq_1_type), 0, 1},
2353       { sizeof(nvi_wcdma_c1_tx_comp_vs_freq_0_type), 0, 1},
2354       { sizeof(nvi_wcdma_c1_tx_comp_vs_freq_1_type), 0, 1},
2355       { sizeof(nvi_wcdma_tx_lim_vs_volt_offset_type), 0, 1},
2356       { sizeof(nvi_gsm_vl_tl_prui_14_type), 0, 1},
2357       { sizeof(nvi_gsm_vl_tl_prui_13_type), 0, 1},
2358       { sizeof(nvi_gsm_vl_tl_prui_12_type), 0, 1},
2359       { sizeof(nvi_gsm_vl_tl_prdi_14_type), 0, 1},
2360       { sizeof(nvi_gsm_vl_tl_prdi_13_type), 0, 1},
2361       { sizeof(nvi_gsm_vl_tl_prdi_12_type), 0, 1},
2362       { sizeof(nvi_dcs_vl_tl_prui_15_type), 0, 1},
2363       { sizeof(nvi_dcs_vl_tl_prui_14_type), 0, 1},
2364       { sizeof(nvi_dcs_vl_tl_prui_13_type), 0, 1},
2365       { sizeof(nvi_dcs_vl_tl_prdi_15_type), 0, 1},
2366       { sizeof(nvi_dcs_vl_tl_prdi_14_type), 0, 1},
2367       { sizeof(nvi_dcs_vl_tl_prdi_13_type), 0, 1},
2368       { sizeof(nvi_gsm_1900_vl_tl_prui_15_type), 0, 1},
2369       { sizeof(nvi_gsm_1900_vl_tl_prui_14_type), 0, 1},
2370       { sizeof(nvi_gsm_1900_vl_tl_prui_13_type), 0, 1},
2371       { sizeof(nvi_gsm_1900_vl_tl_prdi_15_type), 0, 1},
2372       { sizeof(nvi_gsm_1900_vl_tl_prdi_14_type), 0, 1},
2373       { sizeof(nvi_gsm_1900_vl_tl_prdi_13_type), 0, 1},
2374       { sizeof(nvi_gsm_vm_tl_prui_14_type), 0, 1},
2375       { sizeof(nvi_gsm_vm_tl_prui_13_type), 0, 1},
2376       { sizeof(nvi_gsm_vm_tl_prui_12_type), 0, 1},
2377       { sizeof(nvi_gsm_vm_tl_prdi_14_type), 0, 1},
2378       { sizeof(nvi_gsm_vm_tl_prdi_13_type), 0, 1},
2379       { sizeof(nvi_gsm_vm_tl_prdi_12_type), 0, 1},
2380       { sizeof(nvi_dcs_vm_tl_prui_15_type), 0, 1},
2381       { sizeof(nvi_dcs_vm_tl_prui_14_type), 0, 1},
2382       { sizeof(nvi_dcs_vm_tl_prui_13_type), 0, 1},
2383       { sizeof(nvi_dcs_vm_tl_prdi_15_type), 0, 1},
2384       { sizeof(nvi_dcs_vm_tl_prdi_14_type), 0, 1},
2385       { sizeof(nvi_dcs_vm_tl_prdi_13_type), 0, 1},
2386       { sizeof(nvi_gsm_1900_vm_tl_prui_15_type), 0, 1},
2387       { sizeof(nvi_gsm_1900_vm_tl_prui_14_type), 0, 1},
2388       { sizeof(nvi_gsm_1900_vm_tl_prui_13_type), 0, 1},
2389       { sizeof(nvi_gsm_1900_vm_tl_prdi_15_type), 0, 1},
2390       { sizeof(nvi_gsm_1900_vm_tl_prdi_14_type), 0, 1},
2391       { sizeof(nvi_gsm_1900_vm_tl_prdi_13_type), 0, 1},
2392       { sizeof(nvi_gsm_vh_tl_prui_14_type), 0, 1},
2393       { sizeof(nvi_gsm_vh_tl_prui_13_type), 0, 1},
2394       { sizeof(nvi_gsm_vh_tl_prui_12_type), 0, 1},
2395       { sizeof(nvi_gsm_vh_tl_prdi_14_type), 0, 1},
2396       { sizeof(nvi_gsm_vh_tl_prdi_13_type), 0, 1},
2397       { sizeof(nvi_gsm_vh_tl_prdi_12_type), 0, 1},
2398       { sizeof(nvi_dcs_vh_tl_prui_15_type), 0, 1},
2399       { sizeof(nvi_dcs_vh_tl_prui_14_type), 0, 1},
2400       { sizeof(nvi_dcs_vh_tl_prui_13_type), 0, 1},
2401       { sizeof(nvi_dcs_vh_tl_prdi_15_type), 0, 1},
2402       { sizeof(nvi_dcs_vh_tl_prdi_14_type), 0, 1},
2403       { sizeof(nvi_dcs_vh_tl_prdi_13_type), 0, 1},
2404       { sizeof(nvi_gsm_1900_vh_tl_prui_15_type), 0, 1},
2405       { sizeof(nvi_gsm_1900_vh_tl_prui_14_type), 0, 1},
2406       { sizeof(nvi_gsm_1900_vh_tl_prui_13_type), 0, 1},
2407       { sizeof(nvi_gsm_1900_vh_tl_prdi_15_type), 0, 1},
2408       { sizeof(nvi_gsm_1900_vh_tl_prdi_14_type), 0, 1},
2409       { sizeof(nvi_gsm_1900_vh_tl_prdi_13_type), 0, 1},
2410       { sizeof(nvi_gsm_vl_tm_prui_14_type), 0, 1},
2411       { sizeof(nvi_gsm_vl_tm_prui_13_type), 0, 1},
2412       { sizeof(nvi_gsm_vl_tm_prui_12_type), 0, 1},
2413       { sizeof(nvi_gsm_vl_tm_prdi_14_type), 0, 1},
2414       { sizeof(nvi_gsm_vl_tm_prdi_13_type), 0, 1},
2415       { sizeof(nvi_gsm_vl_tm_prdi_12_type), 0, 1},
2416       { sizeof(nvi_dcs_vl_tm_prui_15_type), 0, 1},
2417       { sizeof(nvi_dcs_vl_tm_prui_14_type), 0, 1},
2418       { sizeof(nvi_dcs_vl_tm_prui_13_type), 0, 1},
2419       { sizeof(nvi_dcs_vl_tm_prdi_15_type), 0, 1},
2420       { sizeof(nvi_dcs_vl_tm_prdi_14_type), 0, 1},
2421       { sizeof(nvi_dcs_vl_tm_prdi_13_type), 0, 1},
2422       { sizeof(nvi_gsm_1900_vl_tm_prui_15_type), 0, 1},
2423       { sizeof(nvi_gsm_1900_vl_tm_prui_14_type), 0, 1},
2424       { sizeof(nvi_gsm_1900_vl_tm_prui_13_type), 0, 1},
2425       { sizeof(nvi_gsm_1900_vl_tm_prdi_15_type), 0, 1},
2426       { sizeof(nvi_gsm_1900_vl_tm_prdi_14_type), 0, 1},
2427       { sizeof(nvi_gsm_1900_vl_tm_prdi_13_type), 0, 1},
2428       { sizeof(nvi_gsm_vm_tm_prui_14_type), 0, 1},
2429       { sizeof(nvi_gsm_vm_tm_prui_13_type), 0, 1},
2430       { sizeof(nvi_gsm_vm_tm_prui_12_type), 0, 1},
2431       { sizeof(nvi_gsm_vm_tm_prdi_14_type), 0, 1},
2432       { sizeof(nvi_gsm_vm_tm_prdi_13_type), 0, 1},
2433       { sizeof(nvi_gsm_vm_tm_prdi_12_type), 0, 1},
2434       { sizeof(nvi_dcs_vm_tm_prui_15_type), 0, 1},
2435       { sizeof(nvi_dcs_vm_tm_prui_14_type), 0, 1},
2436       { sizeof(nvi_dcs_vm_tm_prui_13_type), 0, 1},
2437       { sizeof(nvi_dcs_vm_tm_prdi_15_type), 0, 1},
2438       { sizeof(nvi_dcs_vm_tm_prdi_14_type), 0, 1},
2439       { sizeof(nvi_dcs_vm_tm_prdi_13_type), 0, 1},
2440       { sizeof(nvi_gsm_1900_vm_tm_prui_15_type), 0, 1},
2441       { sizeof(nvi_gsm_1900_vm_tm_prui_14_type), 0, 1},
2442       { sizeof(nvi_gsm_1900_vm_tm_prui_13_type), 0, 1},
2443       { sizeof(nvi_gsm_1900_vm_tm_prdi_15_type), 0, 1},
2444       { sizeof(nvi_gsm_1900_vm_tm_prdi_14_type), 0, 1},
2445       { sizeof(nvi_gsm_1900_vm_tm_prdi_13_type), 0, 1},
2446       { sizeof(nvi_gsm_vh_tm_prui_14_type), 0, 1},
2447       { sizeof(nvi_gsm_vh_tm_prui_13_type), 0, 1},
2448       { sizeof(nvi_gsm_vh_tm_prui_12_type), 0, 1},
2449       { sizeof(nvi_gsm_vh_tm_prdi_14_type), 0, 1},
2450       { sizeof(nvi_gsm_vh_tm_prdi_13_type), 0, 1},
2451       { sizeof(nvi_gsm_vh_tm_prdi_12_type), 0, 1},
2452       { sizeof(nvi_dcs_vh_tm_prui_15_type), 0, 1},
2453       { sizeof(nvi_dcs_vh_tm_prui_14_type), 0, 1},
2454       { sizeof(nvi_dcs_vh_tm_prui_13_type), 0, 1},
2455       { sizeof(nvi_dcs_vh_tm_prdi_15_type), 0, 1},
2456       { sizeof(nvi_dcs_vh_tm_prdi_14_type), 0, 1},
2457       { sizeof(nvi_dcs_vh_tm_prdi_13_type), 0, 1},
2458       { sizeof(nvi_gsm_1900_vh_tm_prui_15_type), 0, 1},
2459       { sizeof(nvi_gsm_1900_vh_tm_prui_14_type), 0, 1},
2460       { sizeof(nvi_gsm_1900_vh_tm_prui_13_type), 0, 1},
2461       { sizeof(nvi_gsm_1900_vh_tm_prdi_15_type), 0, 1},
2462       { sizeof(nvi_gsm_1900_vh_tm_prdi_14_type), 0, 1},
2463       { sizeof(nvi_gsm_1900_vh_tm_prdi_13_type), 0, 1},
2464       { sizeof(nvi_gsm_vl_th_prui_14_type), 0, 1},
2465       { sizeof(nvi_gsm_vl_th_prui_13_type), 0, 1},
2466       { sizeof(nvi_gsm_vl_th_prui_12_type), 0, 1},
2467       { sizeof(nvi_gsm_vl_th_prdi_14_type), 0, 1},
2468       { sizeof(nvi_gsm_vl_th_prdi_13_type), 0, 1},
2469       { sizeof(nvi_gsm_vl_th_prdi_12_type), 0, 1},
2470       { sizeof(nvi_dcs_vl_th_prui_15_type), 0, 1},
2471       { sizeof(nvi_dcs_vl_th_prui_14_type), 0, 1},
2472       { sizeof(nvi_dcs_vl_th_prui_13_type), 0, 1},
2473       { sizeof(nvi_dcs_vl_th_prdi_15_type), 0, 1},
2474       { sizeof(nvi_dcs_vl_th_prdi_14_type), 0, 1},
2475       { sizeof(nvi_dcs_vl_th_prdi_13_type), 0, 1},
2476       { sizeof(nvi_gsm_1900_vl_th_prui_15_type), 0, 1},
2477       { sizeof(nvi_gsm_1900_vl_th_prui_14_type), 0, 1},
2478       { sizeof(nvi_gsm_1900_vl_th_prui_13_type), 0, 1},
2479       { sizeof(nvi_gsm_1900_vl_th_prdi_15_type), 0, 1},
2480       { sizeof(nvi_gsm_1900_vl_th_prdi_14_type), 0, 1},
2481       { sizeof(nvi_gsm_1900_vl_th_prdi_13_type), 0, 1},
2482       { sizeof(nvi_gsm_vm_th_prui_14_type), 0, 1},
2483       { sizeof(nvi_gsm_vm_th_prui_13_type), 0, 1},
2484       { sizeof(nvi_gsm_vm_th_prui_12_type), 0, 1},
2485       { sizeof(nvi_gsm_vm_th_prdi_14_type), 0, 1},
2486       { sizeof(nvi_gsm_vm_th_prdi_13_type), 0, 1},
2487       { sizeof(nvi_gsm_vm_th_prdi_12_type), 0, 1},
2488       { sizeof(nvi_dcs_vm_th_prui_15_type), 0, 1},
2489       { sizeof(nvi_dcs_vm_th_prui_14_type), 0, 1},
2490       { sizeof(nvi_dcs_vm_th_prui_13_type), 0, 1},
2491       { sizeof(nvi_dcs_vm_th_prdi_15_type), 0, 1},
2492       { sizeof(nvi_dcs_vm_th_prdi_14_type), 0, 1},
2493       { sizeof(nvi_dcs_vm_th_prdi_13_type), 0, 1},
2494       { sizeof(nvi_gsm_1900_vm_th_prui_15_type), 0, 1},
2495       { sizeof(nvi_gsm_1900_vm_th_prui_14_type), 0, 1},
2496       { sizeof(nvi_gsm_1900_vm_th_prui_13_type), 0, 1},
2497       { sizeof(nvi_gsm_1900_vm_th_prdi_15_type), 0, 1},
2498       { sizeof(nvi_gsm_1900_vm_th_prdi_14_type), 0, 1},
2499       { sizeof(nvi_gsm_1900_vm_th_prdi_13_type), 0, 1},
2500       { sizeof(nvi_gsm_vh_th_prui_14_type), 0, 1},
2501       { sizeof(nvi_gsm_vh_th_prui_13_type), 0, 1},
2502       { sizeof(nvi_gsm_vh_th_prui_12_type), 0, 1},
2503       { sizeof(nvi_gsm_vh_th_prdi_14_type), 0, 1},
2504       { sizeof(nvi_gsm_vh_th_prdi_13_type), 0, 1},
2505       { sizeof(nvi_gsm_vh_th_prdi_12_type), 0, 1},
2506       { sizeof(nvi_dcs_vh_th_prui_15_type), 0, 1},
2507       { sizeof(nvi_dcs_vh_th_prui_14_type), 0, 1},
2508       { sizeof(nvi_dcs_vh_th_prui_13_type), 0, 1},
2509       { sizeof(nvi_dcs_vh_th_prdi_15_type), 0, 1},
2510       { sizeof(nvi_dcs_vh_th_prdi_14_type), 0, 1},
2511       { sizeof(nvi_dcs_vh_th_prdi_13_type), 0, 1},
2512       { sizeof(nvi_gsm_1900_vh_th_prui_15_type), 0, 1},
2513       { sizeof(nvi_gsm_1900_vh_th_prui_14_type), 0, 1},
2514       { sizeof(nvi_gsm_1900_vh_th_prui_13_type), 0, 1},
2515       { sizeof(nvi_gsm_1900_vh_th_prdi_15_type), 0, 1},
2516       { sizeof(nvi_gsm_1900_vh_th_prdi_14_type), 0, 1},
2517       { sizeof(nvi_gsm_1900_vh_th_prdi_13_type), 0, 1},
2518       { sizeof(nvi_factory_data_1_type), 0, 1},
2519       { sizeof(nvi_factory_data_2_type), 0, 1},
2520       { sizeof(nvi_factory_data_3_type), 0, 1},
2521       { sizeof(nvi_factory_data_4_type), 0, 1},
2522       { sizeof(nvi_gsm_prui_11_type), 0, 1},
2523       { sizeof(nvi_gsm_1900_prdi_00_type), 0, 1},
2524       { sizeof(nvi_gsm_1900_prdi_01_type), 0, 1},
2525       { sizeof(nvi_gsm_1900_prdi_11_type), 0, 1},
2526       { sizeof(nvi_gsm_1900_prdi_08_type), 0, 1},
2527       { sizeof(nvi_appx5_pref_type), 0, 1},
2528       { sizeof(nvi_wlan_net_sel_mode_pref_type), 0, 1},
2529       { sizeof(nvi_boolean_type), 0, 1},
2530       { sizeof(nvi_uint8_type), 0, 1},
2531       { sizeof(nvi_uint8_type), 0, 1},
2532       { sizeof(nvi_uint8_type), 0, 1},
2533       { sizeof(nvi_uint8_type), 0, 1},
2534       { sizeof(nvi_int16_type), 0, 1},
2535       { sizeof(nvi_int16_type), 0, 1},
2536       { sizeof(nvi_int16_type), 0, 1},
2537       { sizeof(nvi_int16_type), 0, 1},
2538       { sizeof(nvi_int16_type), 0, 1},
2539       { sizeof(nvi_int16_type), 0, 1},
2540       { sizeof(nvi_int16_type), 0, 1},
2541       { sizeof(nvi_int16_type), 0, 1},
2542       { sizeof(nvi_gsm_amam_master_tbl_seg1_f1_type), 0, 1},
2543       { sizeof(nvi_gsm_amam_master_tbl_seg2_f1_type), 0, 1},
2544       { sizeof(nvi_gsm_amam_master_tbl_seg3_f1_type), 0, 1},
2545       { sizeof(nvi_gsm_amam_master_tbl_seg4_f1_type), 0, 1},
2546       { sizeof(nvi_gsm_amam_master_tbl_seg5_f1_type), 0, 1},
2547       { sizeof(nvi_gsm_amam_master_tbl_seg6_f1_type), 0, 1},
2548       { sizeof(nvi_gsm_amam_master_tbl_seg7_f1_type), 0, 1},
2549       { sizeof(nvi_gsm_amam_master_tbl_seg8_f1_type), 0, 1},
2550       { sizeof(nvi_dcs_amam_master_tbl_seg1_f1_type), 0, 1},
2551       { sizeof(nvi_dcs_amam_master_tbl_seg2_f1_type), 0, 1},
2552       { sizeof(nvi_dcs_amam_master_tbl_seg3_f1_type), 0, 1},
2553       { sizeof(nvi_dcs_amam_master_tbl_seg4_f1_type), 0, 1},
2554       { sizeof(nvi_dcs_amam_master_tbl_seg5_f1_type), 0, 1},
2555       { sizeof(nvi_dcs_amam_master_tbl_seg6_f1_type), 0, 1},
2556       { sizeof(nvi_dcs_amam_master_tbl_seg7_f1_type), 0, 1},
2557       { sizeof(nvi_dcs_amam_master_tbl_seg8_f1_type), 0, 1},
2558       { sizeof(nvi_gsm_850_amam_master_tbl_seg1_f1_type), 0, 1},
2559       { sizeof(nvi_gsm_850_amam_master_tbl_seg2_f1_type), 0, 1},
2560       { sizeof(nvi_gsm_850_amam_master_tbl_seg3_f1_type), 0, 1},
2561       { sizeof(nvi_gsm_850_amam_master_tbl_seg4_f1_type), 0, 1},
2562       { sizeof(nvi_gsm_850_amam_master_tbl_seg5_f1_type), 0, 1},
2563       { sizeof(nvi_gsm_850_amam_master_tbl_seg6_f1_type), 0, 1},
2564       { sizeof(nvi_gsm_850_amam_master_tbl_seg7_f1_type), 0, 1},
2565       { sizeof(nvi_gsm_850_amam_master_tbl_seg8_f1_type), 0, 1},
2566       { sizeof(nvi_gsm_1900_amam_master_tbl_seg1_f1_type), 0, 1},
2567       { sizeof(nvi_gsm_1900_amam_master_tbl_seg2_f1_type), 0, 1},
2568       { sizeof(nvi_gsm_1900_amam_master_tbl_seg3_f1_type), 0, 1},
2569       { sizeof(nvi_gsm_1900_amam_master_tbl_seg4_f1_type), 0, 1},
2570       { sizeof(nvi_gsm_1900_amam_master_tbl_seg5_f1_type), 0, 1},
2571       { sizeof(nvi_gsm_1900_amam_master_tbl_seg6_f1_type), 0, 1},
2572       { sizeof(nvi_gsm_1900_amam_master_tbl_seg7_f1_type), 0, 1},
2573       { sizeof(nvi_gsm_1900_amam_master_tbl_seg8_f1_type), 0, 1},
2574       { sizeof(nvi_gsm_amam_master_tbl_seg1_f2_type), 0, 1},
2575       { sizeof(nvi_gsm_amam_master_tbl_seg2_f2_type), 0, 1},
2576       { sizeof(nvi_gsm_amam_master_tbl_seg3_f2_type), 0, 1},
2577       { sizeof(nvi_gsm_amam_master_tbl_seg4_f2_type), 0, 1},
2578       { sizeof(nvi_gsm_amam_master_tbl_seg5_f2_type), 0, 1},
2579       { sizeof(nvi_gsm_amam_master_tbl_seg6_f2_type), 0, 1},
2580       { sizeof(nvi_gsm_amam_master_tbl_seg7_f2_type), 0, 1},
2581       { sizeof(nvi_gsm_amam_master_tbl_seg8_f2_type), 0, 1},
2582       { sizeof(nvi_dcs_amam_master_tbl_seg1_f2_type), 0, 1},
2583       { sizeof(nvi_dcs_amam_master_tbl_seg2_f2_type), 0, 1},
2584       { sizeof(nvi_dcs_amam_master_tbl_seg3_f2_type), 0, 1},
2585       { sizeof(nvi_dcs_amam_master_tbl_seg4_f2_type), 0, 1},
2586       { sizeof(nvi_dcs_amam_master_tbl_seg5_f2_type), 0, 1},
2587       { sizeof(nvi_dcs_amam_master_tbl_seg6_f2_type), 0, 1},
2588       { sizeof(nvi_dcs_amam_master_tbl_seg7_f2_type), 0, 1},
2589       { sizeof(nvi_dcs_amam_master_tbl_seg8_f2_type), 0, 1},
2590       { sizeof(nvi_gsm_850_amam_master_tbl_seg1_f2_type), 0, 1},
2591       { sizeof(nvi_gsm_850_amam_master_tbl_seg2_f2_type), 0, 1},
2592       { sizeof(nvi_gsm_850_amam_master_tbl_seg3_f2_type), 0, 1},
2593       { sizeof(nvi_gsm_850_amam_master_tbl_seg4_f2_type), 0, 1},
2594       { sizeof(nvi_gsm_850_amam_master_tbl_seg5_f2_type), 0, 1},
2595       { sizeof(nvi_gsm_850_amam_master_tbl_seg6_f2_type), 0, 1},
2596       { sizeof(nvi_gsm_850_amam_master_tbl_seg7_f2_type), 0, 1},
2597       { sizeof(nvi_gsm_850_amam_master_tbl_seg8_f2_type), 0, 1},
2598       { sizeof(nvi_gsm_1900_amam_master_tbl_seg1_f2_type), 0, 1},
2599       { sizeof(nvi_gsm_1900_amam_master_tbl_seg2_f2_type), 0, 1},
2600       { sizeof(nvi_gsm_1900_amam_master_tbl_seg3_f2_type), 0, 1},
2601       { sizeof(nvi_gsm_1900_amam_master_tbl_seg4_f2_type), 0, 1},
2602       { sizeof(nvi_gsm_1900_amam_master_tbl_seg5_f2_type), 0, 1},
2603       { sizeof(nvi_gsm_1900_amam_master_tbl_seg6_f2_type), 0, 1},
2604       { sizeof(nvi_gsm_1900_amam_master_tbl_seg7_f2_type), 0, 1},
2605       { sizeof(nvi_gsm_1900_amam_master_tbl_seg8_f2_type), 0, 1},
2606       { sizeof(nvi_gsm_ampm_master_tbl_seg1_f1_type), 0, 1},
2607       { sizeof(nvi_gsm_ampm_master_tbl_seg2_f1_type), 0, 1},
2608       { sizeof(nvi_gsm_ampm_master_tbl_seg3_f1_type), 0, 1},
2609       { sizeof(nvi_gsm_ampm_master_tbl_seg4_f1_type), 0, 1},
2610       { sizeof(nvi_gsm_ampm_master_tbl_seg5_f1_type), 0, 1},
2611       { sizeof(nvi_gsm_ampm_master_tbl_seg6_f1_type), 0, 1},
2612       { sizeof(nvi_gsm_ampm_master_tbl_seg7_f1_type), 0, 1},
2613       { sizeof(nvi_gsm_ampm_master_tbl_seg8_f1_type), 0, 1},
2614       { sizeof(nvi_dcs_ampm_master_tbl_seg1_f1_type), 0, 1},
2615       { sizeof(nvi_dcs_ampm_master_tbl_seg2_f1_type), 0, 1},
2616       { sizeof(nvi_dcs_ampm_master_tbl_seg3_f1_type), 0, 1},
2617       { sizeof(nvi_dcs_ampm_master_tbl_seg4_f1_type), 0, 1},
2618       { sizeof(nvi_dcs_ampm_master_tbl_seg5_f1_type), 0, 1},
2619       { sizeof(nvi_dcs_ampm_master_tbl_seg6_f1_type), 0, 1},
2620       { sizeof(nvi_dcs_ampm_master_tbl_seg7_f1_type), 0, 1},
2621       { sizeof(nvi_dcs_ampm_master_tbl_seg8_f1_type), 0, 1},
2622       { sizeof(nvi_gsm_850_ampm_master_tbl_seg1_f1_type), 0, 1},
2623       { sizeof(nvi_gsm_850_ampm_master_tbl_seg2_f1_type), 0, 1},
2624       { sizeof(nvi_gsm_850_ampm_master_tbl_seg3_f1_type), 0, 1},
2625       { sizeof(nvi_gsm_850_ampm_master_tbl_seg4_f1_type), 0, 1},
2626       { sizeof(nvi_gsm_850_ampm_master_tbl_seg5_f1_type), 0, 1},
2627       { sizeof(nvi_gsm_850_ampm_master_tbl_seg6_f1_type), 0, 1},
2628       { sizeof(nvi_gsm_850_ampm_master_tbl_seg7_f1_type), 0, 1},
2629       { sizeof(nvi_gsm_850_ampm_master_tbl_seg8_f1_type), 0, 1},
2630       { sizeof(nvi_gsm_1900_ampm_master_tbl_seg1_f1_type), 0, 1},
2631       { sizeof(nvi_gsm_1900_ampm_master_tbl_seg2_f1_type), 0, 1},
2632       { sizeof(nvi_gsm_1900_ampm_master_tbl_seg3_f1_type), 0, 1},
2633       { sizeof(nvi_gsm_1900_ampm_master_tbl_seg4_f1_type), 0, 1},
2634       { sizeof(nvi_gsm_1900_ampm_master_tbl_seg5_f1_type), 0, 1},
2635       { sizeof(nvi_gsm_1900_ampm_master_tbl_seg6_f1_type), 0, 1},
2636       { sizeof(nvi_gsm_1900_ampm_master_tbl_seg7_f1_type), 0, 1},
2637       { sizeof(nvi_gsm_1900_ampm_master_tbl_seg8_f1_type), 0, 1},
2638       { sizeof(nvi_gsm_ampm_master_tbl_seg1_f2_type), 0, 1},
2639       { sizeof(nvi_gsm_ampm_master_tbl_seg2_f2_type), 0, 1},
2640       { sizeof(nvi_gsm_ampm_master_tbl_seg3_f2_type), 0, 1},
2641       { sizeof(nvi_gsm_ampm_master_tbl_seg4_f2_type), 0, 1},
2642       { sizeof(nvi_gsm_ampm_master_tbl_seg5_f2_type), 0, 1},
2643       { sizeof(nvi_gsm_ampm_master_tbl_seg6_f2_type), 0, 1},
2644       { sizeof(nvi_gsm_ampm_master_tbl_seg7_f2_type), 0, 1},
2645       { sizeof(nvi_gsm_ampm_master_tbl_seg8_f2_type), 0, 1},
2646       { sizeof(nvi_dcs_ampm_master_tbl_seg1_f2_type), 0, 1},
2647       { sizeof(nvi_dcs_ampm_master_tbl_seg2_f2_type), 0, 1},
2648       { sizeof(nvi_dcs_ampm_master_tbl_seg3_f2_type), 0, 1},
2649       { sizeof(nvi_dcs_ampm_master_tbl_seg4_f2_type), 0, 1},
2650       { sizeof(nvi_dcs_ampm_master_tbl_seg5_f2_type), 0, 1},
2651       { sizeof(nvi_dcs_ampm_master_tbl_seg6_f2_type), 0, 1},
2652       { sizeof(nvi_dcs_ampm_master_tbl_seg7_f2_type), 0, 1},
2653       { sizeof(nvi_dcs_ampm_master_tbl_seg8_f2_type), 0, 1},
2654       { sizeof(nvi_gsm_850_ampm_master_tbl_seg1_f2_type), 0, 1},
2655       { sizeof(nvi_gsm_850_ampm_master_tbl_seg2_f2_type), 0, 1},
2656       { sizeof(nvi_gsm_850_ampm_master_tbl_seg3_f2_type), 0, 1},
2657       { sizeof(nvi_gsm_850_ampm_master_tbl_seg4_f2_type), 0, 1},
2658       { sizeof(nvi_gsm_850_ampm_master_tbl_seg5_f2_type), 0, 1},
2659       { sizeof(nvi_gsm_850_ampm_master_tbl_seg6_f2_type), 0, 1},
2660       { sizeof(nvi_gsm_850_ampm_master_tbl_seg7_f2_type), 0, 1},
2661       { sizeof(nvi_gsm_850_ampm_master_tbl_seg8_f2_type), 0, 1},
2662       { sizeof(nvi_gsm_1900_ampm_master_tbl_seg1_f2_type), 0, 1},
2663       { sizeof(nvi_gsm_1900_ampm_master_tbl_seg2_f2_type), 0, 1},
2664       { sizeof(nvi_gsm_1900_ampm_master_tbl_seg3_f2_type), 0, 1},
2665       { sizeof(nvi_gsm_1900_ampm_master_tbl_seg4_f2_type), 0, 1},
2666       { sizeof(nvi_gsm_1900_ampm_master_tbl_seg5_f2_type), 0, 1},
2667       { sizeof(nvi_gsm_1900_ampm_master_tbl_seg6_f2_type), 0, 1},
2668       { sizeof(nvi_gsm_1900_ampm_master_tbl_seg7_f2_type), 0, 1},
2669       { sizeof(nvi_gsm_1900_ampm_master_tbl_seg8_f2_type), 0, 1},
2670       { sizeof(nvi_int16_type), 0, 1},
2671       { sizeof(nvi_int16_type), 0, 1},
2672       { sizeof(nvi_int16_type), 0, 1},
2673       { sizeof(nvi_int16_type), 0, 1},
2674       { sizeof(nvi_int16_type), 0, 1},
2675       { sizeof(nvi_int16_type), 0, 1},
2676       { sizeof(nvi_int16_type), 0, 1},
2677       { sizeof(nvi_int16_type), 0, 1},
2678       { sizeof(nvi_int16_type), 0, 1},
2679       { sizeof(nvi_int16_type), 0, 1},
2680       { sizeof(nvi_int16_type), 0, 1},
2681       { sizeof(nvi_int16_type), 0, 1},
2682       { sizeof(nvi_int16_type), 0, 1},
2683       { sizeof(nvi_int16_type), 0, 1},
2684       { sizeof(nvi_int16_type), 0, 1},
2685       { sizeof(nvi_int16_type), 0, 1},
2686       { sizeof(nvi_int16_type), 0, 1},
2687       { sizeof(nvi_int16_type), 0, 1},
2688       { sizeof(nvi_int16_type), 0, 1},
2689       { sizeof(nvi_int16_type), 0, 1},
2690       { sizeof(nvi_int16_type), 0, 1},
2691       { sizeof(nvi_int16_type), 0, 1},
2692       { sizeof(nvi_int16_type), 0, 1},
2693       { sizeof(nvi_int16_type), 0, 1},
2694       { sizeof(nvi_int16_type), 0, 1},
2695       { sizeof(nvi_int16_type), 0, 1},
2696       { sizeof(nvi_int16_type), 0, 1},
2697       { sizeof(nvi_int16_type), 0, 1},
2698       { sizeof(nvi_int16_type), 0, 1},
2699       { sizeof(nvi_int16_type), 0, 1},
2700       { sizeof(nvi_int16_type), 0, 1},
2701       { sizeof(nvi_int16_type), 0, 1},
2702       { sizeof(nvi_int16_type), 0, 1},
2703       { sizeof(nvi_int16_type), 0, 1},
2704       { sizeof(nvi_int16_type), 0, 1},
2705       { sizeof(nvi_int16_type), 0, 1},
2706       { sizeof(nvi_int16_type), 0, 1},
2707       { sizeof(nvi_int16_type), 0, 1},
2708       { sizeof(nvi_int16_type), 0, 1},
2709       { sizeof(nvi_int16_type), 0, 1},
2710       { sizeof(nvi_gsm_amam_arfcn_type), 0, 1},
2711       { sizeof(nvi_dcs_amam_arfcn_type), 0, 1},
2712       { sizeof(nvi_gsm_850_amam_arfcn_type), 0, 1},
2713       { sizeof(nvi_gsm_1900_amam_arfcn_type), 0, 1},
2714       { sizeof(nvi_uint32_type), 0, 1},
2715       { sizeof(nvi_sys_struct_fct_file_name_type), 0, 1},
2716       { sizeof(nvi_uint32_type), 0, 1},
2717       { sizeof(nvi_sys_custom_ini_file_name_type), 0, 1},
2718       { sizeof(nvi_uint32_type), 0, 1},
2719       { sizeof(nvi_int16_type), 0, 1},
2720       { sizeof(nvi_uint32_type), 0, 1},
2721       { sizeof(nvi_uint16_type), 0, 1},
2722       { sizeof(nvi_uint32_type), 0, 1},
2723       { sizeof(nvi_uint8_type), 0, 1},
2724       { sizeof(nvi_uint16_type), 0, 1},
2725       { sizeof(nvi_wcdma_pa_compensate_up_with_dvs_type), 0, 1},
2726       { sizeof(nvi_wcdma_pa_compensate_dn_with_dvs_type), 0, 1},
2727       { sizeof(nvi_uint16_type), 0, 1},
2728       { sizeof(nvi_wcdma_1900_pa_compensate_up_with_dvs_type), 0, 1},
2729       { sizeof(nvi_wcdma_1900_pa_compensate_dn_with_dvs_type), 0, 1},
2730       { sizeof(nvi_uint16_type), 0, 1},
2731       { sizeof(nvi_wcdma_800_pa_compensate_up_with_dvs_type), 0, 1},
2732       { sizeof(nvi_wcdma_800_pa_compensate_dn_with_dvs_type), 0, 1},
2733       { sizeof(nvi_wcdma_max_pwr_backoff_voltages_type), 0, 1},
2734       { sizeof(nvi_wcdma_max_pwr_backoff_volt1_type), 0, 1},
2735       { sizeof(nvi_wcdma_max_pwr_backoff_volt2_type), 0, 1},
2736       { sizeof(nvi_wcdma_max_pwr_backoff_volt3_type), 0, 1},
2737       { sizeof(nvi_wcdma_1900_max_pwr_backoff_voltages_type), 0, 1},
2738       { sizeof(nvi_wcdma_1900_max_pwr_backoff_volt1_type), 0, 1},
2739       { sizeof(nvi_wcdma_1900_max_pwr_backoff_volt2_type), 0, 1},
2740       { sizeof(nvi_wcdma_1900_max_pwr_backoff_volt3_type), 0, 1},
2741       { sizeof(nvi_wcdma_800_max_pwr_backoff_voltages_type), 0, 1},
2742       { sizeof(nvi_wcdma_800_max_pwr_backoff_volt1_type), 0, 1},
2743       { sizeof(nvi_wcdma_800_max_pwr_backoff_volt2_type), 0, 1},
2744       { sizeof(nvi_wcdma_800_max_pwr_backoff_volt3_type), 0, 1},
2745       { sizeof(nvi_int16_type), 0, 1},
2746       { sizeof(nvi_int16_type), 0, 1},
2747       { sizeof(nvi_int16_type), 0, 1},
2748       { sizeof(nvi_int16_type), 0, 1},
2749       { sizeof(nvi_int16_type), 0, 1},
2750       { sizeof(nvi_int16_type), 0, 1},
2751       { sizeof(nvi_int16_type), 0, 1},
2752       { sizeof(nvi_int16_type), 0, 1},
2753       { sizeof(nvi_int16_type), 0, 1},
2754       { sizeof(nvi_int16_type), 0, 1},
2755       { sizeof(nvi_int16_type), 0, 1},
2756       { sizeof(nvi_int16_type), 0, 1},
2757       { sizeof(nvi_int16_type), 0, 1},
2758       { sizeof(nvi_int16_type), 0, 1},
2759       { sizeof(nvi_int16_type), 0, 1},
2760       { sizeof(nvi_int16_type), 0, 1},
2761       { sizeof(nvi_int16_type), 0, 1},
2762       { sizeof(nvi_int16_type), 0, 1},
2763       { sizeof(nvi_autocal_pwr_dac_type), 0, 1},
2764       { sizeof(nvi_amam_dynamic_range), 0, 1},
2765       { sizeof(nvi_autocal_pwr_dac_type), 0, 1},
2766       { sizeof(nvi_amam_dynamic_range), 0, 1},
2767       { sizeof(nvi_autocal_pwr_dac_type), 0, 1},
2768       { sizeof(nvi_amam_dynamic_range), 0, 1},
2769       { sizeof(nvi_autocal_pwr_dac_type), 0, 1},
2770       { sizeof(nvi_amam_dynamic_range), 0, 1},
2771       { sizeof(nvi_calpath_rsb_type), 0, 1},
2772       { sizeof(nvi_calpath_rsb_type), 0, 1},
2773       { sizeof(nvi_calpath_rsb_type), 0, 1},
2774       { sizeof(nvi_calpath_rsb_type), 0, 1},
2775       { sizeof(nvi_amam_sys_gain_dc_corr), 0, 1},
2776       { sizeof(nvi_amam_sys_gain_dc_corr), 0, 1},
2777       { sizeof(nvi_amam_sys_gain_dc_corr), 0, 1},
2778       { sizeof(nvi_amam_sys_gain_dc_corr), 0, 1},
2779       { sizeof(nvi_uint16_type), 0, 1},
2780       { sizeof(nvi_uint16_type), 0, 1},
2781       { sizeof(nvi_uint16_type), 0, 1},
2782       { sizeof(nvi_uint16_type), 0, 1},
2783       { sizeof(nvi_uint16_type), 0, 1},
2784       { sizeof(nvi_uint16_type), 0, 1},
2785       { sizeof(nvi_uint16_type), 0, 1},
2786       { sizeof(nvi_uint16_type), 0, 1},
2787       { sizeof(nvi_autocal_pwr_dac_type), 0, 1},
2788       { sizeof(nvi_autocal_pwr_dac_type), 0, 1},
2789       { sizeof(nvi_autocal_pwr_dac_type), 0, 1},
2790       { sizeof(nvi_autocal_pwr_dac_type), 0, 1},
2791       { sizeof(nvi_int16_type), 0, 1},
2792       { sizeof(nvi_int16_type), 0, 1},
2793       { sizeof(nvi_int16_type), 0, 1},
2794       { sizeof(nvi_int16_type), 0, 1},
2795       { sizeof(nvi_uint8_type), 0, 1},
2796       { sizeof(nvi_uint8_type), 0, 1},
2797       { sizeof(nvi_uint8_type), 0, 1},
2798       { sizeof(nvi_uint8_type), 0, 1},
2799       { sizeof(nvi_uint8_type), 0, 1},
2800       { sizeof(nvi_uint8_type), 0, 1},
2801       { sizeof(nvi_uint8_type), 0, 1},
2802       { sizeof(nvi_uint8_type), 0, 1},
2803       { sizeof(nvi_enum_type), 0, 1},
2804       { sizeof(nvi_uint8_type), 0, 1},
2805       { sizeof(nvi_uint32_type), 0, 1},
2806       { sizeof(nvi_uint32_type), 0, 1},
2807       { sizeof(nvi_uint32_type), 0, 1},
2808       { sizeof(nvi_uint32_type), 0, 1},
2809       { sizeof(nvi_uint32_type), 0, 1},
2810       { sizeof(nvi_uint32_type), 0, 1},
2811       { sizeof(nvi_enum_type), 0, 1},
2812       { sizeof(nvi_c0_bc0_rx_cal_chan_lru_type), 0, 1},
2813       { sizeof(nvi_c1_bc0_rx_cal_chan_lru_type), 0, 1},
2814       { sizeof(nvi_c0_bc1_rx_cal_chan_lru_type), 0, 1},
2815       { sizeof(nvi_c1_bc1_rx_cal_chan_lru_type), 0, 1},
2816       { sizeof(nvi_c0_bc3_rx_cal_chan_lru_type), 0, 1},
2817       { sizeof(nvi_c1_bc3_rx_cal_chan_lru_type), 0, 1},
2818       { sizeof(nvi_c0_bc4_rx_cal_chan_lru_type), 0, 1},
2819       { sizeof(nvi_c1_bc4_rx_cal_chan_lru_type), 0, 1},
2820       { sizeof(nvi_c0_bc5_rx_cal_chan_lru_type), 0, 1},
2821       { sizeof(nvi_c1_bc5_rx_cal_chan_lru_type), 0, 1},
2822       { sizeof(nvi_c0_bc6_rx_cal_chan_lru_type), 0, 1},
2823       { sizeof(nvi_c1_bc6_rx_cal_chan_lru_type), 0, 1},
2824       { sizeof(nvi_uint8_type), 0, 1},
2825       { sizeof(nvi_uint32_type), 0, 1},
2826       { sizeof(nvi_boolean_type), 0, 1},
2827       { sizeof(nvi_uint8_type), 0, 1},
2828       { sizeof(nvi_uint32_type), 0, 1},
2829       { sizeof(nvi_sw_version_info_type), 0, 1},
2830       { sizeof(nvi_enum_type), 0, 1},
2831       { sizeof(nvi_enum_type), 0, 1},
2832       { sizeof(nvi_boolean_type), 0, 1},
2833       { sizeof(nvi_boolean_type), 0, 1},
2834       { sizeof(nvi_boolean_type), 0, 1},
2835       { sizeof(nvi_bc0_hdr_p1_rise_fall_off_type), 0, 1},
2836       { sizeof(nvi_bc1_hdr_p1_rise_fall_off_type), 0, 1},
2837       { sizeof(nvi_bc3_hdr_p1_rise_fall_off_type), 0, 1},
2838       { sizeof(nvi_bc4_hdr_p1_rise_fall_off_type), 0, 1},
2839       { sizeof(nvi_bc5_hdr_p1_rise_fall_off_type), 0, 1},
2840       { sizeof(nvi_bc6_hdr_p1_rise_fall_off_type), 0, 1},
2841       { sizeof(nvi_uint32_type), 0, 1},
2842       { sizeof(nvi_uint32_type), 0, 1},
2843       { sizeof(nvi_enum_type), 0, 1},
2844       { sizeof(nvi_uint8_type), 0, 1},
2845       { sizeof(nvi_device_serial_no_type), 0, 1},
2846       { sizeof(nvi_ds_mip_rm_nai_type), 6, 1},
2847       { sizeof(nvi_sms_bmc_reading_pref_type), 0, 1},
2848       { sizeof(nvi_int16_type), 0, 1},
2849       { sizeof(nvi_int32_type), 0, 1},
2850       { sizeof(nvi_boolean_type), 0, 1},
2851       { sizeof(nvi_boolean_type), 0, 1},
2852       { sizeof(nvi_uploadmedia_album_addr_type), 0, 1},
2853       { sizeof(nvi_boolean_type), 0, 1},
2854       { sizeof(nvi_uint8_type), 0, 1},
2855       { sizeof(nvi_uploadmedia_postcard_addr_type), 0, 1},
2856       { sizeof(nvi_uint16_type), 0, 1},
2857       { sizeof(nvi_uint8_type), 0, 1},
2858       { sizeof(nvi_boolean_type), 0, 1},
2859       { sizeof(nvi_uint8_type), 0, 1},
2860       { sizeof(nvi_boolean_type), 0, 1},
2861       { sizeof(nvi_boolean_type), 0, 1},
2862       { sizeof(nvi_boolean_type), 0, 1},
2863       { sizeof(nvi_enum_type), 0, 1},
2864       { sizeof(nvi_enum_type), 0, 1},
2865       { sizeof(nvi_uint32_type), 0, 1},
2866       { sizeof(nvi_int16_type), 0, 1},
2867       { sizeof(nvi_wcdma_1800_vga_gain_offset_vs_freq_type), 0, 1},
2868       { sizeof(nvi_wcdma_1800_vga_gain_offset_vs_temp_type), 0, 1},
2869       { sizeof(nvi_int16_type), 0, 1},
2870       { sizeof(nvi_int16_type), 0, 1},
2871       { sizeof(nvi_int16_type), 0, 1},
2872       { sizeof(nvi_int16_type), 0, 1},
2873       { sizeof(nvi_int16_type), 0, 1},
2874       { sizeof(nvi_int16_type), 0, 1},
2875       { sizeof(nvi_int16_type), 0, 1},
2876       { sizeof(nvi_int16_type), 0, 1},
2877       { sizeof(nvi_wcdma_1800_lna_offset_vs_freq_2_type), 0, 1},
2878       { sizeof(nvi_wcdma_1800_lna_offset_vs_freq_3_type), 0, 1},
2879       { sizeof(nvi_uint8_type), 0, 1},
2880       { sizeof(nvi_uint8_type), 0, 1},
2881       { sizeof(nvi_uint8_type), 0, 1},
2882       { sizeof(nvi_int16_type), 0, 1},
2883       { sizeof(nvi_int16_type), 0, 1},
2884       { sizeof(nvi_int16_type), 0, 1},
2885       { sizeof(nvi_int16_type), 0, 1},
2886       { sizeof(nvi_int16_type), 0, 1},
2887       { sizeof(nvi_uint8_type), 0, 1},
2888       { sizeof(nvi_uint16_type), 0, 1},
2889       { sizeof(nvi_int16_type), 0, 1},
2890       { sizeof(nvi_wcdma_1800_lna_offset_vs_freq_type), 0, 1},
2891       { sizeof(nvi_int16_type), 0, 1},
2892       { sizeof(nvi_int16_type), 0, 1},
2893       { sizeof(nvi_uint8_type), 0, 1},
2894       { sizeof(nvi_wcdma_1800_tx_lin_master_0_type), 0, 1},
2895       { sizeof(nvi_wcdma_1800_tx_lin_master_1_type), 0, 1},
2896       { sizeof(nvi_wcdma_1800_tx_lin_master_2_type), 0, 1},
2897       { sizeof(nvi_wcdma_1800_tx_lin_master_3_type), 0, 1},
2898       { sizeof(nvi_wcdma_1800_tx_comp_vs_freq_0_type), 0, 1},
2899       { sizeof(nvi_wcdma_1800_tx_comp_vs_freq_1_type), 0, 1},
2900       { sizeof(nvi_wcdma_1800_tx_comp_vs_freq_2_type), 0, 1},
2901       { sizeof(nvi_wcdma_1800_tx_comp_vs_freq_3_type), 0, 1},
2902       { sizeof(nvi_wcdma_1800_tx_lin_vs_temp_0_type), 0, 1},
2903       { sizeof(nvi_wcdma_1800_tx_lin_vs_temp_1_type), 0, 1},
2904       { sizeof(nvi_wcdma_1800_tx_lin_vs_temp_2_type), 0, 1},
2905       { sizeof(nvi_wcdma_1800_tx_lin_vs_temp_3_type), 0, 1},
2906       { sizeof(nvi_wcdma_1800_tx_slp_vs_temp_0_type), 0, 1},
2907       { sizeof(nvi_wcdma_1800_tx_slp_vs_temp_1_type), 0, 1},
2908       { sizeof(nvi_wcdma_1800_tx_slp_vs_temp_2_type), 0, 1},
2909       { sizeof(nvi_wcdma_1800_tx_slp_vs_temp_3_type), 0, 1},
2910       { sizeof(nvi_uint16_type), 0, 1},
2911       { sizeof(nvi_uint16_type), 0, 1},
2912       { sizeof(nvi_wcdma_1800_tx_lim_vs_temp_type), 0, 1},
2913       { sizeof(nvi_wcdma_1800_tx_lim_vs_freq_type), 0, 1},
2914       { sizeof(nvi_uint8_type), 0, 1},
2915       { sizeof(nvi_wcdma_1800_exp_hdet_vs_agc_type), 0, 1},
2916       { sizeof(nvi_uint8_type), 0, 1},
2917       { sizeof(nvi_uint8_type), 0, 1},
2918       { sizeof(nvi_int8_type), 0, 1},
2919       { sizeof(nvi_int16_type), 0, 1},
2920       { sizeof(nvi_uint32_type), 0, 1},
2921       { sizeof(nvi_int16_type), 0, 1},
2922       { sizeof(nvi_uint16_type), 0, 1},
2923       { sizeof(nvi_uint16_type), 0, 1},
2924       { sizeof(nvi_uint16_type), 0, 1},
2925       { sizeof(nvi_uint16_type), 0, 1},
2926       { sizeof(nvi_uint16_type), 0, 1},
2927       { sizeof(nvi_int16_type), 0, 1},
2928       { sizeof(nvi_int16_type), 0, 1},
2929       { sizeof(nvi_uint16_type), 0, 1},
2930       { sizeof(nvi_uint16_type), 0, 1},
2931       { sizeof(nvi_uint16_type), 0, 1},
2932       { sizeof(nvi_uint16_type), 0, 1},
2933       { sizeof(nvi_rfr_vco_coarse_tuning_1800_type), 0, 1},
2934       { sizeof(nvi_int16_type), 0, 1},
2935       { sizeof(nvi_int16_type), 0, 1},
2936       { sizeof(nvi_int16_type), 0, 1},
2937       { sizeof(nvi_int16_type), 0, 1},
2938       { sizeof(nvi_wcdma_1800_tx_cal_chan_type), 0, 1},
2939       { sizeof(nvi_wcdma_1800_rx_cal_chan_type), 0, 1},
2940       { sizeof(nvi_uint16_type), 0, 1},
2941       { sizeof(nvi_uint16_type), 0, 1},
2942       { sizeof(nvi_uint16_type), 0, 1},
2943       { sizeof(nvi_uint16_type), 0, 1},
2944       { sizeof(nvi_int16_type), 0, 1},
2945       { sizeof(nvi_int16_type), 0, 1},
2946       { sizeof(nvi_int16_type), 0, 1},
2947       { sizeof(nvi_int16_type), 0, 1},
2948       { sizeof(nvi_int16_type), 0, 1},
2949       { sizeof(nvi_int16_type), 0, 1},
2950       { sizeof(nvi_int16_type), 0, 1},
2951       { sizeof(nvi_int16_type), 0, 1},
2952       { sizeof(nvi_wcdma_1800_pa_range_map_type), 0, 1},
2953       { sizeof(nvi_uint16_type), 0, 1},
2954       { sizeof(nvi_wcdma_1800_pa_compensate_up_with_dvs_type), 0, 1},
2955       { sizeof(nvi_wcdma_1800_pa_compensate_dn_with_dvs_type), 0, 1},
2956       { sizeof(nvi_wcdma_1800_max_pwr_backoff_voltages_type), 0, 1},
2957       { sizeof(nvi_wcdma_1800_max_pwr_backoff_volt1_type), 0, 1},
2958       { sizeof(nvi_wcdma_1800_max_pwr_backoff_volt2_type), 0, 1},
2959       { sizeof(nvi_wcdma_1800_max_pwr_backoff_volt3_type), 0, 1},
2960       { sizeof(nvi_int16_type), 0, 1},
2961       { sizeof(nvi_int16_type), 0, 1},
2962       { sizeof(nvi_int16_type), 0, 1},
2963       { sizeof(nvi_int16_type), 0, 1},
2964       { sizeof(nvi_int16_type), 0, 1},
2965       { sizeof(nvi_int16_type), 0, 1},
2966       { sizeof(nvi_int16_type), 0, 1},
2967       { sizeof(nvi_int16_type), 0, 1},
2968       { sizeof(nvi_int16_type), 0, 1},
2969       { sizeof(nvi_int16_type), 0, 1},
2970       { sizeof(nvi_int16_type), 0, 1},
2971       { sizeof(nvi_int16_type), 0, 1},
2972       { sizeof(nvi_int16_type), 0, 1},
2973       { sizeof(nvi_int16_type), 0, 1},
2974       { sizeof(nvi_ds_sip_rm_nai_type), 0, 1},
2975       { sizeof(nvi_band_pref_32_63_type), 3, 1},
2976       { sizeof(nvi_uint16_type), 0, 1},
2977       { sizeof(nvi_uint16_type), 0, 1},
2978       { sizeof(nvi_uint16_type), 0, 1},
2979       { sizeof(nvi_boolean_type), 0, 1},
2980       { sizeof(nvi_uint8_type), 0, 1},
2981       { sizeof(nvi_uint8_type), 0, 1},
2982       { sizeof(nvi_enum_type), 0, 1},
2983       { sizeof(nvi_boolean_type), 0, 1},
2984       { sizeof(nvi_boolean_type), 0, 1},
2985       { sizeof(nvi_enum_type), 0, 1},
2986       { sizeof(nvi_enum_type), 0, 1},
2987       { sizeof(nvi_enum_type), 0, 1},
2988       { sizeof(nvi_enum_type), 0, 1},
2989       { sizeof(nvi_enum_type), 0, 1},
2990       { sizeof(nvi_enum_type), 0, 1},
2991       { sizeof(nvi_boolean_type), 0, 1},
2992       { sizeof(nvi_enum_type), 0, 1},
2993       { sizeof(nvi_boolean_type), 0, 1},
2994       { sizeof(nvi_boolean_type), 0, 1},
2995       { sizeof(nvi_boolean_type), 0, 1},
2996       { sizeof(nvi_boolean_type), 0, 1},
2997       { sizeof(nvi_uint8_type), 0, 1},
2998       { sizeof(nvi_uint16_type), 0, 1},
2999       { sizeof(nvi_uint8_type), 0, 1},
3000       { sizeof(nvi_boolean_type), 0, 1},
3001       { sizeof(nvi_wcdma_utran_tx_lim_vs_temp_offset_type), 0, 1},
3002       { sizeof(nvi_wcdma_1800_utran_tx_lim_vs_temp_offset_type), 0, 1},
3003       { sizeof(nvi_wcdma_800_utran_tx_lim_vs_temp_offset_type), 0, 1},
3004       { sizeof(nvi_wcdma_1900_utran_tx_lim_vs_temp_offset_type), 0, 1},
3005       { sizeof(nvi_uint32_type), 0, 1},
3006       { sizeof(nvi_boolean_type), 0, 1},
3007       { sizeof(nvi_user_greeting_type), 0, 1},
3008       { sizeof(nvi_enum_type), 0, 1},
3009       { sizeof(nvi_uint32_type), 0, 1},
3010       { sizeof(nvi_enum_type), 0, 1},
3011       { sizeof(nvi_uint8_type), 0, 1},
3012       { sizeof(nvi_uint8_type), 0, 1},
3013       { sizeof(nvi_enum_type), 0, 1},
3014       { sizeof(nvi_enum_type), 0, 1},
3015       { sizeof(nvi_enum_type), 0, 1},
3016       { sizeof(nvi_uint8_type), 0, 1},
3017       { sizeof(nvi_enum_type), 0, 1},
3018       { sizeof(nvi_boolean_type), 0, 1},
3019       { sizeof(nvi_boolean_type), 0, 1},
3020       { sizeof(nvi_uint8_type), 0, 1},
3021       { sizeof(nvi_uint8_type), 0, 1},
3022       { sizeof(nvi_boolean_type), 0, 1},
3023       { sizeof(nvi_boolean_type), 0, 1},
3024       { sizeof(nvi_boolean_type), 0, 1},
3025       { sizeof(nvi_uint8_type), 0, 1},
3026       { sizeof(nvi_uint8_type), 0, 1},
3027       { sizeof(nvi_uint16_type), 0, 1},
3028       { sizeof(nvi_uint8_type), 0, 1},
3029       { sizeof(nvi_ms_sms_opco_types_supported_type), 0, 1},
3030       { sizeof(nvi_ms_sms_smsc_address1_type), 0, 1},
3031       { sizeof(nvi_ms_sms_smsc_address2_type), 0, 1},
3032       { sizeof(nvi_ms_sms_smsc_address3_type), 0, 1},
3033       { sizeof(nvi_ms_sms_smsc_address4_type), 0, 1},
3034       { sizeof(nvi_ms_sms_smsc_address5_type), 0, 1},
3035       { sizeof(nvi_int16_type), 0, 1},
3036       { sizeof(nvi_boolean_type), 0, 1},
3037       { sizeof(nvi_poc_server_ip1_type), 0, 1},
3038       { sizeof(nvi_poc_server_ip2_type), 0, 1},
3039       { sizeof(nvi_uint16_type), 0, 1},
3040       { sizeof(nvi_poc_nai_type), 0, 1},
3041       { sizeof(nvi_poc_billing_service_type), 0, 1},
3042       { sizeof(nvi_poc_glm_password_type), 0, 1},
3043       { sizeof(nvi_uint16_type), 0, 1},
3044       { sizeof(nvi_uint16_type), 0, 1},
3045       { sizeof(nvi_uint8_type), 0, 1},
3046       { sizeof(nvi_uint8_type), 0, 1},
3047       { sizeof(nvi_uint8_type), 0, 1},
3048       { sizeof(nvi_rf_antsel_umts_1800_type), 0, 1},
3049       { sizeof(nvi_boolean_type), 0, 1},
3050       { sizeof(nvi_uint8_type), 0, 1},
3051       { sizeof(nvi_im_primary_ip_addr_type), 0, 1},
3052       { sizeof(nvi_uint16_type), 0, 1},
3053       { sizeof(nvi_enum_type), 0, 1},
3054       { sizeof(nvi_im_server_name_type), 0, 1},
3055       { sizeof(nvi_enum_type), 0, 1},
3056       { sizeof(nvi_uint16_type), 0, 1},
3057       { sizeof(nvi_uint16_type), 0, 1},
3058       { sizeof(nvi_uint16_type), 0, 1},
3059       { sizeof(nvi_uint16_type), 0, 1},
3060       { sizeof(nvi_uint16_type), 0, 1},
3061       { sizeof(nvi_uint16_type), 0, 1},
3062       { sizeof(nvi_boolean_type), 0, 1},
3063       { sizeof(nvi_ext_op_list_entry_name_type), 0, 1},
3064       { sizeof(nvi_ext_op_list_entry_plmn_type), 0, 1},
3065       { sizeof(nvi_bm_bat_stats_type), 0, 1},
3066       { sizeof(nvi_display_language_options_type), 0, 1},
3067       { sizeof(nvi_uint32_type), 0, 1},
3068       { sizeof(nvi_boolean_type), 0, 1},
3069       { sizeof(nvi_input_language_options_type), 0, 1},
3070       { sizeof(nvi_uint32_type), 0, 1},
3071       { sizeof(nvi_uint32_type), 0, 1},
3072       { sizeof(nvi_uint32_type), 0, 1},
3073       { sizeof(nvi_uint32_type), 0, 1},
3074       { sizeof(nvi_boolean_type), 0, 1},
3075       { sizeof(nvi_enum_type), 0, 1},
3076       { 0, 0, 0},
3077       { 0, 0, 0},
3078       { 0, 0, 0},
3079       { 0, 0, 0},
3080       { sizeof(nvi_gsm_power_levels_type), 0, 1},
3081       { sizeof(nvi_dcs_power_levels_type), 0, 1},
3082       { sizeof(nvi_gsm_850_power_levels_type), 0, 1},
3083       { sizeof(nvi_gsm_1900_power_levels_type), 0, 1},
3084       { sizeof(nvi_int16_type), 0, 1},
3085       { sizeof(nvi_int16_type), 0, 1},
3086       { sizeof(nvi_int16_type), 0, 1},
3087       { sizeof(nvi_int16_type), 0, 1},
3088       { sizeof(nvi_int16_type), 0, 1},
3089       { sizeof(nvi_int16_type), 0, 1},
3090       { sizeof(nvi_int16_type), 0, 1},
3091       { sizeof(nvi_int16_type), 0, 1},
3092       { sizeof(nvi_int16_type), 0, 1},
3093       { sizeof(nvi_int16_type), 0, 1},
3094       { sizeof(nvi_int16_type), 0, 1},
3095       { sizeof(nvi_int16_type), 0, 1},
3096       { sizeof(nvi_int16_type), 0, 1},
3097       { sizeof(nvi_int16_type), 0, 1},
3098       { sizeof(nvi_int16_type), 0, 1},
3099       { sizeof(nvi_gsm_amam_master_tbl_seg1_f3_type), 0, 1},
3100       { sizeof(nvi_gsm_amam_master_tbl_seg2_f3_type), 0, 1},
3101       { sizeof(nvi_gsm_amam_master_tbl_seg3_f3_type), 0, 1},
3102       { sizeof(nvi_gsm_amam_master_tbl_seg4_f3_type), 0, 1},
3103       { sizeof(nvi_gsm_amam_master_tbl_seg5_f3_type), 0, 1},
3104       { sizeof(nvi_gsm_amam_master_tbl_seg6_f3_type), 0, 1},
3105       { sizeof(nvi_gsm_amam_master_tbl_seg7_f3_type), 0, 1},
3106       { sizeof(nvi_gsm_amam_master_tbl_seg8_f3_type), 0, 1},
3107       { sizeof(nvi_dcs_amam_master_tbl_seg1_f3_type), 0, 1},
3108       { sizeof(nvi_dcs_amam_master_tbl_seg2_f3_type), 0, 1},
3109       { sizeof(nvi_dcs_amam_master_tbl_seg3_f3_type), 0, 1},
3110       { sizeof(nvi_dcs_amam_master_tbl_seg4_f3_type), 0, 1},
3111       { sizeof(nvi_dcs_amam_master_tbl_seg5_f3_type), 0, 1},
3112       { sizeof(nvi_dcs_amam_master_tbl_seg6_f3_type), 0, 1},
3113       { sizeof(nvi_dcs_amam_master_tbl_seg7_f3_type), 0, 1},
3114       { sizeof(nvi_dcs_amam_master_tbl_seg8_f3_type), 0, 1},
3115       { sizeof(nvi_gsm_850_amam_master_tbl_seg1_f3_type), 0, 1},
3116       { sizeof(nvi_gsm_850_amam_master_tbl_seg2_f3_type), 0, 1},
3117       { sizeof(nvi_gsm_850_amam_master_tbl_seg3_f3_type), 0, 1},
3118       { sizeof(nvi_gsm_850_amam_master_tbl_seg4_f3_type), 0, 1},
3119       { sizeof(nvi_gsm_850_amam_master_tbl_seg5_f3_type), 0, 1},
3120       { sizeof(nvi_gsm_850_amam_master_tbl_seg6_f3_type), 0, 1},
3121       { sizeof(nvi_gsm_850_amam_master_tbl_seg7_f3_type), 0, 1},
3122       { sizeof(nvi_gsm_850_amam_master_tbl_seg8_f3_type), 0, 1},
3123       { sizeof(nvi_gsm_1900_amam_master_tbl_seg1_f3_type), 0, 1},
3124       { sizeof(nvi_gsm_1900_amam_master_tbl_seg2_f3_type), 0, 1},
3125       { sizeof(nvi_gsm_1900_amam_master_tbl_seg3_f3_type), 0, 1},
3126       { sizeof(nvi_gsm_1900_amam_master_tbl_seg4_f3_type), 0, 1},
3127       { sizeof(nvi_gsm_1900_amam_master_tbl_seg5_f3_type), 0, 1},
3128       { sizeof(nvi_gsm_1900_amam_master_tbl_seg6_f3_type), 0, 1},
3129       { sizeof(nvi_gsm_1900_amam_master_tbl_seg7_f3_type), 0, 1},
3130       { sizeof(nvi_gsm_1900_amam_master_tbl_seg8_f3_type), 0, 1},
3131       { sizeof(nvi_gsm_ampm_master_tbl_seg1_f3_type), 0, 1},
3132       { sizeof(nvi_gsm_ampm_master_tbl_seg2_f3_type), 0, 1},
3133       { sizeof(nvi_gsm_ampm_master_tbl_seg3_f3_type), 0, 1},
3134       { sizeof(nvi_gsm_ampm_master_tbl_seg4_f3_type), 0, 1},
3135       { sizeof(nvi_gsm_ampm_master_tbl_seg5_f3_type), 0, 1},
3136       { sizeof(nvi_gsm_ampm_master_tbl_seg6_f3_type), 0, 1},
3137       { sizeof(nvi_gsm_ampm_master_tbl_seg7_f3_type), 0, 1},
3138       { sizeof(nvi_gsm_ampm_master_tbl_seg8_f3_type), 0, 1},
3139       { sizeof(nvi_dcs_ampm_master_tbl_seg1_f3_type), 0, 1},
3140       { sizeof(nvi_dcs_ampm_master_tbl_seg2_f3_type), 0, 1},
3141       { sizeof(nvi_dcs_ampm_master_tbl_seg3_f3_type), 0, 1},
3142       { sizeof(nvi_dcs_ampm_master_tbl_seg4_f3_type), 0, 1},
3143       { sizeof(nvi_dcs_ampm_master_tbl_seg5_f3_type), 0, 1},
3144       { sizeof(nvi_dcs_ampm_master_tbl_seg6_f3_type), 0, 1},
3145       { sizeof(nvi_dcs_ampm_master_tbl_seg7_f3_type), 0, 1},
3146       { sizeof(nvi_dcs_ampm_master_tbl_seg8_f3_type), 0, 1},
3147       { sizeof(nvi_gsm_850_ampm_master_tbl_seg1_f3_type), 0, 1},
3148       { sizeof(nvi_gsm_850_ampm_master_tbl_seg2_f3_type), 0, 1},
3149       { sizeof(nvi_gsm_850_ampm_master_tbl_seg3_f3_type), 0, 1},
3150       { sizeof(nvi_gsm_850_ampm_master_tbl_seg4_f3_type), 0, 1},
3151       { sizeof(nvi_gsm_850_ampm_master_tbl_seg5_f3_type), 0, 1},
3152       { sizeof(nvi_gsm_850_ampm_master_tbl_seg6_f3_type), 0, 1},
3153       { sizeof(nvi_gsm_850_ampm_master_tbl_seg7_f3_type), 0, 1},
3154       { sizeof(nvi_gsm_850_ampm_master_tbl_seg8_f3_type), 0, 1},
3155       { sizeof(nvi_gsm_1900_ampm_master_tbl_seg1_f3_type), 0, 1},
3156       { sizeof(nvi_gsm_1900_ampm_master_tbl_seg2_f3_type), 0, 1},
3157       { sizeof(nvi_gsm_1900_ampm_master_tbl_seg3_f3_type), 0, 1},
3158       { sizeof(nvi_gsm_1900_ampm_master_tbl_seg4_f3_type), 0, 1},
3159       { sizeof(nvi_gsm_1900_ampm_master_tbl_seg5_f3_type), 0, 1},
3160       { sizeof(nvi_gsm_1900_ampm_master_tbl_seg6_f3_type), 0, 1},
3161       { sizeof(nvi_gsm_1900_ampm_master_tbl_seg7_f3_type), 0, 1},
3162       { sizeof(nvi_gsm_1900_ampm_master_tbl_seg8_f3_type), 0, 1},
3163       { sizeof(nvi_uint16_type), 0, 1},
3164       { sizeof(nvi_uint16_type), 0, 1},
3165       { sizeof(nvi_uint16_type), 0, 1},
3166       { sizeof(nvi_uint16_type), 0, 1},
3167       { sizeof(nvi_autocal_pwr_dac_type), 0, 1},
3168       { sizeof(nvi_autocal_pwr_dac_type), 0, 1},
3169       { sizeof(nvi_autocal_pwr_dac_type), 0, 1},
3170       { sizeof(nvi_autocal_pwr_dac_type), 0, 1},
3171       { sizeof(nvi_int16_type), 0, 1},
3172       { sizeof(nvi_rtr6250_rsb_type), 0, 1},
3173       { sizeof(nvi_rtr6250_rsb_type), 0, 1},
3174       { sizeof(nvi_rtr6250_rsb_type), 0, 1},
3175       { sizeof(nvi_rtr6250_rsb_type), 0, 1},
3176       { sizeof(nvi_boolean_type), 0, 1},
3177       { sizeof(nvi_boolean_type), 0, 1},
3178       { sizeof(nvi_boolean_type), 0, 1},
3179       { sizeof(nvi_boolean_type), 0, 1},
3180       { sizeof(nvi_uint8_type), 0, 1},
3181       { sizeof(nvi_boolean_type), 0, 1},
3182       { sizeof(nvi_boolean_type), 0, 1},
3183       { sizeof(nvi_boolean_type), 0, 1},
3184       { sizeof(nvi_enum_type), 0, 1},
3185       { sizeof(nvi_enum_type), 0, 1},
3186       { sizeof(nvi_boolean_type), 0, 1},
3187       { sizeof(nvi_boolean_type), 0, 1},
3188       { sizeof(nvi_boolean_type), 0, 1},
3189       { sizeof(nvi_boolean_type), 0, 1},
3190       { sizeof(nvi_boolean_type), 0, 1},
3191       { sizeof(nvi_enum_type), 0, 1},
3192       { sizeof(nvi_boolean_type), 0, 1},
3193       { sizeof(nvi_boolean_type), 0, 1},
3194       { sizeof(nvi_boolean_type), 0, 1},
3195       { sizeof(nvi_boolean_type), 0, 1},
3196       { sizeof(nvi_uint16_type), 0, 1},
3197       { sizeof(nvi_uint16_type), 0, 1},
3198       { sizeof(nvi_boolean_type), 0, 1},
3199       { sizeof(nvi_boolean_type), 0, 1},
3200       { sizeof(nvi_uint16_type), 0, 1},
3201       { sizeof(nvi_irda_device_name_type), 0, 1},
3202       { sizeof(nvi_irda_pnp_device_id_type), 0, 1},
3203       { sizeof(nvi_irda_pnp_manufacturer_type), 0, 1},
3204       { sizeof(nvi_irda_pnp_name_type), 0, 1},
3205       { sizeof(nvi_irda_pnp_device_category_type), 0, 1},
3206       { sizeof(nvi_uint32_type), 0, 1},
3207       { sizeof(nvi_uint32_type), 0, 1},
3208       { sizeof(nvi_uint16_type), 0, 1},
3209       { sizeof(nvi_uint16_type), 0, 1},
3210       { sizeof(nvi_boolean_type), 0, 1},
3211       { sizeof(nvi_uint16_type), 0, 1},
3212       { sizeof(nvi_enum_type), 0, 1},
3213       { sizeof(nvi_enum_type), 0, 1},
3214       { sizeof(nvi_uint8_type), 0, 1},
3215       { sizeof(nvi_boolean_type), 0, 1},
3216       { sizeof(nvi_boolean_type), 0, 1},
3217       { sizeof(nvi_boolean_type), 0, 1},
3218       { sizeof(nvi_uint8_type), 0, 1},
3219       { sizeof(nvi_uint8_type), 0, 1},
3220       { sizeof(nvi_uint8_type), 0, 1},
3221       { sizeof(nvi_uint16_type), 0, 1},
3222       { sizeof(nvi_boolean_type), 0, 1},
3223       { sizeof(nvi_enum_type), 0, 1},
3224       { sizeof(nvi_boolean_type), 0, 1},
3225       { sizeof(nvi_im_supported_bearers_type), 0, 1},
3226       { sizeof(nvi_im_supported_cir_methods_type), 0, 1},
3227       { sizeof(nvi_uint16_type), 0, 1},
3228       { sizeof(nvi_boolean_type), 0, 1},
3229       { sizeof(nvi_boolean_type), 0, 1},
3230       { sizeof(nvi_boolean_type), 0, 1},
3231       { sizeof(nvi_boolean_type), 0, 1},
3232       { sizeof(nvi_enum_type), 0, 1},
3233       { sizeof(nvi_enum_type), 0, 1},
3234       { sizeof(nvi_boolean_type), 0, 1},
3235       { sizeof(nvi_uint16_type), 0, 1},
3236       { sizeof(nvi_uint16_type), 0, 1},
3237       { sizeof(nvi_uint16_type), 0, 1},
3238       { sizeof(nvi_uint32_type), 0, 1},
3239       { sizeof(nvi_uint32_type), 0, 1},
3240       { sizeof(nvi_uint16_type), 0, 1},
3241       { sizeof(nvi_uint16_type), 0, 1},
3242       { sizeof(nvi_uint16_type), 0, 1},
3243       { sizeof(nvi_uint32_type), 0, 1},
3244       { sizeof(nvi_boolean_type), 0, 1},
3245       { sizeof(nvi_boolean_type), 0, 1},
3246       { sizeof(nvi_uint8_type), 0, 1},
3247       { sizeof(nvi_uint32_type), 0, 1},
3248       { sizeof(nvi_im_password_type), 0, 1},
3249       { sizeof(nvi_im_cir_port_type), 0, 1},
3250       { sizeof(nvi_uint16_type), 0, 1},
3251       { sizeof(nvi_uint16_type), 0, 1},
3252       { sizeof(nvi_uint32_type), 0, 1},
3253       { sizeof(nvi_im_smsc_address_type), 0, 1},
3254       { sizeof(nvi_im_optional_header_type), 0, 1},
3255       { sizeof(nvi_im_digest_schemas_type), 0, 1},
3256       { sizeof(nvi_uint8_type), 0, 1},
3257       { sizeof(nvi_im_userid_type), 0, 1},
3258       { sizeof(nvi_bc0_vco_tune_2_type), 0, 1},
3259       { sizeof(nvi_bc1_vco_tune_2_type), 0, 1},
3260       { sizeof(nvi_bc3_vco_tune_2_type), 0, 1},
3261       { sizeof(nvi_bc4_vco_tune_2_type), 0, 1},
3262       { sizeof(nvi_bc5_vco_tune_2_type), 0, 1},
3263       { sizeof(nvi_bc6_vco_tune_2_type), 0, 1},
3264       { sizeof(nvi_boolean_type), 0, 1},
3265       { sizeof(nvi_uint8_type), 0, 1},
3266       { sizeof(nvi_uint8_type), 0, 1},
3267       { sizeof(nvi_boolean_type), 0, 1},
3268       { sizeof(nvi_boolean_type), 0, 1},
3269       { sizeof(nvi_im_start_string_type), 0, 1},
3270       { sizeof(nvi_uint32_type), 0, 1},
3271       { sizeof(nvi_boolean_type), 0, 1},
3272       { sizeof(nvi_uint16_type), 0, 1},
3273       { sizeof(nvi_uint8_type), 0, 1},
3274       { sizeof(nvi_rf_rx_im2_cal), 0, 1},
3275       { sizeof(nvi_rf_rx_im2_cal), 0, 1},
3276       { sizeof(nvi_rf_rx_im2_cal), 0, 1},
3277       { sizeof(nvi_rf_rx_im2_cal), 0, 1},
3278       { sizeof(nvi_rf_rx_im2_cal), 0, 1},
3279       { sizeof(nvi_rf_rx_im2_cal), 0, 1},
3280       { sizeof(nvi_rf_rx_im2_cal), 0, 1},
3281       { sizeof(nvi_rf_rx_im2_cal), 0, 1},
3282       { sizeof(nvi_rf_rx_im2_cal), 0, 1},
3283       { sizeof(nvi_rf_rx_im2_cal), 0, 1},
3284       { sizeof(nvi_rf_rx_im2_cal), 0, 1},
3285       { sizeof(nvi_rf_rx_im2_cal), 0, 1},
3286       { sizeof(nvi_c0_bc0_intelliceiver_cal_type), 0, 1},
3287       { sizeof(nvi_c0_bc1_intelliceiver_cal_type), 0, 1},
3288       { sizeof(nvi_c0_bc3_intelliceiver_cal_type), 0, 1},
3289       { sizeof(nvi_c0_bc4_intelliceiver_cal_type), 0, 1},
3290       { sizeof(nvi_c0_bc5_intelliceiver_cal_type), 0, 1},
3291       { sizeof(nvi_c0_bc6_intelliceiver_cal_type), 0, 1},
3292       { sizeof(nvi_rf_rx_agc_lpm_switchpoints), 0, 1},
3293       { sizeof(nvi_rf_rx_agc_lpm_switchpoints), 0, 1},
3294       { sizeof(nvi_rf_rx_agc_lpm_switchpoints), 0, 1},
3295       { sizeof(nvi_rf_rx_agc_lpm_switchpoints), 0, 1},
3296       { sizeof(nvi_rf_rx_agc_lpm_switchpoints), 0, 1},
3297       { sizeof(nvi_rf_rx_agc_lpm_switchpoints), 0, 1},
3298       { sizeof(nvi_rf_rx_agc_lpm_switchpoints), 0, 1},
3299       { sizeof(nvi_rf_rx_agc_lpm_switchpoints), 0, 1},
3300       { sizeof(nvi_rf_rx_agc_lpm_switchpoints), 0, 1},
3301       { sizeof(nvi_rf_rx_agc_lpm_switchpoints), 0, 1},
3302       { sizeof(nvi_rf_rx_agc_lpm_switchpoints), 0, 1},
3303       { sizeof(nvi_rf_rx_agc_lpm_switchpoints), 0, 1},
3304       { sizeof(nvi_rfr_vco_coarse_tuning_800_type), 0, 1},
3305       { sizeof(nvi_boolean_type), 0, 1},
3306       { sizeof(nvi_uint8_type), 0, 1},
3307       { sizeof(nvi_uint16_type), 0, 1},
3308       { sizeof(nvi_uint16_type), 0, 1},
3309       { sizeof(nvi_uint8_type), 0, 1},
3310       { sizeof(nvi_uint8_type), 0, 1},
3311       { sizeof(nvi_boolean_type), 0, 1},
3312       { sizeof(nvi_presupl_wap_gateway_address_type), 0, 1},
3313       { sizeof(nvi_uint16_type), 0, 1},
3314       { sizeof(nvi_uint8_type), 0, 1},
3315       { sizeof(nvi_enum_type), 0, 1},
3316       { sizeof(nvi_boolean_type), 0, 1},
3317       { sizeof(nvi_boolean_type), 0, 1},
3318       { sizeof(nvi_uint32_type), 0, 1},
3319       { sizeof(nvi_uint8_type), 0, 1},
3320       { sizeof(nvi_boolean_type), 0, 1},
3321       { sizeof(nvi_poc_wtuser_password_type), 0, 1},
3322       { sizeof(nvi_uint8_type), 0, 1},
3323       { sizeof(nvi_enum_type), 0, 1},
3324       { sizeof(nvi_boolean_type), 0, 1},
3325       { sizeof(nvi_boolean_type), 0, 1},
3326       { sizeof(nvi_boolean_type), 0, 1},
3327       { sizeof(nvi_boolean_type), 0, 1},
3328       { sizeof(nvi_boolean_type), 0, 1},
3329       { sizeof(nvi_boolean_type), 0, 1},
3330       { sizeof(nvi_uint8_type), 0, 1},
3331       { sizeof(nvi_uint8_type), 0, 1},
3332       { sizeof(nvi_uint8_type), 0, 1},
3333       { sizeof(nvi_boolean_type), 0, 1},
3334       { sizeof(nvi_uint32_type), 0, 1},
3335       { sizeof(nvi_boolean_type), 0, 1},
3336       { sizeof(nvi_boolean_type), 0, 1},
3337       { sizeof(nvi_enum_type), 0, 1},
3338       { sizeof(nvi_boolean_type), 0, 1},
3339       { sizeof(nvi_boolean_type), 0, 1},
3340       { sizeof(nvi_enum_type), 0, 1},
3341       { sizeof(nvi_enum_type), 0, 1},
3342       { sizeof(nvi_enum_type), 0, 1},
3343       { sizeof(nvi_boolean_type), 0, 1},
3344       { sizeof(nvi_boolean_type), 0, 1},
3345       { sizeof(nvi_browser_jump_portal_name_type), 0, 1},
3346       { sizeof(nvi_browser_jump_embdlnk1_name_type), 0, 1},
3347       { sizeof(nvi_browser_jump_embdlnk2_name_type), 0, 1},
3348       { sizeof(nvi_browser_jump_embdlnk3_name_type), 0, 1},
3349       { sizeof(nvi_browser_jump_embdlnk4_name_type), 0, 1},
3350       { sizeof(nvi_browser_jump_embdlnk5_name_type), 0, 1},
3351       { sizeof(nvi_browser_jump_embdlnk6_name_type), 0, 1},
3352       { sizeof(nvi_browser_jump_embdlnk7_name_type), 0, 1},
3353       { sizeof(nvi_browser_jump_embdlnk8_name_type), 0, 1},
3354       { sizeof(nvi_voice_mail_line1_type), 0, 1},
3355       { sizeof(nvi_boolean_type), 0, 1},
3356       { sizeof(nvi_boolean_type), 0, 1},
3357       { sizeof(nvi_voice_mail_line2_type), 0, 1},
3358       { sizeof(nvi_uint8_type), 0, 1},
3359       { sizeof(nvi_boolean_type), 0, 1},
3360       { sizeof(nvi_boolean_type), 0, 1},
3361       { sizeof(nvi_enum_type), 0, 1},
3362       { sizeof(nvi_wcdma_c0_tx_lim_vs_freq_type), 0, 1},
3363       { sizeof(nvi_boolean_type), 0, 1},
3364       { sizeof(nvi_sos_number_type), 0, 1},
3365       { sizeof(nvi_wap_trusted_domain_type), 0, 1},
3366       { sizeof(nvi_wap_push_autoload_type), 0, 1},
3367       { sizeof(nvi_im_server_address_type), 0, 1},
3368       { sizeof(nvi_uint16_type), 0, 1},
3369       { sizeof(nvi_boolean_type), 0, 1},
3370       { sizeof(nvi_boolean_type), 0, 1},
3371       { sizeof(nvi_boolean_type), 0, 1},
3372       { sizeof(nvi_boolean_type), 0, 1},
3373       { sizeof(nvi_boolean_type), 0, 1},
3374       { sizeof(nvi_gsm_polar_ramp_profile_type), 0, 1},
3375       { sizeof(nvi_uint8_type), 0, 1},
3376       { sizeof(nvi_uint32_type), 0, 1},
3377       { sizeof(nvi_uint32_type), 0, 1},
3378       { sizeof(nvi_uint32_type), 0, 1},
3379       { sizeof(nvi_boolean_type), 0, 1},
3380       { sizeof(nvi_boolean_type), 0, 1},
3381       { sizeof(nvi_boolean_type), 0, 1},
3382       { sizeof(nvi_uint16_type), 0, 1},
3383       { sizeof(nvi_uint8_type), 0, 1},
3384       { sizeof(nvi_uint8_type), 0, 1},
3385       { sizeof(nvi_uint16_type), 0, 1},
3386       { sizeof(nvi_uint16_type), 0, 1},
3387       { sizeof(nvi_uint16_type), 0, 1},
3388       { sizeof(nvi_uint16_type), 0, 1},
3389       { sizeof(nvi_uint16_type), 0, 1},
3390       { sizeof(nvi_uint16_type), 0, 1},
3391       { sizeof(nvi_mf_700_agc_vs_freq_type), 0, 1},
3392       { sizeof(nvi_mf_700_rx_cal_chan_type), 0, 1},
3393       { sizeof(nvi_uint16_type), 0, 1},
3394       { sizeof(nvi_uint16_type), 0, 1},
3395       { sizeof(nvi_mf_afc_loop_params_type), 0, 1},
3396       { sizeof(nvi_int8_type), 0, 1},
3397       { sizeof(nvi_int16_type), 0, 1},
3398       { sizeof(nvi_uint8_type), 0, 1},
3399       { sizeof(nvi_uint8_type), 0, 1},
3400       { sizeof(nvi_uint16_type), 0, 1},
3401       { sizeof(nvi_uint16_type), 0, 1},
3402       { sizeof(nvi_uint16_type), 0, 1},
3403       { sizeof(nvi_sectime_offsets_type), 0, 1},
3404       { sizeof(nvi_uint8_type), 0, 1},
3405       { sizeof(nvi_boolean_type), 0, 1},
3406       { sizeof(nvi_int32_type), 0, 1},
3407       { sizeof(nvi_int8_type), 0, 1},
3408       { sizeof(nvi_int8_type), 0, 1},
3409       { sizeof(nvi_int8_type), 0, 1},
3410       { sizeof(nvi_int32_type), 0, 1},
3411       { sizeof(nvi_enum_type), 0, 1},
3412       { sizeof(nvi_enum_type), 0, 1},
3413       { sizeof(nvi_enum_type), 0, 1},
3414       { sizeof(nvi_enum_type), 0, 1},
3415       { sizeof(nvi_boolean_type), 0, 1},
3416       { sizeof(nvi_boolean_type), 0, 1},
3417       { sizeof(nvi_uint16_type), 0, 1},
3418       { sizeof(nvi_uint16_type), 0, 1},
3419       { sizeof(nvi_uint16_type), 0, 1},
3420       { sizeof(nvi_uint16_type), 0, 1},
3421       { sizeof(nvi_boolean_type), 0, 1},
3422       { sizeof(nvi_boolean_type), 0, 1},
3423       { sizeof(nvi_uint32_type), 0, 1},
3424       { sizeof(nvi_boolean_type), 0, 1},
3425       { sizeof(nvi_lc_servicename_type), 0, 1},
3426       { sizeof(nvi_uint8_type), 0, 1},
3427       { sizeof(nvi_uint8_type), 0, 1},
3428       { sizeof(nvi_lc_udppushservername_type), 0, 1},
3429       { sizeof(nvi_uint16_type), 0, 1},
3430       { sizeof(nvi_uint8_type), 0, 1},
3431       { sizeof(nvi_uint16_type), 0, 1},
3432       { sizeof(nvi_uint16_type), 0, 1},
3433       { sizeof(nvi_uint16_type), 0, 1},
3434       { sizeof(nvi_enum_type), 0, 1},
3435       { sizeof(nvi_uint8_type), 0, 1},
3436       { sizeof(nvi_enum_type), 0, 1},
3437       { sizeof(nvi_uint16_type), 0, 1},
3438       { sizeof(nvi_lc_trusteddomain_type), 0, 1},
3439       { sizeof(nvi_lc_suburl_key_label_type), 0, 1},
3440       { sizeof(nvi_boolean_type), 0, 1},
3441       { sizeof(nvi_bc0_ant_quality_type), 0, 1},
3442       { sizeof(nvi_bc1_ant_quality_type), 0, 1},
3443       { sizeof(nvi_bc3_ant_quality_type), 0, 1},
3444       { sizeof(nvi_bc4_ant_quality_type), 0, 1},
3445       { sizeof(nvi_bc5_ant_quality_type), 0, 1},
3446       { sizeof(nvi_bc6_ant_quality_type), 0, 1},
3447       { sizeof(nvi_uint16_type), 0, 1},
3448       { sizeof(nvi_uint16_type), 0, 1},
3449       { sizeof(nvi_uint8_type), 0, 1},
3450       { sizeof(nvi_boolean_type), 0, 1},
3451       { sizeof(nvi_uint8_type), 0, 1},
3452       { sizeof(nvi_gsm_pa_transition_table_type), 0, 1},
3453       { sizeof(nvi_k_key_type), 2, 1},
3454       { sizeof(nvi_cipher_key_type), 2, 1},
3455       { sizeof(nvi_int_key_type), 2, 1},
3456       { sizeof(nvi_key_id_type), 2, 1},
3457       { sizeof(nvi_sseq_type), 2, 1},
3458       { sizeof(nvi_ck_threshold_type), 2, 1},
3459       { sizeof(nvi_sqn_arr_type), 2, 1},
3460       { sizeof(nvi_sqn_arr_type), 2, 1},
3461       { sizeof(nvi_int16_type), 0, 1},
3462       { sizeof(nvi_uint8_type), 0, 1},
3463       { sizeof(nvi_boolean_type), 0, 1},
3464       { sizeof(nvi_enum_type), 0, 1},
3465       { sizeof(nvi_boolean_type), 0, 1},
3466       { sizeof(nvi_boolean_type), 0, 1},
3467       { sizeof(nvi_trm_config_type), 0, 1},
3468       { sizeof(nvi_uint32_type), 0, 1},
3469       { sizeof(nvi_uint8_type), 0, 1},
3470       { sizeof(nvi_enum_type), 0, 1},
3471       { sizeof(nvi_uint8_type), 0, 1},
3472       { sizeof(nvi_camera_default_name_prefix_type), 0, 1},
3473       { sizeof(nvi_video_default_name_prefix_type), 0, 1},
3474       { sizeof(nvi_boolean_type), 0, 1},
3475       { sizeof(nvi_uint8_type), 0, 1},
3476       { sizeof(nvi_uint8_type), 0, 1},
3477       { sizeof(nvi_uint8_type), 0, 1},
3478       { sizeof(nvi_uint8_type), 0, 1},
3479       { sizeof(nvi_hdrscp_custom_config_type), 0, 1},
3480       { sizeof(nvi_boolean_type), 0, 1},
3481       { sizeof(nvi_boolean_type), 0, 1},
3482       { sizeof(nvi_boolean_type), 0, 1},
3483       { sizeof(nvi_uint16_type), 0, 1},
3484       { sizeof(nvi_ms_sms_header_template_file_type), 0, 1},
3485       { sizeof(nvi_ms_sms_signature_template_file_type), 0, 1},
3486       { sizeof(nvi_hdridle_enhanced_config_type), 0, 1},
3487       { sizeof(nvi_hdridle_slot_cycle_timeouts_type), 0, 1},
3488       { sizeof(nvi_uint8_type), 0, 1},
3489       { sizeof(nvi_uint32_type), 0, 1},
3490       { sizeof(nvi_c0_bc0_intelliceiver_det_thresh_type), 0, 1},
3491       { sizeof(nvi_c0_bc1_intelliceiver_det_thresh_type), 0, 1},
3492       { sizeof(nvi_c0_bc3_intelliceiver_det_thresh_type), 0, 1},
3493       { sizeof(nvi_c0_bc4_intelliceiver_det_thresh_type), 0, 1},
3494       { sizeof(nvi_c0_bc5_intelliceiver_det_thresh_type), 0, 1},
3495       { sizeof(nvi_c0_bc6_intelliceiver_det_thresh_type), 0, 1},
3496       { sizeof(nvi_enum_type), 0, 1},
3497       { sizeof(nvi_enum_type), 0, 1},
3498       { sizeof(nvi_hdrrmac_config_type), 0, 1},
3499       { sizeof(nvi_uint8_type), 0, 1},
3500       { sizeof(nvi_uint8_type), 0, 1},
3501       { sizeof(nvi_boolean_type), 0, 1},
3502       { sizeof(nvi_uint16_type), 0, 1},
3503       { sizeof(nvi_uint16_type), 0, 1},
3504       { sizeof(nvi_int32_type), 0, 1},
3505       { sizeof(nvi_int32_type), 0, 1},
3506       { sizeof(nvi_uint16_type), 0, 1},
3507       { sizeof(nvi_uint32_type), 0, 1},
3508       { sizeof(nvi_uint32_type), 0, 1},
3509       { sizeof(nvi_uint32_type), 0, 1},
3510       { sizeof(nvi_uint32_type), 0, 1},
3511       { sizeof(nvi_uint32_type), 0, 1},
3512       { sizeof(nvi_uint16_type), 0, 1},
3513       { sizeof(nvi_uint32_type), 0, 1},
3514       { sizeof(nvi_uint8_type), 0, 1},
3515       { sizeof(nvi_uint32_type), 0, 1},
3516       { sizeof(nvi_enum_type), 0, 1},
3517       { sizeof(nvi_sys_default_efs_file_name_type), 0, 1},
3518       { sizeof(nvi_sys_efs_file_name_type), 0, 1},
3519       { sizeof(nvi_sys_default_nv_ini_file_name_type), 0, 1},
3520       { sizeof(nvi_sys_nv_ini_file_name_type), 0, 1},
3521       { sizeof(nvi_sys_script_file_name_type), 0, 1},
3522       { sizeof(nvi_gainrange5_switchpoint_type), 0, 1},
3523       { sizeof(nvi_gsm_rx_gain_range_5_freq_comp_type), 0, 1},
3524       { sizeof(nvi_dcs_rx_gain_range_5_freq_comp_type), 0, 1},