sky2: turn on clocks when doing resume
[powerpc.git] / drivers / net / sky2.c
1 /*
2  * New driver for Marvell Yukon 2 chipset.
3  * Based on earlier sk98lin, and skge driver.
4  *
5  * This driver intentionally does not support all the features
6  * of the original driver such as link fail-over and link management because
7  * those should be done at higher levels.
8  *
9  * Copyright (C) 2005 Stephen Hemminger <shemminger@osdl.org>
10  *
11  * This program is free software; you can redistribute it and/or modify
12  * it under the terms of the GNU General Public License as published by
13  * the Free Software Foundation; either version 2 of the License.
14  *
15  * This program is distributed in the hope that it will be useful,
16  * but WITHOUT ANY WARRANTY; without even the implied warranty of
17  * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the
18  * GNU General Public License for more details.
19  *
20  * You should have received a copy of the GNU General Public License
21  * along with this program; if not, write to the Free Software
22  * Foundation, Inc., 675 Mass Ave, Cambridge, MA 02139, USA.
23  */
24
25 #include <linux/crc32.h>
26 #include <linux/kernel.h>
27 #include <linux/version.h>
28 #include <linux/module.h>
29 #include <linux/netdevice.h>
30 #include <linux/dma-mapping.h>
31 #include <linux/etherdevice.h>
32 #include <linux/ethtool.h>
33 #include <linux/pci.h>
34 #include <linux/ip.h>
35 #include <linux/tcp.h>
36 #include <linux/in.h>
37 #include <linux/delay.h>
38 #include <linux/workqueue.h>
39 #include <linux/if_vlan.h>
40 #include <linux/prefetch.h>
41 #include <linux/mii.h>
42
43 #include <asm/irq.h>
44
45 #if defined(CONFIG_VLAN_8021Q) || defined(CONFIG_VLAN_8021Q_MODULE)
46 #define SKY2_VLAN_TAG_USED 1
47 #endif
48
49 #include "sky2.h"
50
51 #define DRV_NAME                "sky2"
52 #define DRV_VERSION             "1.13"
53 #define PFX                     DRV_NAME " "
54
55 /*
56  * The Yukon II chipset takes 64 bit command blocks (called list elements)
57  * that are organized into three (receive, transmit, status) different rings
58  * similar to Tigon3.
59  */
60
61 #define RX_LE_SIZE              1024
62 #define RX_LE_BYTES             (RX_LE_SIZE*sizeof(struct sky2_rx_le))
63 #define RX_MAX_PENDING          (RX_LE_SIZE/6 - 2)
64 #define RX_DEF_PENDING          RX_MAX_PENDING
65 #define RX_SKB_ALIGN            8
66 #define RX_BUF_WRITE            16
67
68 #define TX_RING_SIZE            512
69 #define TX_DEF_PENDING          (TX_RING_SIZE - 1)
70 #define TX_MIN_PENDING          64
71 #define MAX_SKB_TX_LE           (4 + (sizeof(dma_addr_t)/sizeof(u32))*MAX_SKB_FRAGS)
72
73 #define STATUS_RING_SIZE        2048    /* 2 ports * (TX + 2*RX) */
74 #define STATUS_LE_BYTES         (STATUS_RING_SIZE*sizeof(struct sky2_status_le))
75 #define TX_WATCHDOG             (5 * HZ)
76 #define NAPI_WEIGHT             64
77 #define PHY_RETRIES             1000
78
79 #define RING_NEXT(x,s)  (((x)+1) & ((s)-1))
80
81 static const u32 default_msg =
82     NETIF_MSG_DRV | NETIF_MSG_PROBE | NETIF_MSG_LINK
83     | NETIF_MSG_TIMER | NETIF_MSG_TX_ERR | NETIF_MSG_RX_ERR
84     | NETIF_MSG_IFUP | NETIF_MSG_IFDOWN;
85
86 static int debug = -1;          /* defaults above */
87 module_param(debug, int, 0);
88 MODULE_PARM_DESC(debug, "Debug level (0=none,...,16=all)");
89
90 static int copybreak __read_mostly = 128;
91 module_param(copybreak, int, 0);
92 MODULE_PARM_DESC(copybreak, "Receive copy threshold");
93
94 static int disable_msi = 0;
95 module_param(disable_msi, int, 0);
96 MODULE_PARM_DESC(disable_msi, "Disable Message Signaled Interrupt (MSI)");
97
98 static int idle_timeout = 0;
99 module_param(idle_timeout, int, 0);
100 MODULE_PARM_DESC(idle_timeout, "Watchdog timer for lost interrupts (ms)");
101
102 static const struct pci_device_id sky2_id_table[] = {
103         { PCI_DEVICE(PCI_VENDOR_ID_SYSKONNECT, 0x9000) }, /* SK-9Sxx */
104         { PCI_DEVICE(PCI_VENDOR_ID_SYSKONNECT, 0x9E00) }, /* SK-9Exx */
105         { PCI_DEVICE(PCI_VENDOR_ID_DLINK, 0x4b00) },    /* DGE-560T */
106         { PCI_DEVICE(PCI_VENDOR_ID_DLINK, 0x4001) },    /* DGE-550SX */
107         { PCI_DEVICE(PCI_VENDOR_ID_DLINK, 0x4B02) },    /* DGE-560SX */
108         { PCI_DEVICE(PCI_VENDOR_ID_DLINK, 0x4B03) },    /* DGE-550T */
109         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4340) }, /* 88E8021 */
110         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4341) }, /* 88E8022 */
111         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4342) }, /* 88E8061 */
112         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4343) }, /* 88E8062 */
113         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4344) }, /* 88E8021 */
114         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4345) }, /* 88E8022 */
115         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4346) }, /* 88E8061 */
116         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4347) }, /* 88E8062 */
117         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4350) }, /* 88E8035 */
118         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4351) }, /* 88E8036 */
119         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4352) }, /* 88E8038 */
120         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4353) }, /* 88E8039 */
121         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4356) }, /* 88EC033 */
122         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4360) }, /* 88E8052 */
123         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4361) }, /* 88E8050 */
124         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4362) }, /* 88E8053 */
125         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4363) }, /* 88E8055 */
126         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4364) }, /* 88E8056 */
127         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4366) }, /* 88EC036 */
128         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4367) }, /* 88EC032 */
129         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4368) }, /* 88EC034 */
130         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x4369) }, /* 88EC042 */
131         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x436A) }, /* 88E8058 */
132         { PCI_DEVICE(PCI_VENDOR_ID_MARVELL, 0x436B) }, /* 88E8071 */
133         { 0 }
134 };
135
136 MODULE_DEVICE_TABLE(pci, sky2_id_table);
137
138 /* Avoid conditionals by using array */
139 static const unsigned txqaddr[] = { Q_XA1, Q_XA2 };
140 static const unsigned rxqaddr[] = { Q_R1, Q_R2 };
141 static const u32 portirq_msk[] = { Y2_IS_PORT_1, Y2_IS_PORT_2 };
142
143 /* This driver supports yukon2 chipset only */
144 static const char *yukon2_name[] = {
145         "XL",           /* 0xb3 */
146         "EC Ultra",     /* 0xb4 */
147         "Extreme",      /* 0xb5 */
148         "EC",           /* 0xb6 */
149         "FE",           /* 0xb7 */
150 };
151
152 /* Access to external PHY */
153 static int gm_phy_write(struct sky2_hw *hw, unsigned port, u16 reg, u16 val)
154 {
155         int i;
156
157         gma_write16(hw, port, GM_SMI_DATA, val);
158         gma_write16(hw, port, GM_SMI_CTRL,
159                     GM_SMI_CT_PHY_AD(PHY_ADDR_MARV) | GM_SMI_CT_REG_AD(reg));
160
161         for (i = 0; i < PHY_RETRIES; i++) {
162                 if (!(gma_read16(hw, port, GM_SMI_CTRL) & GM_SMI_CT_BUSY))
163                         return 0;
164                 udelay(1);
165         }
166
167         printk(KERN_WARNING PFX "%s: phy write timeout\n", hw->dev[port]->name);
168         return -ETIMEDOUT;
169 }
170
171 static int __gm_phy_read(struct sky2_hw *hw, unsigned port, u16 reg, u16 *val)
172 {
173         int i;
174
175         gma_write16(hw, port, GM_SMI_CTRL, GM_SMI_CT_PHY_AD(PHY_ADDR_MARV)
176                     | GM_SMI_CT_REG_AD(reg) | GM_SMI_CT_OP_RD);
177
178         for (i = 0; i < PHY_RETRIES; i++) {
179                 if (gma_read16(hw, port, GM_SMI_CTRL) & GM_SMI_CT_RD_VAL) {
180                         *val = gma_read16(hw, port, GM_SMI_DATA);
181                         return 0;
182                 }
183
184                 udelay(1);
185         }
186
187         return -ETIMEDOUT;
188 }
189
190 static u16 gm_phy_read(struct sky2_hw *hw, unsigned port, u16 reg)
191 {
192         u16 v;
193
194         if (__gm_phy_read(hw, port, reg, &v) != 0)
195                 printk(KERN_WARNING PFX "%s: phy read timeout\n", hw->dev[port]->name);
196         return v;
197 }
198
199
200 static void sky2_power_on(struct sky2_hw *hw)
201 {
202         /* switch power to VCC (WA for VAUX problem) */
203         sky2_write8(hw, B0_POWER_CTRL,
204                     PC_VAUX_ENA | PC_VCC_ENA | PC_VAUX_OFF | PC_VCC_ON);
205
206         /* disable Core Clock Division, */
207         sky2_write32(hw, B2_Y2_CLK_CTRL, Y2_CLK_DIV_DIS);
208
209         if (hw->chip_id == CHIP_ID_YUKON_XL && hw->chip_rev > 1)
210                 /* enable bits are inverted */
211                 sky2_write8(hw, B2_Y2_CLK_GATE,
212                             Y2_PCI_CLK_LNK1_DIS | Y2_COR_CLK_LNK1_DIS |
213                             Y2_CLK_GAT_LNK1_DIS | Y2_PCI_CLK_LNK2_DIS |
214                             Y2_COR_CLK_LNK2_DIS | Y2_CLK_GAT_LNK2_DIS);
215         else
216                 sky2_write8(hw, B2_Y2_CLK_GATE, 0);
217
218         if (hw->chip_id == CHIP_ID_YUKON_EC_U || hw->chip_id == CHIP_ID_YUKON_EX) {
219                 u32 reg1;
220
221                 sky2_pci_write32(hw, PCI_DEV_REG3, 0);
222                 reg1 = sky2_pci_read32(hw, PCI_DEV_REG4);
223                 reg1 &= P_ASPM_CONTROL_MSK;
224                 sky2_pci_write32(hw, PCI_DEV_REG4, reg1);
225                 sky2_pci_write32(hw, PCI_DEV_REG5, 0);
226         }
227 }
228
229 static void sky2_power_aux(struct sky2_hw *hw)
230 {
231         if (hw->chip_id == CHIP_ID_YUKON_XL && hw->chip_rev > 1)
232                 sky2_write8(hw, B2_Y2_CLK_GATE, 0);
233         else
234                 /* enable bits are inverted */
235                 sky2_write8(hw, B2_Y2_CLK_GATE,
236                             Y2_PCI_CLK_LNK1_DIS | Y2_COR_CLK_LNK1_DIS |
237                             Y2_CLK_GAT_LNK1_DIS | Y2_PCI_CLK_LNK2_DIS |
238                             Y2_COR_CLK_LNK2_DIS | Y2_CLK_GAT_LNK2_DIS);
239
240         /* switch power to VAUX */
241         if (sky2_read16(hw, B0_CTST) & Y2_VAUX_AVAIL)
242                 sky2_write8(hw, B0_POWER_CTRL,
243                             (PC_VAUX_ENA | PC_VCC_ENA |
244                              PC_VAUX_ON | PC_VCC_OFF));
245 }
246
247 static void sky2_gmac_reset(struct sky2_hw *hw, unsigned port)
248 {
249         u16 reg;
250
251         /* disable all GMAC IRQ's */
252         sky2_write8(hw, SK_REG(port, GMAC_IRQ_MSK), 0);
253         /* disable PHY IRQs */
254         gm_phy_write(hw, port, PHY_MARV_INT_MASK, 0);
255
256         gma_write16(hw, port, GM_MC_ADDR_H1, 0);        /* clear MC hash */
257         gma_write16(hw, port, GM_MC_ADDR_H2, 0);
258         gma_write16(hw, port, GM_MC_ADDR_H3, 0);
259         gma_write16(hw, port, GM_MC_ADDR_H4, 0);
260
261         reg = gma_read16(hw, port, GM_RX_CTRL);
262         reg |= GM_RXCR_UCF_ENA | GM_RXCR_MCF_ENA;
263         gma_write16(hw, port, GM_RX_CTRL, reg);
264 }
265
266 /* flow control to advertise bits */
267 static const u16 copper_fc_adv[] = {
268         [FC_NONE]       = 0,
269         [FC_TX]         = PHY_M_AN_ASP,
270         [FC_RX]         = PHY_M_AN_PC,
271         [FC_BOTH]       = PHY_M_AN_PC | PHY_M_AN_ASP,
272 };
273
274 /* flow control to advertise bits when using 1000BaseX */
275 static const u16 fiber_fc_adv[] = {
276         [FC_BOTH] = PHY_M_P_BOTH_MD_X,
277         [FC_TX]   = PHY_M_P_ASYM_MD_X,
278         [FC_RX]   = PHY_M_P_SYM_MD_X,
279         [FC_NONE] = PHY_M_P_NO_PAUSE_X,
280 };
281
282 /* flow control to GMA disable bits */
283 static const u16 gm_fc_disable[] = {
284         [FC_NONE] = GM_GPCR_FC_RX_DIS | GM_GPCR_FC_TX_DIS,
285         [FC_TX]   = GM_GPCR_FC_RX_DIS,
286         [FC_RX]   = GM_GPCR_FC_TX_DIS,
287         [FC_BOTH] = 0,
288 };
289
290
291 static void sky2_phy_init(struct sky2_hw *hw, unsigned port)
292 {
293         struct sky2_port *sky2 = netdev_priv(hw->dev[port]);
294         u16 ctrl, ct1000, adv, pg, ledctrl, ledover, reg;
295
296         if (sky2->autoneg == AUTONEG_ENABLE
297             && !(hw->chip_id == CHIP_ID_YUKON_XL
298                  || hw->chip_id == CHIP_ID_YUKON_EC_U
299                  || hw->chip_id == CHIP_ID_YUKON_EX)) {
300                 u16 ectrl = gm_phy_read(hw, port, PHY_MARV_EXT_CTRL);
301
302                 ectrl &= ~(PHY_M_EC_M_DSC_MSK | PHY_M_EC_S_DSC_MSK |
303                            PHY_M_EC_MAC_S_MSK);
304                 ectrl |= PHY_M_EC_MAC_S(MAC_TX_CLK_25_MHZ);
305
306                 if (hw->chip_id == CHIP_ID_YUKON_EC)
307                         ectrl |= PHY_M_EC_DSC_2(2) | PHY_M_EC_DOWN_S_ENA;
308                 else
309                         ectrl |= PHY_M_EC_M_DSC(2) | PHY_M_EC_S_DSC(3);
310
311                 gm_phy_write(hw, port, PHY_MARV_EXT_CTRL, ectrl);
312         }
313
314         ctrl = gm_phy_read(hw, port, PHY_MARV_PHY_CTRL);
315         if (sky2_is_copper(hw)) {
316                 if (hw->chip_id == CHIP_ID_YUKON_FE) {
317                         /* enable automatic crossover */
318                         ctrl |= PHY_M_PC_MDI_XMODE(PHY_M_PC_ENA_AUTO) >> 1;
319                 } else {
320                         /* disable energy detect */
321                         ctrl &= ~PHY_M_PC_EN_DET_MSK;
322
323                         /* enable automatic crossover */
324                         ctrl |= PHY_M_PC_MDI_XMODE(PHY_M_PC_ENA_AUTO);
325
326                         if (sky2->autoneg == AUTONEG_ENABLE
327                             && (hw->chip_id == CHIP_ID_YUKON_XL
328                                 || hw->chip_id == CHIP_ID_YUKON_EC_U
329                                 || hw->chip_id == CHIP_ID_YUKON_EX)) {
330                                 ctrl &= ~PHY_M_PC_DSC_MSK;
331                                 ctrl |= PHY_M_PC_DSC(2) | PHY_M_PC_DOWN_S_ENA;
332                         }
333                 }
334         } else {
335                 /* workaround for deviation #4.88 (CRC errors) */
336                 /* disable Automatic Crossover */
337
338                 ctrl &= ~PHY_M_PC_MDIX_MSK;
339         }
340
341         gm_phy_write(hw, port, PHY_MARV_PHY_CTRL, ctrl);
342
343         /* special setup for PHY 88E1112 Fiber */
344         if (hw->chip_id == CHIP_ID_YUKON_XL && !sky2_is_copper(hw)) {
345                 pg = gm_phy_read(hw, port, PHY_MARV_EXT_ADR);
346
347                 /* Fiber: select 1000BASE-X only mode MAC Specific Ctrl Reg. */
348                 gm_phy_write(hw, port, PHY_MARV_EXT_ADR, 2);
349                 ctrl = gm_phy_read(hw, port, PHY_MARV_PHY_CTRL);
350                 ctrl &= ~PHY_M_MAC_MD_MSK;
351                 ctrl |= PHY_M_MAC_MODE_SEL(PHY_M_MAC_MD_1000BX);
352                 gm_phy_write(hw, port, PHY_MARV_PHY_CTRL, ctrl);
353
354                 if (hw->pmd_type  == 'P') {
355                         /* select page 1 to access Fiber registers */
356                         gm_phy_write(hw, port, PHY_MARV_EXT_ADR, 1);
357
358                         /* for SFP-module set SIGDET polarity to low */
359                         ctrl = gm_phy_read(hw, port, PHY_MARV_PHY_CTRL);
360                         ctrl |= PHY_M_FIB_SIGD_POL;
361                         gm_phy_write(hw, port, PHY_MARV_CTRL, ctrl);
362                 }
363
364                 gm_phy_write(hw, port, PHY_MARV_EXT_ADR, pg);
365         }
366
367         ctrl = PHY_CT_RESET;
368         ct1000 = 0;
369         adv = PHY_AN_CSMA;
370         reg = 0;
371
372         if (sky2->autoneg == AUTONEG_ENABLE) {
373                 if (sky2_is_copper(hw)) {
374                         if (sky2->advertising & ADVERTISED_1000baseT_Full)
375                                 ct1000 |= PHY_M_1000C_AFD;
376                         if (sky2->advertising & ADVERTISED_1000baseT_Half)
377                                 ct1000 |= PHY_M_1000C_AHD;
378                         if (sky2->advertising & ADVERTISED_100baseT_Full)
379                                 adv |= PHY_M_AN_100_FD;
380                         if (sky2->advertising & ADVERTISED_100baseT_Half)
381                                 adv |= PHY_M_AN_100_HD;
382                         if (sky2->advertising & ADVERTISED_10baseT_Full)
383                                 adv |= PHY_M_AN_10_FD;
384                         if (sky2->advertising & ADVERTISED_10baseT_Half)
385                                 adv |= PHY_M_AN_10_HD;
386
387                         adv |= copper_fc_adv[sky2->flow_mode];
388                 } else {        /* special defines for FIBER (88E1040S only) */
389                         if (sky2->advertising & ADVERTISED_1000baseT_Full)
390                                 adv |= PHY_M_AN_1000X_AFD;
391                         if (sky2->advertising & ADVERTISED_1000baseT_Half)
392                                 adv |= PHY_M_AN_1000X_AHD;
393
394                         adv |= fiber_fc_adv[sky2->flow_mode];
395                 }
396
397                 /* Restart Auto-negotiation */
398                 ctrl |= PHY_CT_ANE | PHY_CT_RE_CFG;
399         } else {
400                 /* forced speed/duplex settings */
401                 ct1000 = PHY_M_1000C_MSE;
402
403                 /* Disable auto update for duplex flow control and speed */
404                 reg |= GM_GPCR_AU_ALL_DIS;
405
406                 switch (sky2->speed) {
407                 case SPEED_1000:
408                         ctrl |= PHY_CT_SP1000;
409                         reg |= GM_GPCR_SPEED_1000;
410                         break;
411                 case SPEED_100:
412                         ctrl |= PHY_CT_SP100;
413                         reg |= GM_GPCR_SPEED_100;
414                         break;
415                 }
416
417                 if (sky2->duplex == DUPLEX_FULL) {
418                         reg |= GM_GPCR_DUP_FULL;
419                         ctrl |= PHY_CT_DUP_MD;
420                 } else if (sky2->speed < SPEED_1000)
421                         sky2->flow_mode = FC_NONE;
422
423
424                 reg |= gm_fc_disable[sky2->flow_mode];
425
426                 /* Forward pause packets to GMAC? */
427                 if (sky2->flow_mode & FC_RX)
428                         sky2_write8(hw, SK_REG(port, GMAC_CTRL), GMC_PAUSE_ON);
429                 else
430                         sky2_write8(hw, SK_REG(port, GMAC_CTRL), GMC_PAUSE_OFF);
431         }
432
433         gma_write16(hw, port, GM_GP_CTRL, reg);
434
435         if (hw->chip_id != CHIP_ID_YUKON_FE)
436                 gm_phy_write(hw, port, PHY_MARV_1000T_CTRL, ct1000);
437
438         gm_phy_write(hw, port, PHY_MARV_AUNE_ADV, adv);
439         gm_phy_write(hw, port, PHY_MARV_CTRL, ctrl);
440
441         /* Setup Phy LED's */
442         ledctrl = PHY_M_LED_PULS_DUR(PULS_170MS);
443         ledover = 0;
444
445         switch (hw->chip_id) {
446         case CHIP_ID_YUKON_FE:
447                 /* on 88E3082 these bits are at 11..9 (shifted left) */
448                 ledctrl |= PHY_M_LED_BLINK_RT(BLINK_84MS) << 1;
449
450                 ctrl = gm_phy_read(hw, port, PHY_MARV_FE_LED_PAR);
451
452                 /* delete ACT LED control bits */
453                 ctrl &= ~PHY_M_FELP_LED1_MSK;
454                 /* change ACT LED control to blink mode */
455                 ctrl |= PHY_M_FELP_LED1_CTRL(LED_PAR_CTRL_ACT_BL);
456                 gm_phy_write(hw, port, PHY_MARV_FE_LED_PAR, ctrl);
457                 break;
458
459         case CHIP_ID_YUKON_XL:
460                 pg = gm_phy_read(hw, port, PHY_MARV_EXT_ADR);
461
462                 /* select page 3 to access LED control register */
463                 gm_phy_write(hw, port, PHY_MARV_EXT_ADR, 3);
464
465                 /* set LED Function Control register */
466                 gm_phy_write(hw, port, PHY_MARV_PHY_CTRL,
467                              (PHY_M_LEDC_LOS_CTRL(1) |  /* LINK/ACT */
468                               PHY_M_LEDC_INIT_CTRL(7) | /* 10 Mbps */
469                               PHY_M_LEDC_STA1_CTRL(7) | /* 100 Mbps */
470                               PHY_M_LEDC_STA0_CTRL(7)));        /* 1000 Mbps */
471
472                 /* set Polarity Control register */
473                 gm_phy_write(hw, port, PHY_MARV_PHY_STAT,
474                              (PHY_M_POLC_LS1_P_MIX(4) |
475                               PHY_M_POLC_IS0_P_MIX(4) |
476                               PHY_M_POLC_LOS_CTRL(2) |
477                               PHY_M_POLC_INIT_CTRL(2) |
478                               PHY_M_POLC_STA1_CTRL(2) |
479                               PHY_M_POLC_STA0_CTRL(2)));
480
481                 /* restore page register */
482                 gm_phy_write(hw, port, PHY_MARV_EXT_ADR, pg);
483                 break;
484
485         case CHIP_ID_YUKON_EC_U:
486         case CHIP_ID_YUKON_EX:
487                 pg = gm_phy_read(hw, port, PHY_MARV_EXT_ADR);
488
489                 /* select page 3 to access LED control register */
490                 gm_phy_write(hw, port, PHY_MARV_EXT_ADR, 3);
491
492                 /* set LED Function Control register */
493                 gm_phy_write(hw, port, PHY_MARV_PHY_CTRL,
494                              (PHY_M_LEDC_LOS_CTRL(1) |  /* LINK/ACT */
495                               PHY_M_LEDC_INIT_CTRL(8) | /* 10 Mbps */
496                               PHY_M_LEDC_STA1_CTRL(7) | /* 100 Mbps */
497                               PHY_M_LEDC_STA0_CTRL(7)));/* 1000 Mbps */
498
499                 /* set Blink Rate in LED Timer Control Register */
500                 gm_phy_write(hw, port, PHY_MARV_INT_MASK,
501                              ledctrl | PHY_M_LED_BLINK_RT(BLINK_84MS));
502                 /* restore page register */
503                 gm_phy_write(hw, port, PHY_MARV_EXT_ADR, pg);
504                 break;
505
506         default:
507                 /* set Tx LED (LED_TX) to blink mode on Rx OR Tx activity */
508                 ledctrl |= PHY_M_LED_BLINK_RT(BLINK_84MS) | PHY_M_LEDC_TX_CTRL;
509                 /* turn off the Rx LED (LED_RX) */
510                 ledover &= ~PHY_M_LED_MO_RX;
511         }
512
513         if (hw->chip_id == CHIP_ID_YUKON_EC_U && hw->chip_rev == CHIP_REV_YU_EC_A1) {
514                 /* apply fixes in PHY AFE */
515                 pg = gm_phy_read(hw, port, PHY_MARV_EXT_ADR);
516                 gm_phy_write(hw, port, PHY_MARV_EXT_ADR, 255);
517
518                 /* increase differential signal amplitude in 10BASE-T */
519                 gm_phy_write(hw, port, 0x18, 0xaa99);
520                 gm_phy_write(hw, port, 0x17, 0x2011);
521
522                 /* fix for IEEE A/B Symmetry failure in 1000BASE-T */
523                 gm_phy_write(hw, port, 0x18, 0xa204);
524                 gm_phy_write(hw, port, 0x17, 0x2002);
525
526                 /* set page register to 0 */
527                 gm_phy_write(hw, port, PHY_MARV_EXT_ADR, pg);
528         } else if (hw->chip_id != CHIP_ID_YUKON_EX) {
529                 gm_phy_write(hw, port, PHY_MARV_LED_CTRL, ledctrl);
530
531                 if (sky2->autoneg == AUTONEG_DISABLE || sky2->speed == SPEED_100) {
532                         /* turn on 100 Mbps LED (LED_LINK100) */
533                         ledover |= PHY_M_LED_MO_100;
534                 }
535
536                 if (ledover)
537                         gm_phy_write(hw, port, PHY_MARV_LED_OVER, ledover);
538
539         }
540
541         /* Enable phy interrupt on auto-negotiation complete (or link up) */
542         if (sky2->autoneg == AUTONEG_ENABLE)
543                 gm_phy_write(hw, port, PHY_MARV_INT_MASK, PHY_M_IS_AN_COMPL);
544         else
545                 gm_phy_write(hw, port, PHY_MARV_INT_MASK, PHY_M_DEF_MSK);
546 }
547
548 static void sky2_phy_power(struct sky2_hw *hw, unsigned port, int onoff)
549 {
550         u32 reg1;
551         static const u32 phy_power[]
552                 = { PCI_Y2_PHY1_POWD, PCI_Y2_PHY2_POWD };
553
554         /* looks like this XL is back asswards .. */
555         if (hw->chip_id == CHIP_ID_YUKON_XL && hw->chip_rev > 1)
556                 onoff = !onoff;
557
558         sky2_write8(hw, B2_TST_CTRL1, TST_CFG_WRITE_ON);
559         reg1 = sky2_pci_read32(hw, PCI_DEV_REG1);
560         if (onoff)
561                 /* Turn off phy power saving */
562                 reg1 &= ~phy_power[port];
563         else
564                 reg1 |= phy_power[port];
565
566         sky2_pci_write32(hw, PCI_DEV_REG1, reg1);
567         sky2_pci_read32(hw, PCI_DEV_REG1);
568         sky2_write8(hw, B2_TST_CTRL1, TST_CFG_WRITE_OFF);
569         udelay(100);
570 }
571
572 /* Force a renegotiation */
573 static void sky2_phy_reinit(struct sky2_port *sky2)
574 {
575         spin_lock_bh(&sky2->phy_lock);
576         sky2_phy_init(sky2->hw, sky2->port);
577         spin_unlock_bh(&sky2->phy_lock);
578 }
579
580 /* Put device in state to listen for Wake On Lan */
581 static void sky2_wol_init(struct sky2_port *sky2)
582 {
583         struct sky2_hw *hw = sky2->hw;
584         unsigned port = sky2->port;
585         enum flow_control save_mode;
586         u16 ctrl;
587         u32 reg1;
588
589         /* Bring hardware out of reset */
590         sky2_write16(hw, B0_CTST, CS_RST_CLR);
591         sky2_write16(hw, SK_REG(port, GMAC_LINK_CTRL), GMLC_RST_CLR);
592
593         sky2_write8(hw, SK_REG(port, GPHY_CTRL), GPC_RST_CLR);
594         sky2_write8(hw, SK_REG(port, GMAC_CTRL), GMC_RST_CLR);
595
596         /* Force to 10/100
597          * sky2_reset will re-enable on resume
598          */
599         save_mode = sky2->flow_mode;
600         ctrl = sky2->advertising;
601
602         sky2->advertising &= ~(ADVERTISED_1000baseT_Half|ADVERTISED_1000baseT_Full);
603         sky2->flow_mode = FC_NONE;
604         sky2_phy_power(hw, port, 1);
605         sky2_phy_reinit(sky2);
606
607         sky2->flow_mode = save_mode;
608         sky2->advertising = ctrl;
609
610         /* Set GMAC to no flow control and auto update for speed/duplex */
611         gma_write16(hw, port, GM_GP_CTRL,
612                     GM_GPCR_FC_TX_DIS|GM_GPCR_TX_ENA|GM_GPCR_RX_ENA|
613                     GM_GPCR_DUP_FULL|GM_GPCR_FC_RX_DIS|GM_GPCR_AU_FCT_DIS);
614
615         /* Set WOL address */
616         memcpy_toio(hw->regs + WOL_REGS(port, WOL_MAC_ADDR),
617                     sky2->netdev->dev_addr, ETH_ALEN);
618
619         /* Turn on appropriate WOL control bits */
620         sky2_write16(hw, WOL_REGS(port, WOL_CTRL_STAT), WOL_CTL_CLEAR_RESULT);
621         ctrl = 0;
622         if (sky2->wol & WAKE_PHY)
623                 ctrl |= WOL_CTL_ENA_PME_ON_LINK_CHG|WOL_CTL_ENA_LINK_CHG_UNIT;
624         else
625                 ctrl |= WOL_CTL_DIS_PME_ON_LINK_CHG|WOL_CTL_DIS_LINK_CHG_UNIT;
626
627         if (sky2->wol & WAKE_MAGIC)
628                 ctrl |= WOL_CTL_ENA_PME_ON_MAGIC_PKT|WOL_CTL_ENA_MAGIC_PKT_UNIT;
629         else
630                 ctrl |= WOL_CTL_DIS_PME_ON_MAGIC_PKT|WOL_CTL_DIS_MAGIC_PKT_UNIT;;
631
632         ctrl |= WOL_CTL_DIS_PME_ON_PATTERN|WOL_CTL_DIS_PATTERN_UNIT;
633         sky2_write16(hw, WOL_REGS(port, WOL_CTRL_STAT), ctrl);
634
635         /* Turn on legacy PCI-Express PME mode */
636         sky2_write8(hw, B2_TST_CTRL1, TST_CFG_WRITE_ON);
637         reg1 = sky2_pci_read32(hw, PCI_DEV_REG1);
638         reg1 |= PCI_Y2_PME_LEGACY;
639         sky2_pci_write32(hw, PCI_DEV_REG1, reg1);
640         sky2_write8(hw, B2_TST_CTRL1, TST_CFG_WRITE_OFF);
641
642         /* block receiver */
643         sky2_write8(hw, SK_REG(port, RX_GMF_CTRL_T), GMF_RST_SET);
644
645 }
646
647 static void sky2_mac_init(struct sky2_hw *hw, unsigned port)
648 {
649         struct sky2_port *sky2 = netdev_priv(hw->dev[port]);
650         u16 reg;
651         int i;
652         const u8 *addr = hw->dev[port]->dev_addr;
653
654         sky2_write32(hw, SK_REG(port, GPHY_CTRL), GPC_RST_SET);
655         sky2_write32(hw, SK_REG(port, GPHY_CTRL), GPC_RST_CLR|GPC_ENA_PAUSE);
656
657         sky2_write8(hw, SK_REG(port, GMAC_CTRL), GMC_RST_CLR);
658
659         if (hw->chip_id == CHIP_ID_YUKON_XL && hw->chip_rev == 0 && port == 1) {
660                 /* WA DEV_472 -- looks like crossed wires on port 2 */
661                 /* clear GMAC 1 Control reset */
662                 sky2_write8(hw, SK_REG(0, GMAC_CTRL), GMC_RST_CLR);
663                 do {
664                         sky2_write8(hw, SK_REG(1, GMAC_CTRL), GMC_RST_SET);
665                         sky2_write8(hw, SK_REG(1, GMAC_CTRL), GMC_RST_CLR);
666                 } while (gm_phy_read(hw, 1, PHY_MARV_ID0) != PHY_MARV_ID0_VAL ||
667                          gm_phy_read(hw, 1, PHY_MARV_ID1) != PHY_MARV_ID1_Y2 ||
668                          gm_phy_read(hw, 1, PHY_MARV_INT_MASK) != 0);
669         }
670
671         sky2_read16(hw, SK_REG(port, GMAC_IRQ_SRC));
672
673         /* Enable Transmit FIFO Underrun */
674         sky2_write8(hw, SK_REG(port, GMAC_IRQ_MSK), GMAC_DEF_MSK);
675
676         spin_lock_bh(&sky2->phy_lock);
677         sky2_phy_init(hw, port);
678         spin_unlock_bh(&sky2->phy_lock);
679
680         /* MIB clear */
681         reg = gma_read16(hw, port, GM_PHY_ADDR);
682         gma_write16(hw, port, GM_PHY_ADDR, reg | GM_PAR_MIB_CLR);
683
684         for (i = GM_MIB_CNT_BASE; i <= GM_MIB_CNT_END; i += 4)
685                 gma_read16(hw, port, i);
686         gma_write16(hw, port, GM_PHY_ADDR, reg);
687
688         /* transmit control */
689         gma_write16(hw, port, GM_TX_CTRL, TX_COL_THR(TX_COL_DEF));
690
691         /* receive control reg: unicast + multicast + no FCS  */
692         gma_write16(hw, port, GM_RX_CTRL,
693                     GM_RXCR_UCF_ENA | GM_RXCR_CRC_DIS | GM_RXCR_MCF_ENA);
694
695         /* transmit flow control */
696         gma_write16(hw, port, GM_TX_FLOW_CTRL, 0xffff);
697
698         /* transmit parameter */
699         gma_write16(hw, port, GM_TX_PARAM,
700                     TX_JAM_LEN_VAL(TX_JAM_LEN_DEF) |
701                     TX_JAM_IPG_VAL(TX_JAM_IPG_DEF) |
702                     TX_IPG_JAM_DATA(TX_IPG_JAM_DEF) |
703                     TX_BACK_OFF_LIM(TX_BOF_LIM_DEF));
704
705         /* serial mode register */
706         reg = DATA_BLIND_VAL(DATA_BLIND_DEF) |
707                 GM_SMOD_VLAN_ENA | IPG_DATA_VAL(IPG_DATA_DEF);
708
709         if (hw->dev[port]->mtu > ETH_DATA_LEN)
710                 reg |= GM_SMOD_JUMBO_ENA;
711
712         gma_write16(hw, port, GM_SERIAL_MODE, reg);
713
714         /* virtual address for data */
715         gma_set_addr(hw, port, GM_SRC_ADDR_2L, addr);
716
717         /* physical address: used for pause frames */
718         gma_set_addr(hw, port, GM_SRC_ADDR_1L, addr);
719
720         /* ignore counter overflows */
721         gma_write16(hw, port, GM_TX_IRQ_MSK, 0);
722         gma_write16(hw, port, GM_RX_IRQ_MSK, 0);
723         gma_write16(hw, port, GM_TR_IRQ_MSK, 0);
724
725         /* Configure Rx MAC FIFO */
726         sky2_write8(hw, SK_REG(port, RX_GMF_CTRL_T), GMF_RST_CLR);
727         sky2_write32(hw, SK_REG(port, RX_GMF_CTRL_T),
728                      GMF_OPER_ON | GMF_RX_F_FL_ON);
729
730         /* Flush Rx MAC FIFO on any flow control or error */
731         sky2_write16(hw, SK_REG(port, RX_GMF_FL_MSK), GMR_FS_ANY_ERR);
732
733         /* Set threshold to 0xa (64 bytes) + 1 to workaround pause bug  */
734         sky2_write16(hw, SK_REG(port, RX_GMF_FL_THR), RX_GMF_FL_THR_DEF+1);
735
736         /* Configure Tx MAC FIFO */
737         sky2_write8(hw, SK_REG(port, TX_GMF_CTRL_T), GMF_RST_CLR);
738         sky2_write16(hw, SK_REG(port, TX_GMF_CTRL_T), GMF_OPER_ON);
739
740         if (hw->chip_id == CHIP_ID_YUKON_EC_U || hw->chip_id == CHIP_ID_YUKON_EX) {
741                 sky2_write8(hw, SK_REG(port, RX_GMF_LP_THR), 768/8);
742                 sky2_write8(hw, SK_REG(port, RX_GMF_UP_THR), 1024/8);
743                 if (hw->dev[port]->mtu > ETH_DATA_LEN) {
744                         /* set Tx GMAC FIFO Almost Empty Threshold */
745                         sky2_write32(hw, SK_REG(port, TX_GMF_AE_THR), 0x180);
746                         /* Disable Store & Forward mode for TX */
747                         sky2_write32(hw, SK_REG(port, TX_GMF_CTRL_T), TX_STFW_DIS);
748                 }
749         }
750
751 }
752
753 /* Assign Ram Buffer allocation to queue */
754 static void sky2_ramset(struct sky2_hw *hw, u16 q, u32 start, u32 space)
755 {
756         u32 end;
757
758         /* convert from K bytes to qwords used for hw register */
759         start *= 1024/8;
760         space *= 1024/8;
761         end = start + space - 1;
762
763         sky2_write8(hw, RB_ADDR(q, RB_CTRL), RB_RST_CLR);
764         sky2_write32(hw, RB_ADDR(q, RB_START), start);
765         sky2_write32(hw, RB_ADDR(q, RB_END), end);
766         sky2_write32(hw, RB_ADDR(q, RB_WP), start);
767         sky2_write32(hw, RB_ADDR(q, RB_RP), start);
768
769         if (q == Q_R1 || q == Q_R2) {
770                 u32 tp = space - space/4;
771
772                 /* On receive queue's set the thresholds
773                  * give receiver priority when > 3/4 full
774                  * send pause when down to 2K
775                  */
776                 sky2_write32(hw, RB_ADDR(q, RB_RX_UTHP), tp);
777                 sky2_write32(hw, RB_ADDR(q, RB_RX_LTHP), space/2);
778
779                 tp = space - 2048/8;
780                 sky2_write32(hw, RB_ADDR(q, RB_RX_UTPP), tp);
781                 sky2_write32(hw, RB_ADDR(q, RB_RX_LTPP), space/4);
782         } else {
783                 /* Enable store & forward on Tx queue's because
784                  * Tx FIFO is only 1K on Yukon
785                  */
786                 sky2_write8(hw, RB_ADDR(q, RB_CTRL), RB_ENA_STFWD);
787         }
788
789         sky2_write8(hw, RB_ADDR(q, RB_CTRL), RB_ENA_OP_MD);
790         sky2_read8(hw, RB_ADDR(q, RB_CTRL));
791 }
792
793 /* Setup Bus Memory Interface */
794 static void sky2_qset(struct sky2_hw *hw, u16 q)
795 {
796         sky2_write32(hw, Q_ADDR(q, Q_CSR), BMU_CLR_RESET);
797         sky2_write32(hw, Q_ADDR(q, Q_CSR), BMU_OPER_INIT);
798         sky2_write32(hw, Q_ADDR(q, Q_CSR), BMU_FIFO_OP_ON);
799         sky2_write32(hw, Q_ADDR(q, Q_WM),  BMU_WM_DEFAULT);
800 }
801
802 /* Setup prefetch unit registers. This is the interface between
803  * hardware and driver list elements
804  */
805 static void sky2_prefetch_init(struct sky2_hw *hw, u32 qaddr,
806                                       u64 addr, u32 last)
807 {
808         sky2_write32(hw, Y2_QADDR(qaddr, PREF_UNIT_CTRL), PREF_UNIT_RST_SET);
809         sky2_write32(hw, Y2_QADDR(qaddr, PREF_UNIT_CTRL), PREF_UNIT_RST_CLR);
810         sky2_write32(hw, Y2_QADDR(qaddr, PREF_UNIT_ADDR_HI), addr >> 32);
811         sky2_write32(hw, Y2_QADDR(qaddr, PREF_UNIT_ADDR_LO), (u32) addr);
812         sky2_write16(hw, Y2_QADDR(qaddr, PREF_UNIT_LAST_IDX), last);
813         sky2_write32(hw, Y2_QADDR(qaddr, PREF_UNIT_CTRL), PREF_UNIT_OP_ON);
814
815         sky2_read32(hw, Y2_QADDR(qaddr, PREF_UNIT_CTRL));
816 }
817
818 static inline struct sky2_tx_le *get_tx_le(struct sky2_port *sky2)
819 {
820         struct sky2_tx_le *le = sky2->tx_le + sky2->tx_prod;
821
822         sky2->tx_prod = RING_NEXT(sky2->tx_prod, TX_RING_SIZE);
823         le->ctrl = 0;
824         return le;
825 }
826
827 static inline struct tx_ring_info *tx_le_re(struct sky2_port *sky2,
828                                             struct sky2_tx_le *le)
829 {
830         return sky2->tx_ring + (le - sky2->tx_le);
831 }
832
833 /* Update chip's next pointer */
834 static inline void sky2_put_idx(struct sky2_hw *hw, unsigned q, u16 idx)
835 {
836         q = Y2_QADDR(q, PREF_UNIT_PUT_IDX);
837         wmb();
838         sky2_write16(hw, q, idx);
839         sky2_read16(hw, q);
840 }
841
842
843 static inline struct sky2_rx_le *sky2_next_rx(struct sky2_port *sky2)
844 {
845         struct sky2_rx_le *le = sky2->rx_le + sky2->rx_put;
846         sky2->rx_put = RING_NEXT(sky2->rx_put, RX_LE_SIZE);
847         le->ctrl = 0;
848         return le;
849 }
850
851 /* Return high part of DMA address (could be 32 or 64 bit) */
852 static inline u32 high32(dma_addr_t a)
853 {
854         return sizeof(a) > sizeof(u32) ? (a >> 16) >> 16 : 0;
855 }
856
857 /* Build description to hardware for one receive segment */
858 static void sky2_rx_add(struct sky2_port *sky2,  u8 op,
859                         dma_addr_t map, unsigned len)
860 {
861         struct sky2_rx_le *le;
862         u32 hi = high32(map);
863
864         if (sky2->rx_addr64 != hi) {
865                 le = sky2_next_rx(sky2);
866                 le->addr = cpu_to_le32(hi);
867                 le->opcode = OP_ADDR64 | HW_OWNER;
868                 sky2->rx_addr64 = high32(map + len);
869         }
870
871         le = sky2_next_rx(sky2);
872         le->addr = cpu_to_le32((u32) map);
873         le->length = cpu_to_le16(len);
874         le->opcode = op | HW_OWNER;
875 }
876
877 /* Build description to hardware for one possibly fragmented skb */
878 static void sky2_rx_submit(struct sky2_port *sky2,
879                            const struct rx_ring_info *re)
880 {
881         int i;
882
883         sky2_rx_add(sky2, OP_PACKET, re->data_addr, sky2->rx_data_size);
884
885         for (i = 0; i < skb_shinfo(re->skb)->nr_frags; i++)
886                 sky2_rx_add(sky2, OP_BUFFER, re->frag_addr[i], PAGE_SIZE);
887 }
888
889
890 static void sky2_rx_map_skb(struct pci_dev *pdev, struct rx_ring_info *re,
891                             unsigned size)
892 {
893         struct sk_buff *skb = re->skb;
894         int i;
895
896         re->data_addr = pci_map_single(pdev, skb->data, size, PCI_DMA_FROMDEVICE);
897         pci_unmap_len_set(re, data_size, size);
898
899         for (i = 0; i < skb_shinfo(skb)->nr_frags; i++)
900                 re->frag_addr[i] = pci_map_page(pdev,
901                                                 skb_shinfo(skb)->frags[i].page,
902                                                 skb_shinfo(skb)->frags[i].page_offset,
903                                                 skb_shinfo(skb)->frags[i].size,
904                                                 PCI_DMA_FROMDEVICE);
905 }
906
907 static void sky2_rx_unmap_skb(struct pci_dev *pdev, struct rx_ring_info *re)
908 {
909         struct sk_buff *skb = re->skb;
910         int i;
911
912         pci_unmap_single(pdev, re->data_addr, pci_unmap_len(re, data_size),
913                          PCI_DMA_FROMDEVICE);
914
915         for (i = 0; i < skb_shinfo(skb)->nr_frags; i++)
916                 pci_unmap_page(pdev, re->frag_addr[i],
917                                skb_shinfo(skb)->frags[i].size,
918                                PCI_DMA_FROMDEVICE);
919 }
920
921 /* Tell chip where to start receive checksum.
922  * Actually has two checksums, but set both same to avoid possible byte
923  * order problems.
924  */
925 static void rx_set_checksum(struct sky2_port *sky2)
926 {
927         struct sky2_rx_le *le;
928
929         le = sky2_next_rx(sky2);
930         le->addr = cpu_to_le32((ETH_HLEN << 16) | ETH_HLEN);
931         le->ctrl = 0;
932         le->opcode = OP_TCPSTART | HW_OWNER;
933
934         sky2_write32(sky2->hw,
935                      Q_ADDR(rxqaddr[sky2->port], Q_CSR),
936                      sky2->rx_csum ? BMU_ENA_RX_CHKSUM : BMU_DIS_RX_CHKSUM);
937
938 }
939
940 /*
941  * The RX Stop command will not work for Yukon-2 if the BMU does not
942  * reach the end of packet and since we can't make sure that we have
943  * incoming data, we must reset the BMU while it is not doing a DMA
944  * transfer. Since it is possible that the RX path is still active,
945  * the RX RAM buffer will be stopped first, so any possible incoming
946  * data will not trigger a DMA. After the RAM buffer is stopped, the
947  * BMU is polled until any DMA in progress is ended and only then it
948  * will be reset.
949  */
950 static void sky2_rx_stop(struct sky2_port *sky2)
951 {
952         struct sky2_hw *hw = sky2->hw;
953         unsigned rxq = rxqaddr[sky2->port];
954         int i;
955
956         /* disable the RAM Buffer receive queue */
957         sky2_write8(hw, RB_ADDR(rxq, RB_CTRL), RB_DIS_OP_MD);
958
959         for (i = 0; i < 0xffff; i++)
960                 if (sky2_read8(hw, RB_ADDR(rxq, Q_RSL))
961                     == sky2_read8(hw, RB_ADDR(rxq, Q_RL)))
962                         goto stopped;
963
964         printk(KERN_WARNING PFX "%s: receiver stop failed\n",
965                sky2->netdev->name);
966 stopped:
967         sky2_write32(hw, Q_ADDR(rxq, Q_CSR), BMU_RST_SET | BMU_FIFO_RST);
968
969         /* reset the Rx prefetch unit */
970         sky2_write32(hw, Y2_QADDR(rxq, PREF_UNIT_CTRL), PREF_UNIT_RST_SET);
971 }
972
973 /* Clean out receive buffer area, assumes receiver hardware stopped */
974 static void sky2_rx_clean(struct sky2_port *sky2)
975 {
976         unsigned i;
977
978         memset(sky2->rx_le, 0, RX_LE_BYTES);
979         for (i = 0; i < sky2->rx_pending; i++) {
980                 struct rx_ring_info *re = sky2->rx_ring + i;
981
982                 if (re->skb) {
983                         sky2_rx_unmap_skb(sky2->hw->pdev, re);
984                         kfree_skb(re->skb);
985                         re->skb = NULL;
986                 }
987         }
988 }
989
990 /* Basic MII support */
991 static int sky2_ioctl(struct net_device *dev, struct ifreq *ifr, int cmd)
992 {
993         struct mii_ioctl_data *data = if_mii(ifr);
994         struct sky2_port *sky2 = netdev_priv(dev);
995         struct sky2_hw *hw = sky2->hw;
996         int err = -EOPNOTSUPP;
997
998         if (!netif_running(dev))
999                 return -ENODEV; /* Phy still in reset */
1000
1001         switch (cmd) {
1002         case SIOCGMIIPHY:
1003                 data->phy_id = PHY_ADDR_MARV;
1004
1005                 /* fallthru */
1006         case SIOCGMIIREG: {
1007                 u16 val = 0;
1008
1009                 spin_lock_bh(&sky2->phy_lock);
1010                 err = __gm_phy_read(hw, sky2->port, data->reg_num & 0x1f, &val);
1011                 spin_unlock_bh(&sky2->phy_lock);
1012
1013                 data->val_out = val;
1014                 break;
1015         }
1016
1017         case SIOCSMIIREG:
1018                 if (!capable(CAP_NET_ADMIN))
1019                         return -EPERM;
1020
1021                 spin_lock_bh(&sky2->phy_lock);
1022                 err = gm_phy_write(hw, sky2->port, data->reg_num & 0x1f,
1023                                    data->val_in);
1024                 spin_unlock_bh(&sky2->phy_lock);
1025                 break;
1026         }
1027         return err;
1028 }
1029
1030 #ifdef SKY2_VLAN_TAG_USED
1031 static void sky2_vlan_rx_register(struct net_device *dev, struct vlan_group *grp)
1032 {
1033         struct sky2_port *sky2 = netdev_priv(dev);
1034         struct sky2_hw *hw = sky2->hw;
1035         u16 port = sky2->port;
1036
1037         netif_tx_lock_bh(dev);
1038
1039         sky2_write32(hw, SK_REG(port, RX_GMF_CTRL_T), RX_VLAN_STRIP_ON);
1040         sky2_write32(hw, SK_REG(port, TX_GMF_CTRL_T), TX_VLAN_TAG_ON);
1041         sky2->vlgrp = grp;
1042
1043         netif_tx_unlock_bh(dev);
1044 }
1045
1046 static void sky2_vlan_rx_kill_vid(struct net_device *dev, unsigned short vid)
1047 {
1048         struct sky2_port *sky2 = netdev_priv(dev);
1049         struct sky2_hw *hw = sky2->hw;
1050         u16 port = sky2->port;
1051
1052         netif_tx_lock_bh(dev);
1053
1054         sky2_write32(hw, SK_REG(port, RX_GMF_CTRL_T), RX_VLAN_STRIP_OFF);
1055         sky2_write32(hw, SK_REG(port, TX_GMF_CTRL_T), TX_VLAN_TAG_OFF);
1056         vlan_group_set_device(sky2->vlgrp, vid, NULL);
1057
1058         netif_tx_unlock_bh(dev);
1059 }
1060 #endif
1061
1062 /*
1063  * Allocate an skb for receiving. If the MTU is large enough
1064  * make the skb non-linear with a fragment list of pages.
1065  *
1066  * It appears the hardware has a bug in the FIFO logic that
1067  * cause it to hang if the FIFO gets overrun and the receive buffer
1068  * is not 64 byte aligned. The buffer returned from netdev_alloc_skb is
1069  * aligned except if slab debugging is enabled.
1070  */
1071 static struct sk_buff *sky2_rx_alloc(struct sky2_port *sky2)
1072 {
1073         struct sk_buff *skb;
1074         unsigned long p;
1075         int i;
1076
1077         skb = netdev_alloc_skb(sky2->netdev, sky2->rx_data_size + RX_SKB_ALIGN);
1078         if (!skb)
1079                 goto nomem;
1080
1081         p = (unsigned long) skb->data;
1082         skb_reserve(skb, ALIGN(p, RX_SKB_ALIGN) - p);
1083
1084         for (i = 0; i < sky2->rx_nfrags; i++) {
1085                 struct page *page = alloc_page(GFP_ATOMIC);
1086
1087                 if (!page)
1088                         goto free_partial;
1089                 skb_fill_page_desc(skb, i, page, 0, PAGE_SIZE);
1090         }
1091
1092         return skb;
1093 free_partial:
1094         kfree_skb(skb);
1095 nomem:
1096         return NULL;
1097 }
1098
1099 /*
1100  * Allocate and setup receiver buffer pool.
1101  * Normal case this ends up creating one list element for skb
1102  * in the receive ring. Worst case if using large MTU and each
1103  * allocation falls on a different 64 bit region, that results
1104  * in 6 list elements per ring entry.
1105  * One element is used for checksum enable/disable, and one
1106  * extra to avoid wrap.
1107  */
1108 static int sky2_rx_start(struct sky2_port *sky2)
1109 {
1110         struct sky2_hw *hw = sky2->hw;
1111         struct rx_ring_info *re;
1112         unsigned rxq = rxqaddr[sky2->port];
1113         unsigned i, size, space, thresh;
1114
1115         sky2->rx_put = sky2->rx_next = 0;
1116         sky2_qset(hw, rxq);
1117
1118         /* On PCI express lowering the watermark gives better performance */
1119         if (pci_find_capability(hw->pdev, PCI_CAP_ID_EXP))
1120                 sky2_write32(hw, Q_ADDR(rxq, Q_WM), BMU_WM_PEX);
1121
1122         /* These chips have no ram buffer?
1123          * MAC Rx RAM Read is controlled by hardware */
1124         if (hw->chip_id == CHIP_ID_YUKON_EC_U &&
1125             (hw->chip_rev == CHIP_REV_YU_EC_U_A1
1126              || hw->chip_rev == CHIP_REV_YU_EC_U_B0))
1127                 sky2_write32(hw, Q_ADDR(rxq, Q_F), F_M_RX_RAM_DIS);
1128
1129         sky2_prefetch_init(hw, rxq, sky2->rx_le_map, RX_LE_SIZE - 1);
1130
1131         rx_set_checksum(sky2);
1132
1133         /* Space needed for frame data + headers rounded up */
1134         size = ALIGN(sky2->netdev->mtu + ETH_HLEN + VLAN_HLEN, 8)
1135                 + 8;
1136
1137         /* Stopping point for hardware truncation */
1138         thresh = (size - 8) / sizeof(u32);
1139
1140         /* Account for overhead of skb - to avoid order > 0 allocation */
1141         space = SKB_DATA_ALIGN(size) + NET_SKB_PAD
1142                 + sizeof(struct skb_shared_info);
1143
1144         sky2->rx_nfrags = space >> PAGE_SHIFT;
1145         BUG_ON(sky2->rx_nfrags > ARRAY_SIZE(re->frag_addr));
1146
1147         if (sky2->rx_nfrags != 0) {
1148                 /* Compute residue after pages */
1149                 space = sky2->rx_nfrags << PAGE_SHIFT;
1150
1151                 if (space < size)
1152                         size -= space;
1153                 else
1154                         size = 0;
1155
1156                 /* Optimize to handle small packets and headers */
1157                 if (size < copybreak)
1158                         size = copybreak;
1159                 if (size < ETH_HLEN)
1160                         size = ETH_HLEN;
1161         }
1162         sky2->rx_data_size = size;
1163
1164         /* Fill Rx ring */
1165         for (i = 0; i < sky2->rx_pending; i++) {
1166                 re = sky2->rx_ring + i;
1167
1168                 re->skb = sky2_rx_alloc(sky2);
1169                 if (!re->skb)
1170                         goto nomem;
1171
1172                 sky2_rx_map_skb(hw->pdev, re, sky2->rx_data_size);
1173                 sky2_rx_submit(sky2, re);
1174         }
1175
1176         /*
1177          * The receiver hangs if it receives frames larger than the
1178          * packet buffer. As a workaround, truncate oversize frames, but
1179          * the register is limited to 9 bits, so if you do frames > 2052
1180          * you better get the MTU right!
1181          */
1182         if (thresh > 0x1ff)
1183                 sky2_write32(hw, SK_REG(sky2->port, RX_GMF_CTRL_T), RX_TRUNC_OFF);
1184         else {
1185                 sky2_write16(hw, SK_REG(sky2->port, RX_GMF_TR_THR), thresh);
1186                 sky2_write32(hw, SK_REG(sky2->port, RX_GMF_CTRL_T), RX_TRUNC_ON);
1187         }
1188
1189         /* Tell chip about available buffers */
1190         sky2_write16(hw, Y2_QADDR(rxq, PREF_UNIT_PUT_IDX), sky2->rx_put);
1191         return 0;
1192 nomem:
1193         sky2_rx_clean(sky2);
1194         return -ENOMEM;
1195 }
1196
1197 /* Bring up network interface. */
1198 static int sky2_up(struct net_device *dev)
1199 {
1200         struct sky2_port *sky2 = netdev_priv(dev);
1201         struct sky2_hw *hw = sky2->hw;
1202         unsigned port = sky2->port;
1203         u32 ramsize, imask;
1204         int cap, err = -ENOMEM;
1205         struct net_device *otherdev = hw->dev[sky2->port^1];
1206
1207         /*
1208          * On dual port PCI-X card, there is an problem where status
1209          * can be received out of order due to split transactions
1210          */
1211         if (otherdev && netif_running(otherdev) &&
1212             (cap = pci_find_capability(hw->pdev, PCI_CAP_ID_PCIX))) {
1213                 struct sky2_port *osky2 = netdev_priv(otherdev);
1214                 u16 cmd;
1215
1216                 cmd = sky2_pci_read16(hw, cap + PCI_X_CMD);
1217                 cmd &= ~PCI_X_CMD_MAX_SPLIT;
1218                 sky2_pci_write16(hw, cap + PCI_X_CMD, cmd);
1219
1220                 sky2->rx_csum = 0;
1221                 osky2->rx_csum = 0;
1222         }
1223
1224         if (netif_msg_ifup(sky2))
1225                 printk(KERN_INFO PFX "%s: enabling interface\n", dev->name);
1226
1227         /* must be power of 2 */
1228         sky2->tx_le = pci_alloc_consistent(hw->pdev,
1229                                            TX_RING_SIZE *
1230                                            sizeof(struct sky2_tx_le),
1231                                            &sky2->tx_le_map);
1232         if (!sky2->tx_le)
1233                 goto err_out;
1234
1235         sky2->tx_ring = kcalloc(TX_RING_SIZE, sizeof(struct tx_ring_info),
1236                                 GFP_KERNEL);
1237         if (!sky2->tx_ring)
1238                 goto err_out;
1239         sky2->tx_prod = sky2->tx_cons = 0;
1240
1241         sky2->rx_le = pci_alloc_consistent(hw->pdev, RX_LE_BYTES,
1242                                            &sky2->rx_le_map);
1243         if (!sky2->rx_le)
1244                 goto err_out;
1245         memset(sky2->rx_le, 0, RX_LE_BYTES);
1246
1247         sky2->rx_ring = kcalloc(sky2->rx_pending, sizeof(struct rx_ring_info),
1248                                 GFP_KERNEL);
1249         if (!sky2->rx_ring)
1250                 goto err_out;
1251
1252         sky2_phy_power(hw, port, 1);
1253
1254         sky2_mac_init(hw, port);
1255
1256         /* Register is number of 4K blocks on internal RAM buffer. */
1257         ramsize = sky2_read8(hw, B2_E_0) * 4;
1258         printk(KERN_INFO PFX "%s: ram buffer %dK\n", dev->name, ramsize);
1259
1260         if (ramsize > 0) {
1261                 u32 rxspace;
1262
1263                 if (ramsize < 16)
1264                         rxspace = ramsize / 2;
1265                 else
1266                         rxspace = 8 + (2*(ramsize - 16))/3;
1267
1268                 sky2_ramset(hw, rxqaddr[port], 0, rxspace);
1269                 sky2_ramset(hw, txqaddr[port], rxspace, ramsize - rxspace);
1270
1271                 /* Make sure SyncQ is disabled */
1272                 sky2_write8(hw, RB_ADDR(port == 0 ? Q_XS1 : Q_XS2, RB_CTRL),
1273                             RB_RST_SET);
1274         }
1275
1276         sky2_qset(hw, txqaddr[port]);
1277
1278         /* Set almost empty threshold */
1279         if (hw->chip_id == CHIP_ID_YUKON_EC_U
1280             && hw->chip_rev == CHIP_REV_YU_EC_U_A0)
1281                 sky2_write16(hw, Q_ADDR(txqaddr[port], Q_AL), 0x1a0);
1282
1283         sky2_prefetch_init(hw, txqaddr[port], sky2->tx_le_map,
1284                            TX_RING_SIZE - 1);
1285
1286         err = sky2_rx_start(sky2);
1287         if (err)
1288                 goto err_out;
1289
1290         /* Enable interrupts from phy/mac for port */
1291         imask = sky2_read32(hw, B0_IMSK);
1292         imask |= portirq_msk[port];
1293         sky2_write32(hw, B0_IMSK, imask);
1294
1295         return 0;
1296
1297 err_out:
1298         if (sky2->rx_le) {
1299                 pci_free_consistent(hw->pdev, RX_LE_BYTES,
1300                                     sky2->rx_le, sky2->rx_le_map);
1301                 sky2->rx_le = NULL;
1302         }
1303         if (sky2->tx_le) {
1304                 pci_free_consistent(hw->pdev,
1305                                     TX_RING_SIZE * sizeof(struct sky2_tx_le),
1306                                     sky2->tx_le, sky2->tx_le_map);
1307                 sky2->tx_le = NULL;
1308         }
1309         kfree(sky2->tx_ring);
1310         kfree(sky2->rx_ring);
1311
1312         sky2->tx_ring = NULL;
1313         sky2->rx_ring = NULL;
1314         return err;
1315 }
1316
1317 /* Modular subtraction in ring */
1318 static inline int tx_dist(unsigned tail, unsigned head)
1319 {
1320         return (head - tail) & (TX_RING_SIZE - 1);
1321 }
1322
1323 /* Number of list elements available for next tx */
1324 static inline int tx_avail(const struct sky2_port *sky2)
1325 {
1326         return sky2->tx_pending - tx_dist(sky2->tx_cons, sky2->tx_prod);
1327 }
1328
1329 /* Estimate of number of transmit list elements required */
1330 static unsigned tx_le_req(const struct sk_buff *skb)
1331 {
1332         unsigned count;
1333
1334         count = sizeof(dma_addr_t) / sizeof(u32);
1335         count += skb_shinfo(skb)->nr_frags * count;
1336
1337         if (skb_is_gso(skb))
1338                 ++count;
1339
1340         if (skb->ip_summed == CHECKSUM_PARTIAL)
1341                 ++count;
1342
1343         return count;
1344 }
1345
1346 /*
1347  * Put one packet in ring for transmit.
1348  * A single packet can generate multiple list elements, and
1349  * the number of ring elements will probably be less than the number
1350  * of list elements used.
1351  */
1352 static int sky2_xmit_frame(struct sk_buff *skb, struct net_device *dev)
1353 {
1354         struct sky2_port *sky2 = netdev_priv(dev);
1355         struct sky2_hw *hw = sky2->hw;
1356         struct sky2_tx_le *le = NULL;
1357         struct tx_ring_info *re;
1358         unsigned i, len;
1359         dma_addr_t mapping;
1360         u32 addr64;
1361         u16 mss;
1362         u8 ctrl;
1363
1364         if (unlikely(tx_avail(sky2) < tx_le_req(skb)))
1365                 return NETDEV_TX_BUSY;
1366
1367         if (unlikely(netif_msg_tx_queued(sky2)))
1368                 printk(KERN_DEBUG "%s: tx queued, slot %u, len %d\n",
1369                        dev->name, sky2->tx_prod, skb->len);
1370
1371         len = skb_headlen(skb);
1372         mapping = pci_map_single(hw->pdev, skb->data, len, PCI_DMA_TODEVICE);
1373         addr64 = high32(mapping);
1374
1375         /* Send high bits if changed or crosses boundary */
1376         if (addr64 != sky2->tx_addr64 || high32(mapping + len) != sky2->tx_addr64) {
1377                 le = get_tx_le(sky2);
1378                 le->addr = cpu_to_le32(addr64);
1379                 le->opcode = OP_ADDR64 | HW_OWNER;
1380                 sky2->tx_addr64 = high32(mapping + len);
1381         }
1382
1383         /* Check for TCP Segmentation Offload */
1384         mss = skb_shinfo(skb)->gso_size;
1385         if (mss != 0) {
1386                 mss += ((skb->h.th->doff - 5) * 4);     /* TCP options */
1387                 mss += (skb->nh.iph->ihl * 4) + sizeof(struct tcphdr);
1388                 mss += ETH_HLEN;
1389
1390                 if (mss != sky2->tx_last_mss) {
1391                         le = get_tx_le(sky2);
1392                         le->addr = cpu_to_le32(mss);
1393                         le->opcode = OP_LRGLEN | HW_OWNER;
1394                         sky2->tx_last_mss = mss;
1395                 }
1396         }
1397
1398         ctrl = 0;
1399 #ifdef SKY2_VLAN_TAG_USED
1400         /* Add VLAN tag, can piggyback on LRGLEN or ADDR64 */
1401         if (sky2->vlgrp && vlan_tx_tag_present(skb)) {
1402                 if (!le) {
1403                         le = get_tx_le(sky2);
1404                         le->addr = 0;
1405                         le->opcode = OP_VLAN|HW_OWNER;
1406                 } else
1407                         le->opcode |= OP_VLAN;
1408                 le->length = cpu_to_be16(vlan_tx_tag_get(skb));
1409                 ctrl |= INS_VLAN;
1410         }
1411 #endif
1412
1413         /* Handle TCP checksum offload */
1414         if (skb->ip_summed == CHECKSUM_PARTIAL) {
1415                 unsigned offset = skb->h.raw - skb->data;
1416                 u32 tcpsum;
1417
1418                 tcpsum = offset << 16;          /* sum start */
1419                 tcpsum |= offset + skb->csum_offset;    /* sum write */
1420
1421                 ctrl = CALSUM | WR_SUM | INIT_SUM | LOCK_SUM;
1422                 if (skb->nh.iph->protocol == IPPROTO_UDP)
1423                         ctrl |= UDPTCP;
1424
1425                 if (tcpsum != sky2->tx_tcpsum) {
1426                         sky2->tx_tcpsum = tcpsum;
1427
1428                         le = get_tx_le(sky2);
1429                         le->addr = cpu_to_le32(tcpsum);
1430                         le->length = 0; /* initial checksum value */
1431                         le->ctrl = 1;   /* one packet */
1432                         le->opcode = OP_TCPLISW | HW_OWNER;
1433                 }
1434         }
1435
1436         le = get_tx_le(sky2);
1437         le->addr = cpu_to_le32((u32) mapping);
1438         le->length = cpu_to_le16(len);
1439         le->ctrl = ctrl;
1440         le->opcode = mss ? (OP_LARGESEND | HW_OWNER) : (OP_PACKET | HW_OWNER);
1441
1442         re = tx_le_re(sky2, le);
1443         re->skb = skb;
1444         pci_unmap_addr_set(re, mapaddr, mapping);
1445         pci_unmap_len_set(re, maplen, len);
1446
1447         for (i = 0; i < skb_shinfo(skb)->nr_frags; i++) {
1448                 const skb_frag_t *frag = &skb_shinfo(skb)->frags[i];
1449
1450                 mapping = pci_map_page(hw->pdev, frag->page, frag->page_offset,
1451                                        frag->size, PCI_DMA_TODEVICE);
1452                 addr64 = high32(mapping);
1453                 if (addr64 != sky2->tx_addr64) {
1454                         le = get_tx_le(sky2);
1455                         le->addr = cpu_to_le32(addr64);
1456                         le->ctrl = 0;
1457                         le->opcode = OP_ADDR64 | HW_OWNER;
1458                         sky2->tx_addr64 = addr64;
1459                 }
1460
1461                 le = get_tx_le(sky2);
1462                 le->addr = cpu_to_le32((u32) mapping);
1463                 le->length = cpu_to_le16(frag->size);
1464                 le->ctrl = ctrl;
1465                 le->opcode = OP_BUFFER | HW_OWNER;
1466
1467                 re = tx_le_re(sky2, le);
1468                 re->skb = skb;
1469                 pci_unmap_addr_set(re, mapaddr, mapping);
1470                 pci_unmap_len_set(re, maplen, frag->size);
1471         }
1472
1473         le->ctrl |= EOP;
1474
1475         if (tx_avail(sky2) <= MAX_SKB_TX_LE)
1476                 netif_stop_queue(dev);
1477
1478         sky2_put_idx(hw, txqaddr[sky2->port], sky2->tx_prod);
1479
1480         dev->trans_start = jiffies;
1481         return NETDEV_TX_OK;
1482 }
1483
1484 /*
1485  * Free ring elements from starting at tx_cons until "done"
1486  *
1487  * NB: the hardware will tell us about partial completion of multi-part
1488  *     buffers so make sure not to free skb to early.
1489  */
1490 static void sky2_tx_complete(struct sky2_port *sky2, u16 done)
1491 {
1492         struct net_device *dev = sky2->netdev;
1493         struct pci_dev *pdev = sky2->hw->pdev;
1494         unsigned idx;
1495
1496         BUG_ON(done >= TX_RING_SIZE);
1497
1498         for (idx = sky2->tx_cons; idx != done;
1499              idx = RING_NEXT(idx, TX_RING_SIZE)) {
1500                 struct sky2_tx_le *le = sky2->tx_le + idx;
1501                 struct tx_ring_info *re = sky2->tx_ring + idx;
1502
1503                 switch(le->opcode & ~HW_OWNER) {
1504                 case OP_LARGESEND:
1505                 case OP_PACKET:
1506                         pci_unmap_single(pdev,
1507                                          pci_unmap_addr(re, mapaddr),
1508                                          pci_unmap_len(re, maplen),
1509                                          PCI_DMA_TODEVICE);
1510                         break;
1511                 case OP_BUFFER:
1512                         pci_unmap_page(pdev, pci_unmap_addr(re, mapaddr),
1513                                        pci_unmap_len(re, maplen),
1514                                        PCI_DMA_TODEVICE);
1515                         break;
1516                 }
1517
1518                 if (le->ctrl & EOP) {
1519                         if (unlikely(netif_msg_tx_done(sky2)))
1520                                 printk(KERN_DEBUG "%s: tx done %u\n",
1521                                        dev->name, idx);
1522                         sky2->net_stats.tx_packets++;
1523                         sky2->net_stats.tx_bytes += re->skb->len;
1524
1525                         dev_kfree_skb_any(re->skb);
1526                 }
1527
1528                 le->opcode = 0; /* paranoia */
1529         }
1530
1531         sky2->tx_cons = idx;
1532         if (tx_avail(sky2) > MAX_SKB_TX_LE + 4)
1533                 netif_wake_queue(dev);
1534 }
1535
1536 /* Cleanup all untransmitted buffers, assume transmitter not running */
1537 static void sky2_tx_clean(struct net_device *dev)
1538 {
1539         struct sky2_port *sky2 = netdev_priv(dev);
1540
1541         netif_tx_lock_bh(dev);
1542         sky2_tx_complete(sky2, sky2->tx_prod);
1543         netif_tx_unlock_bh(dev);
1544 }
1545
1546 /* Network shutdown */
1547 static int sky2_down(struct net_device *dev)
1548 {
1549         struct sky2_port *sky2 = netdev_priv(dev);
1550         struct sky2_hw *hw = sky2->hw;
1551         unsigned port = sky2->port;
1552         u16 ctrl;
1553         u32 imask;
1554
1555         /* Never really got started! */
1556         if (!sky2->tx_le)
1557                 return 0;
1558
1559         if (netif_msg_ifdown(sky2))
1560                 printk(KERN_INFO PFX "%s: disabling interface\n", dev->name);
1561
1562         /* Stop more packets from being queued */
1563         netif_stop_queue(dev);
1564         netif_carrier_off(dev);
1565
1566         /* Disable port IRQ */
1567         imask = sky2_read32(hw, B0_IMSK);
1568         imask &= ~portirq_msk[port];
1569         sky2_write32(hw, B0_IMSK, imask);
1570
1571         /*
1572          * Both ports share the NAPI poll on port 0, so if necessary undo the
1573          * the disable that is done in dev_close.
1574          */
1575         if (sky2->port == 0 && hw->ports > 1)
1576                 netif_poll_enable(dev);
1577
1578         sky2_gmac_reset(hw, port);
1579
1580         /* Stop transmitter */
1581         sky2_write32(hw, Q_ADDR(txqaddr[port], Q_CSR), BMU_STOP);
1582         sky2_read32(hw, Q_ADDR(txqaddr[port], Q_CSR));
1583
1584         sky2_write32(hw, RB_ADDR(txqaddr[port], RB_CTRL),
1585                      RB_RST_SET | RB_DIS_OP_MD);
1586
1587         /* WA for dev. #4.209 */
1588         if (hw->chip_id == CHIP_ID_YUKON_EC_U
1589             && (hw->chip_rev == CHIP_REV_YU_EC_U_A1 || hw->chip_rev == CHIP_REV_YU_EC_U_B0))
1590                 sky2_write32(hw, SK_REG(port, TX_GMF_CTRL_T),
1591                              sky2->speed != SPEED_1000 ?
1592                              TX_STFW_ENA : TX_STFW_DIS);
1593
1594         ctrl = gma_read16(hw, port, GM_GP_CTRL);
1595         ctrl &= ~(GM_GPCR_TX_ENA | GM_GPCR_RX_ENA);
1596         gma_write16(hw, port, GM_GP_CTRL, ctrl);
1597
1598         sky2_write8(hw, SK_REG(port, GPHY_CTRL), GPC_RST_SET);
1599
1600         /* Workaround shared GMAC reset */
1601         if (!(hw->chip_id == CHIP_ID_YUKON_XL && hw->chip_rev == 0
1602               && port == 0 && hw->dev[1] && netif_running(hw->dev[1])))
1603                 sky2_write8(hw, SK_REG(port, GMAC_CTRL), GMC_RST_SET);
1604
1605         /* Disable Force Sync bit and Enable Alloc bit */
1606         sky2_write8(hw, SK_REG(port, TXA_CTRL),
1607                     TXA_DIS_FSYNC | TXA_DIS_ALLOC | TXA_STOP_RC);
1608
1609         /* Stop Interval Timer and Limit Counter of Tx Arbiter */
1610         sky2_write32(hw, SK_REG(port, TXA_ITI_INI), 0L);
1611         sky2_write32(hw, SK_REG(port, TXA_LIM_INI), 0L);
1612
1613         /* Reset the PCI FIFO of the async Tx queue */
1614         sky2_write32(hw, Q_ADDR(txqaddr[port], Q_CSR),
1615                      BMU_RST_SET | BMU_FIFO_RST);
1616
1617         /* Reset the Tx prefetch units */
1618         sky2_write32(hw, Y2_QADDR(txqaddr[port], PREF_UNIT_CTRL),
1619                      PREF_UNIT_RST_SET);
1620
1621         sky2_write32(hw, RB_ADDR(txqaddr[port], RB_CTRL), RB_RST_SET);
1622
1623         sky2_rx_stop(sky2);
1624
1625         sky2_write8(hw, SK_REG(port, RX_GMF_CTRL_T), GMF_RST_SET);
1626         sky2_write8(hw, SK_REG(port, TX_GMF_CTRL_T), GMF_RST_SET);
1627
1628         sky2_phy_power(hw, port, 0);
1629
1630         /* turn off LED's */
1631         sky2_write16(hw, B0_Y2LED, LED_STAT_OFF);
1632
1633         synchronize_irq(hw->pdev->irq);
1634
1635         sky2_tx_clean(dev);
1636         sky2_rx_clean(sky2);
1637
1638         pci_free_consistent(hw->pdev, RX_LE_BYTES,
1639                             sky2->rx_le, sky2->rx_le_map);
1640         kfree(sky2->rx_ring);
1641
1642         pci_free_consistent(hw->pdev,
1643                             TX_RING_SIZE * sizeof(struct sky2_tx_le),
1644                             sky2->tx_le, sky2->tx_le_map);
1645         kfree(sky2->tx_ring);
1646
1647         sky2->tx_le = NULL;
1648         sky2->rx_le = NULL;
1649
1650         sky2->rx_ring = NULL;
1651         sky2->tx_ring = NULL;
1652
1653         return 0;
1654 }
1655
1656 static u16 sky2_phy_speed(const struct sky2_hw *hw, u16 aux)
1657 {
1658         if (!sky2_is_copper(hw))
1659                 return SPEED_1000;
1660
1661         if (hw->chip_id == CHIP_ID_YUKON_FE)
1662                 return (aux & PHY_M_PS_SPEED_100) ? SPEED_100 : SPEED_10;
1663
1664         switch (aux & PHY_M_PS_SPEED_MSK) {
1665         case PHY_M_PS_SPEED_1000:
1666                 return SPEED_1000;
1667         case PHY_M_PS_SPEED_100:
1668                 return SPEED_100;
1669         default:
1670                 return SPEED_10;
1671         }
1672 }
1673
1674 static void sky2_link_up(struct sky2_port *sky2)
1675 {
1676         struct sky2_hw *hw = sky2->hw;
1677         unsigned port = sky2->port;
1678         u16 reg;
1679         static const char *fc_name[] = {
1680                 [FC_NONE]       = "none",
1681                 [FC_TX]         = "tx",
1682                 [FC_RX]         = "rx",
1683                 [FC_BOTH]       = "both",
1684         };
1685
1686         /* enable Rx/Tx */
1687         reg = gma_read16(hw, port, GM_GP_CTRL);
1688         reg |= GM_GPCR_RX_ENA | GM_GPCR_TX_ENA;
1689         gma_write16(hw, port, GM_GP_CTRL, reg);
1690
1691         gm_phy_write(hw, port, PHY_MARV_INT_MASK, PHY_M_DEF_MSK);
1692
1693         netif_carrier_on(sky2->netdev);
1694         netif_wake_queue(sky2->netdev);
1695
1696         /* Turn on link LED */
1697         sky2_write8(hw, SK_REG(port, LNK_LED_REG),
1698                     LINKLED_ON | LINKLED_BLINK_OFF | LINKLED_LINKSYNC_OFF);
1699
1700         if (hw->chip_id == CHIP_ID_YUKON_XL
1701             || hw->chip_id == CHIP_ID_YUKON_EC_U
1702             || hw->chip_id == CHIP_ID_YUKON_EX) {
1703                 u16 pg = gm_phy_read(hw, port, PHY_MARV_EXT_ADR);
1704                 u16 led = PHY_M_LEDC_LOS_CTRL(1);       /* link active */
1705
1706                 switch(sky2->speed) {
1707                 case SPEED_10:
1708                         led |= PHY_M_LEDC_INIT_CTRL(7);
1709                         break;
1710
1711                 case SPEED_100:
1712                         led |= PHY_M_LEDC_STA1_CTRL(7);
1713                         break;
1714
1715                 case SPEED_1000:
1716                         led |= PHY_M_LEDC_STA0_CTRL(7);
1717                         break;
1718                 }
1719
1720                 gm_phy_write(hw, port, PHY_MARV_EXT_ADR, 3);
1721                 gm_phy_write(hw, port, PHY_MARV_PHY_CTRL, led);
1722                 gm_phy_write(hw, port, PHY_MARV_EXT_ADR, pg);
1723         }
1724
1725         if (netif_msg_link(sky2))
1726                 printk(KERN_INFO PFX
1727                        "%s: Link is up at %d Mbps, %s duplex, flow control %s\n",
1728                        sky2->netdev->name, sky2->speed,
1729                        sky2->duplex == DUPLEX_FULL ? "full" : "half",
1730                        fc_name[sky2->flow_status]);
1731 }
1732
1733 static void sky2_link_down(struct sky2_port *sky2)
1734 {
1735         struct sky2_hw *hw = sky2->hw;
1736         unsigned port = sky2->port;
1737         u16 reg;
1738
1739         gm_phy_write(hw, port, PHY_MARV_INT_MASK, 0);
1740
1741         reg = gma_read16(hw, port, GM_GP_CTRL);
1742         reg &= ~(GM_GPCR_RX_ENA | GM_GPCR_TX_ENA);
1743         gma_write16(hw, port, GM_GP_CTRL, reg);
1744
1745         netif_carrier_off(sky2->netdev);
1746         netif_stop_queue(sky2->netdev);
1747
1748         /* Turn on link LED */
1749         sky2_write8(hw, SK_REG(port, LNK_LED_REG), LINKLED_OFF);
1750
1751         if (netif_msg_link(sky2))
1752                 printk(KERN_INFO PFX "%s: Link is down.\n", sky2->netdev->name);
1753
1754         sky2_phy_init(hw, port);
1755 }
1756
1757 static enum flow_control sky2_flow(int rx, int tx)
1758 {
1759         if (rx)
1760                 return tx ? FC_BOTH : FC_RX;
1761         else
1762                 return tx ? FC_TX : FC_NONE;
1763 }
1764
1765 static int sky2_autoneg_done(struct sky2_port *sky2, u16 aux)
1766 {
1767         struct sky2_hw *hw = sky2->hw;
1768         unsigned port = sky2->port;
1769         u16 advert, lpa;
1770
1771         advert = gm_phy_read(hw, port, PHY_MARV_AUNE_ADV);
1772         lpa = gm_phy_read(hw, port, PHY_MARV_AUNE_LP);
1773         if (lpa & PHY_M_AN_RF) {
1774                 printk(KERN_ERR PFX "%s: remote fault", sky2->netdev->name);
1775                 return -1;
1776         }
1777
1778         if (!(aux & PHY_M_PS_SPDUP_RES)) {
1779                 printk(KERN_ERR PFX "%s: speed/duplex mismatch",
1780                        sky2->netdev->name);
1781                 return -1;
1782         }
1783
1784         sky2->speed = sky2_phy_speed(hw, aux);
1785         sky2->duplex = (aux & PHY_M_PS_FULL_DUP) ? DUPLEX_FULL : DUPLEX_HALF;
1786
1787         /* Since the pause result bits seem to in different positions on
1788          * different chips. look at registers.
1789          */
1790         if (!sky2_is_copper(hw)) {
1791                 /* Shift for bits in fiber PHY */
1792                 advert &= ~(ADVERTISE_PAUSE_CAP|ADVERTISE_PAUSE_ASYM);
1793                 lpa &= ~(LPA_PAUSE_CAP|LPA_PAUSE_ASYM);
1794
1795                 if (advert & ADVERTISE_1000XPAUSE)
1796                         advert |= ADVERTISE_PAUSE_CAP;
1797                 if (advert & ADVERTISE_1000XPSE_ASYM)
1798                         advert |= ADVERTISE_PAUSE_ASYM;
1799                 if (lpa & LPA_1000XPAUSE)
1800                         lpa |= LPA_PAUSE_CAP;
1801                 if (lpa & LPA_1000XPAUSE_ASYM)
1802                         lpa |= LPA_PAUSE_ASYM;
1803         }
1804
1805         sky2->flow_status = FC_NONE;
1806         if (advert & ADVERTISE_PAUSE_CAP) {
1807                 if (lpa & LPA_PAUSE_CAP)
1808                         sky2->flow_status = FC_BOTH;
1809                 else if (advert & ADVERTISE_PAUSE_ASYM)
1810                         sky2->flow_status = FC_RX;
1811         } else if (advert & ADVERTISE_PAUSE_ASYM) {
1812                 if ((lpa & LPA_PAUSE_CAP) && (lpa & LPA_PAUSE_ASYM))
1813                         sky2->flow_status = FC_TX;
1814         }
1815
1816         if (sky2->duplex == DUPLEX_HALF && sky2->speed < SPEED_1000
1817             && !(hw->chip_id == CHIP_ID_YUKON_EC_U || hw->chip_id == CHIP_ID_YUKON_EX))
1818                 sky2->flow_status = FC_NONE;
1819
1820         if (sky2->flow_status & FC_TX)
1821                 sky2_write8(hw, SK_REG(port, GMAC_CTRL), GMC_PAUSE_ON);
1822         else
1823                 sky2_write8(hw, SK_REG(port, GMAC_CTRL), GMC_PAUSE_OFF);
1824
1825         return 0;
1826 }
1827
1828 /* Interrupt from PHY */
1829 static void sky2_phy_intr(struct sky2_hw *hw, unsigned port)
1830 {
1831         struct net_device *dev = hw->dev[port];
1832         struct sky2_port *sky2 = netdev_priv(dev);
1833         u16 istatus, phystat;
1834
1835         if (!netif_running(dev))
1836                 return;
1837
1838         spin_lock(&sky2->phy_lock);
1839         istatus = gm_phy_read(hw, port, PHY_MARV_INT_STAT);
1840         phystat = gm_phy_read(hw, port, PHY_MARV_PHY_STAT);
1841
1842         if (netif_msg_intr(sky2))
1843                 printk(KERN_INFO PFX "%s: phy interrupt status 0x%x 0x%x\n",
1844                        sky2->netdev->name, istatus, phystat);
1845
1846         if (sky2->autoneg == AUTONEG_ENABLE && (istatus & PHY_M_IS_AN_COMPL)) {
1847                 if (sky2_autoneg_done(sky2, phystat) == 0)
1848                         sky2_link_up(sky2);
1849                 goto out;
1850         }
1851
1852         if (istatus & PHY_M_IS_LSP_CHANGE)
1853                 sky2->speed = sky2_phy_speed(hw, phystat);
1854
1855         if (istatus & PHY_M_IS_DUP_CHANGE)
1856                 sky2->duplex =
1857                     (phystat & PHY_M_PS_FULL_DUP) ? DUPLEX_FULL : DUPLEX_HALF;
1858
1859         if (istatus & PHY_M_IS_LST_CHANGE) {
1860                 if (phystat & PHY_M_PS_LINK_UP)
1861                         sky2_link_up(sky2);
1862                 else
1863                         sky2_link_down(sky2);
1864         }
1865 out:
1866         spin_unlock(&sky2->phy_lock);
1867 }
1868
1869 /* Transmit timeout is only called if we are running, carrier is up
1870  * and tx queue is full (stopped).
1871  */
1872 static void sky2_tx_timeout(struct net_device *dev)
1873 {
1874         struct sky2_port *sky2 = netdev_priv(dev);
1875         struct sky2_hw *hw = sky2->hw;
1876
1877         if (netif_msg_timer(sky2))
1878                 printk(KERN_ERR PFX "%s: tx timeout\n", dev->name);
1879
1880         printk(KERN_DEBUG PFX "%s: transmit ring %u .. %u report=%u done=%u\n",
1881                dev->name, sky2->tx_cons, sky2->tx_prod,
1882                sky2_read16(hw, sky2->port == 0 ? STAT_TXA1_RIDX : STAT_TXA2_RIDX),
1883                sky2_read16(hw, Q_ADDR(txqaddr[sky2->port], Q_DONE)));
1884
1885         /* can't restart safely under softirq */
1886         schedule_work(&hw->restart_work);
1887 }
1888
1889 static int sky2_change_mtu(struct net_device *dev, int new_mtu)
1890 {
1891         struct sky2_port *sky2 = netdev_priv(dev);
1892         struct sky2_hw *hw = sky2->hw;
1893         int err;
1894         u16 ctl, mode;
1895         u32 imask;
1896
1897         if (new_mtu < ETH_ZLEN || new_mtu > ETH_JUMBO_MTU)
1898                 return -EINVAL;
1899
1900         /* TSO on Yukon Ultra and MTU > 1500 not supported */
1901         if (hw->chip_id == CHIP_ID_YUKON_EC_U && new_mtu > ETH_DATA_LEN)
1902                 dev->features &= ~NETIF_F_TSO;
1903
1904         if (!netif_running(dev)) {
1905                 dev->mtu = new_mtu;
1906                 return 0;
1907         }
1908
1909         imask = sky2_read32(hw, B0_IMSK);
1910         sky2_write32(hw, B0_IMSK, 0);
1911
1912         dev->trans_start = jiffies;     /* prevent tx timeout */
1913         netif_stop_queue(dev);
1914         netif_poll_disable(hw->dev[0]);
1915
1916         synchronize_irq(hw->pdev->irq);
1917
1918         ctl = gma_read16(hw, sky2->port, GM_GP_CTRL);
1919         gma_write16(hw, sky2->port, GM_GP_CTRL, ctl & ~GM_GPCR_RX_ENA);
1920         sky2_rx_stop(sky2);
1921         sky2_rx_clean(sky2);
1922
1923         dev->mtu = new_mtu;
1924
1925         mode = DATA_BLIND_VAL(DATA_BLIND_DEF) |
1926                 GM_SMOD_VLAN_ENA | IPG_DATA_VAL(IPG_DATA_DEF);
1927
1928         if (dev->mtu > ETH_DATA_LEN)
1929                 mode |= GM_SMOD_JUMBO_ENA;
1930
1931         gma_write16(hw, sky2->port, GM_SERIAL_MODE, mode);
1932
1933         sky2_write8(hw, RB_ADDR(rxqaddr[sky2->port], RB_CTRL), RB_ENA_OP_MD);
1934
1935         err = sky2_rx_start(sky2);
1936         sky2_write32(hw, B0_IMSK, imask);
1937
1938         if (err)
1939                 dev_close(dev);
1940         else {
1941                 gma_write16(hw, sky2->port, GM_GP_CTRL, ctl);
1942
1943                 netif_poll_enable(hw->dev[0]);
1944                 netif_wake_queue(dev);
1945         }
1946
1947         return err;
1948 }
1949
1950 /* For small just reuse existing skb for next receive */
1951 static struct sk_buff *receive_copy(struct sky2_port *sky2,
1952                                     const struct rx_ring_info *re,
1953                                     unsigned length)
1954 {
1955         struct sk_buff *skb;
1956
1957         skb = netdev_alloc_skb(sky2->netdev, length + 2);
1958         if (likely(skb)) {
1959                 skb_reserve(skb, 2);
1960                 pci_dma_sync_single_for_cpu(sky2->hw->pdev, re->data_addr,
1961                                             length, PCI_DMA_FROMDEVICE);
1962                 memcpy(skb->data, re->skb->data, length);
1963                 skb->ip_summed = re->skb->ip_summed;
1964                 skb->csum = re->skb->csum;
1965                 pci_dma_sync_single_for_device(sky2->hw->pdev, re->data_addr,
1966                                                length, PCI_DMA_FROMDEVICE);
1967                 re->skb->ip_summed = CHECKSUM_NONE;
1968                 skb_put(skb, length);
1969         }
1970         return skb;
1971 }
1972
1973 /* Adjust length of skb with fragments to match received data */
1974 static void skb_put_frags(struct sk_buff *skb, unsigned int hdr_space,
1975                           unsigned int length)
1976 {
1977         int i, num_frags;
1978         unsigned int size;
1979
1980         /* put header into skb */
1981         size = min(length, hdr_space);
1982         skb->tail += size;
1983         skb->len += size;
1984         length -= size;
1985
1986         num_frags = skb_shinfo(skb)->nr_frags;
1987         for (i = 0; i < num_frags; i++) {
1988                 skb_frag_t *frag = &skb_shinfo(skb)->frags[i];
1989
1990                 if (length == 0) {
1991                         /* don't need this page */
1992                         __free_page(frag->page);
1993                         --skb_shinfo(skb)->nr_frags;
1994                 } else {
1995                         size = min(length, (unsigned) PAGE_SIZE);
1996
1997                         frag->size = size;
1998                         skb->data_len += size;
1999                         skb->truesize += size;
2000                         skb->len += size;
2001                         length -= size;
2002                 }
2003         }
2004 }
2005
2006 /* Normal packet - take skb from ring element and put in a new one  */
2007 static struct sk_buff *receive_new(struct sky2_port *sky2,
2008                                    struct rx_ring_info *re,
2009                                    unsigned int length)
2010 {
2011         struct sk_buff *skb, *nskb;
2012         unsigned hdr_space = sky2->rx_data_size;
2013
2014         pr_debug(PFX "receive new length=%d\n", length);
2015
2016         /* Don't be tricky about reusing pages (yet) */
2017         nskb = sky2_rx_alloc(sky2);
2018         if (unlikely(!nskb))
2019                 return NULL;
2020
2021         skb = re->skb;
2022         sky2_rx_unmap_skb(sky2->hw->pdev, re);
2023
2024         prefetch(skb->data);
2025         re->skb = nskb;
2026         sky2_rx_map_skb(sky2->hw->pdev, re, hdr_space);
2027
2028         if (skb_shinfo(skb)->nr_frags)
2029                 skb_put_frags(skb, hdr_space, length);
2030         else
2031                 skb_put(skb, length);
2032         return skb;
2033 }
2034
2035 /*
2036  * Receive one packet.
2037  * For larger packets, get new buffer.
2038  */
2039 static struct sk_buff *sky2_receive(struct net_device *dev,
2040                                     u16 length, u32 status)
2041 {
2042         struct sky2_port *sky2 = netdev_priv(dev);
2043         struct rx_ring_info *re = sky2->rx_ring + sky2->rx_next;
2044         struct sk_buff *skb = NULL;
2045
2046         if (unlikely(netif_msg_rx_status(sky2)))
2047                 printk(KERN_DEBUG PFX "%s: rx slot %u status 0x%x len %d\n",
2048                        dev->name, sky2->rx_next, status, length);
2049
2050         sky2->rx_next = (sky2->rx_next + 1) % sky2->rx_pending;
2051         prefetch(sky2->rx_ring + sky2->rx_next);
2052
2053         if (status & GMR_FS_ANY_ERR)
2054                 goto error;
2055
2056         if (!(status & GMR_FS_RX_OK))
2057                 goto resubmit;
2058
2059         if (length < copybreak)
2060                 skb = receive_copy(sky2, re, length);
2061         else
2062                 skb = receive_new(sky2, re, length);
2063 resubmit:
2064         sky2_rx_submit(sky2, re);
2065
2066         return skb;
2067
2068 error:
2069         ++sky2->net_stats.rx_errors;
2070         if (status & GMR_FS_RX_FF_OV) {
2071                 sky2->net_stats.rx_over_errors++;
2072                 goto resubmit;
2073         }
2074
2075         if (netif_msg_rx_err(sky2) && net_ratelimit())
2076                 printk(KERN_INFO PFX "%s: rx error, status 0x%x length %d\n",
2077                        dev->name, status, length);
2078
2079         if (status & (GMR_FS_LONG_ERR | GMR_FS_UN_SIZE))
2080                 sky2->net_stats.rx_length_errors++;
2081         if (status & GMR_FS_FRAGMENT)
2082                 sky2->net_stats.rx_frame_errors++;
2083         if (status & GMR_FS_CRC_ERR)
2084                 sky2->net_stats.rx_crc_errors++;
2085
2086         goto resubmit;
2087 }
2088
2089 /* Transmit complete */
2090 static inline void sky2_tx_done(struct net_device *dev, u16 last)
2091 {
2092         struct sky2_port *sky2 = netdev_priv(dev);
2093
2094         if (netif_running(dev)) {
2095                 netif_tx_lock(dev);
2096                 sky2_tx_complete(sky2, last);
2097                 netif_tx_unlock(dev);
2098         }
2099 }
2100
2101 /* Process status response ring */
2102 static int sky2_status_intr(struct sky2_hw *hw, int to_do)
2103 {
2104         struct sky2_port *sky2;
2105         int work_done = 0;
2106         unsigned buf_write[2] = { 0, 0 };
2107         u16 hwidx = sky2_read16(hw, STAT_PUT_IDX);
2108
2109         rmb();
2110
2111         while (hw->st_idx != hwidx) {
2112                 struct sky2_status_le *le  = hw->st_le + hw->st_idx;
2113                 struct net_device *dev;
2114                 struct sk_buff *skb;
2115                 u32 status;
2116                 u16 length;
2117
2118                 hw->st_idx = RING_NEXT(hw->st_idx, STATUS_RING_SIZE);
2119
2120                 BUG_ON(le->link >= 2);
2121                 dev = hw->dev[le->link];
2122
2123                 sky2 = netdev_priv(dev);
2124                 length = le16_to_cpu(le->length);
2125                 status = le32_to_cpu(le->status);
2126
2127                 switch (le->opcode & ~HW_OWNER) {
2128                 case OP_RXSTAT:
2129                         skb = sky2_receive(dev, length, status);
2130                         if (!skb)
2131                                 goto force_update;
2132
2133                         skb->protocol = eth_type_trans(skb, dev);
2134                         sky2->net_stats.rx_packets++;
2135                         sky2->net_stats.rx_bytes += skb->len;
2136                         dev->last_rx = jiffies;
2137
2138 #ifdef SKY2_VLAN_TAG_USED
2139                         if (sky2->vlgrp && (status & GMR_FS_VLAN)) {
2140                                 vlan_hwaccel_receive_skb(skb,
2141                                                          sky2->vlgrp,
2142                                                          be16_to_cpu(sky2->rx_tag));
2143                         } else
2144 #endif
2145                                 netif_receive_skb(skb);
2146
2147                         /* Update receiver after 16 frames */
2148                         if (++buf_write[le->link] == RX_BUF_WRITE) {
2149 force_update:
2150                                 sky2_put_idx(hw, rxqaddr[le->link], sky2->rx_put);
2151                                 buf_write[le->link] = 0;
2152                         }
2153
2154                         /* Stop after net poll weight */
2155                         if (++work_done >= to_do)
2156                                 goto exit_loop;
2157                         break;
2158
2159 #ifdef SKY2_VLAN_TAG_USED
2160                 case OP_RXVLAN:
2161                         sky2->rx_tag = length;
2162                         break;
2163
2164                 case OP_RXCHKSVLAN:
2165                         sky2->rx_tag = length;
2166                         /* fall through */
2167 #endif
2168                 case OP_RXCHKS:
2169                         if (!sky2->rx_csum)
2170                                 break;
2171
2172                         /* Both checksum counters are programmed to start at
2173                          * the same offset, so unless there is a problem they
2174                          * should match. This failure is an early indication that
2175                          * hardware receive checksumming won't work.
2176                          */
2177                         if (likely(status >> 16 == (status & 0xffff))) {
2178                                 skb = sky2->rx_ring[sky2->rx_next].skb;
2179                                 skb->ip_summed = CHECKSUM_COMPLETE;
2180                                 skb->csum = status & 0xffff;
2181                         } else {
2182                                 printk(KERN_NOTICE PFX "%s: hardware receive "
2183                                        "checksum problem (status = %#x)\n",
2184                                        dev->name, status);
2185                                 sky2->rx_csum = 0;
2186                                 sky2_write32(sky2->hw,
2187                                              Q_ADDR(rxqaddr[le->link], Q_CSR),
2188                                              BMU_DIS_RX_CHKSUM);
2189                         }
2190                         break;
2191
2192                 case OP_TXINDEXLE:
2193                         /* TX index reports status for both ports */
2194                         BUILD_BUG_ON(TX_RING_SIZE > 0x1000);
2195                         sky2_tx_done(hw->dev[0], status & 0xfff);
2196                         if (hw->dev[1])
2197                                 sky2_tx_done(hw->dev[1],
2198                                      ((status >> 24) & 0xff)
2199                                              | (u16)(length & 0xf) << 8);
2200                         break;
2201
2202                 default:
2203                         if (net_ratelimit())
2204                                 printk(KERN_WARNING PFX
2205                                        "unknown status opcode 0x%x\n", le->opcode);
2206                         goto exit_loop;
2207                 }
2208         }
2209
2210         /* Fully processed status ring so clear irq */
2211         sky2_write32(hw, STAT_CTRL, SC_STAT_CLR_IRQ);
2212
2213 exit_loop:
2214         if (buf_write[0]) {
2215                 sky2 = netdev_priv(hw->dev[0]);
2216                 sky2_put_idx(hw, Q_R1, sky2->rx_put);
2217         }
2218
2219         if (buf_write[1]) {
2220                 sky2 = netdev_priv(hw->dev[1]);
2221                 sky2_put_idx(hw, Q_R2, sky2->rx_put);
2222         }
2223
2224         return work_done;
2225 }
2226
2227 static void sky2_hw_error(struct sky2_hw *hw, unsigned port, u32 status)
2228 {
2229         struct net_device *dev = hw->dev[port];
2230
2231         if (net_ratelimit())
2232                 printk(KERN_INFO PFX "%s: hw error interrupt status 0x%x\n",
2233                        dev->name, status);
2234
2235         if (status & Y2_IS_PAR_RD1) {
2236                 if (net_ratelimit())
2237                         printk(KERN_ERR PFX "%s: ram data read parity error\n",
2238                                dev->name);
2239                 /* Clear IRQ */
2240                 sky2_write16(hw, RAM_BUFFER(port, B3_RI_CTRL), RI_CLR_RD_PERR);
2241         }
2242
2243         if (status & Y2_IS_PAR_WR1) {
2244                 if (net_ratelimit())
2245                         printk(KERN_ERR PFX "%s: ram data write parity error\n",
2246                                dev->name);
2247
2248                 sky2_write16(hw, RAM_BUFFER(port, B3_RI_CTRL), RI_CLR_WR_PERR);
2249         }
2250
2251         if (status & Y2_IS_PAR_MAC1) {
2252                 if (net_ratelimit())
2253                         printk(KERN_ERR PFX "%s: MAC parity error\n", dev->name);
2254                 sky2_write8(hw, SK_REG(port, TX_GMF_CTRL_T), GMF_CLI_TX_PE);
2255         }
2256
2257         if (status & Y2_IS_PAR_RX1) {
2258                 if (net_ratelimit())
2259                         printk(KERN_ERR PFX "%s: RX parity error\n", dev->name);
2260                 sky2_write32(hw, Q_ADDR(rxqaddr[port], Q_CSR), BMU_CLR_IRQ_PAR);
2261         }
2262
2263         if (status & Y2_IS_TCP_TXA1) {
2264                 if (net_ratelimit())
2265                         printk(KERN_ERR PFX "%s: TCP segmentation error\n",
2266                                dev->name);
2267                 sky2_write32(hw, Q_ADDR(txqaddr[port], Q_CSR), BMU_CLR_IRQ_TCP);
2268         }
2269 }
2270
2271 static void sky2_hw_intr(struct sky2_hw *hw)
2272 {
2273         u32 status = sky2_read32(hw, B0_HWE_ISRC);
2274
2275         if (status & Y2_IS_TIST_OV)
2276                 sky2_write8(hw, GMAC_TI_ST_CTRL, GMT_ST_CLR_IRQ);
2277
2278         if (status & (Y2_IS_MST_ERR | Y2_IS_IRQ_STAT)) {
2279                 u16 pci_err;
2280
2281                 pci_err = sky2_pci_read16(hw, PCI_STATUS);
2282                 if (net_ratelimit())
2283                         dev_err(&hw->pdev->dev, "PCI hardware error (0x%x)\n",
2284                                 pci_err);
2285
2286                 sky2_write8(hw, B2_TST_CTRL1, TST_CFG_WRITE_ON);
2287                 sky2_pci_write16(hw, PCI_STATUS,
2288                                  pci_err | PCI_STATUS_ERROR_BITS);
2289                 sky2_write8(hw, B2_TST_CTRL1, TST_CFG_WRITE_OFF);
2290         }
2291
2292         if (status & Y2_IS_PCI_EXP) {
2293                 /* PCI-Express uncorrectable Error occurred */
2294                 u32 pex_err;
2295
2296                 pex_err = sky2_pci_read32(hw, PEX_UNC_ERR_STAT);
2297
2298                 if (net_ratelimit())
2299                         dev_err(&hw->pdev->dev, "PCI Express error (0x%x)\n",
2300                                 pex_err);
2301
2302                 /* clear the interrupt */
2303                 sky2_write32(hw, B2_TST_CTRL1, TST_CFG_WRITE_ON);
2304                 sky2_pci_write32(hw, PEX_UNC_ERR_STAT,
2305                                        0xffffffffUL);
2306                 sky2_write32(hw, B2_TST_CTRL1, TST_CFG_WRITE_OFF);
2307
2308                 if (pex_err & PEX_FATAL_ERRORS) {
2309                         u32 hwmsk = sky2_read32(hw, B0_HWE_IMSK);
2310                         hwmsk &= ~Y2_IS_PCI_EXP;
2311                         sky2_write32(hw, B0_HWE_IMSK, hwmsk);
2312                 }
2313         }
2314
2315         if (status & Y2_HWE_L1_MASK)
2316                 sky2_hw_error(hw, 0, status);
2317         status >>= 8;
2318         if (status & Y2_HWE_L1_MASK)
2319                 sky2_hw_error(hw, 1, status);
2320 }
2321
2322 static void sky2_mac_intr(struct sky2_hw *hw, unsigned port)
2323 {
2324         struct net_device *dev = hw->dev[port];
2325         struct sky2_port *sky2 = netdev_priv(dev);
2326         u8 status = sky2_read8(hw, SK_REG(port, GMAC_IRQ_SRC));
2327
2328         if (netif_msg_intr(sky2))
2329                 printk(KERN_INFO PFX "%s: mac interrupt status 0x%x\n",
2330                        dev->name, status);
2331
2332         if (status & GM_IS_RX_FF_OR) {
2333                 ++sky2->net_stats.rx_fifo_errors;
2334                 sky2_write8(hw, SK_REG(port, RX_GMF_CTRL_T), GMF_CLI_RX_FO);
2335         }
2336
2337         if (status & GM_IS_TX_FF_UR) {
2338                 ++sky2->net_stats.tx_fifo_errors;
2339                 sky2_write8(hw, SK_REG(port, TX_GMF_CTRL_T), GMF_CLI_TX_FU);
2340         }
2341 }
2342
2343 /* This should never happen it is a fatal situation */
2344 static void sky2_descriptor_error(struct sky2_hw *hw, unsigned port,
2345                                   const char *rxtx, u32 mask)
2346 {
2347         struct net_device *dev = hw->dev[port];
2348         struct sky2_port *sky2 = netdev_priv(dev);
2349         u32 imask;
2350
2351         printk(KERN_ERR PFX "%s: %s descriptor error (hardware problem)\n",
2352                dev ? dev->name : "<not registered>", rxtx);
2353
2354         imask = sky2_read32(hw, B0_IMSK);
2355         imask &= ~mask;
2356         sky2_write32(hw, B0_IMSK, imask);
2357
2358         if (dev) {
2359                 spin_lock(&sky2->phy_lock);
2360                 sky2_link_down(sky2);
2361                 spin_unlock(&sky2->phy_lock);
2362         }
2363 }
2364
2365 /* If idle then force a fake soft NAPI poll once a second
2366  * to work around cases where sharing an edge triggered interrupt.
2367  */
2368 static inline void sky2_idle_start(struct sky2_hw *hw)
2369 {
2370         if (idle_timeout > 0)
2371                 mod_timer(&hw->idle_timer,
2372                           jiffies + msecs_to_jiffies(idle_timeout));
2373 }
2374
2375 static void sky2_idle(unsigned long arg)
2376 {
2377         struct sky2_hw *hw = (struct sky2_hw *) arg;
2378         struct net_device *dev = hw->dev[0];
2379
2380         if (__netif_rx_schedule_prep(dev))
2381                 __netif_rx_schedule(dev);
2382
2383         mod_timer(&hw->idle_timer, jiffies + msecs_to_jiffies(idle_timeout));
2384 }
2385
2386
2387 static int sky2_poll(struct net_device *dev0, int *budget)
2388 {
2389         struct sky2_hw *hw = ((struct sky2_port *) netdev_priv(dev0))->hw;
2390         int work_limit = min(dev0->quota, *budget);
2391         int work_done = 0;
2392         u32 status = sky2_read32(hw, B0_Y2_SP_EISR);
2393
2394         if (status & Y2_IS_HW_ERR)
2395                 sky2_hw_intr(hw);
2396
2397         if (status & Y2_IS_IRQ_PHY1)
2398                 sky2_phy_intr(hw, 0);
2399
2400         if (status & Y2_IS_IRQ_PHY2)
2401                 sky2_phy_intr(hw, 1);
2402
2403         if (status & Y2_IS_IRQ_MAC1)
2404                 sky2_mac_intr(hw, 0);
2405
2406         if (status & Y2_IS_IRQ_MAC2)
2407                 sky2_mac_intr(hw, 1);
2408
2409         if (status & Y2_IS_CHK_RX1)
2410                 sky2_descriptor_error(hw, 0, "receive", Y2_IS_CHK_RX1);
2411
2412         if (status & Y2_IS_CHK_RX2)
2413                 sky2_descriptor_error(hw, 1, "receive", Y2_IS_CHK_RX2);
2414
2415         if (status & Y2_IS_CHK_TXA1)
2416                 sky2_descriptor_error(hw, 0, "transmit", Y2_IS_CHK_TXA1);
2417
2418         if (status & Y2_IS_CHK_TXA2)
2419                 sky2_descriptor_error(hw, 1, "transmit", Y2_IS_CHK_TXA2);
2420
2421         work_done = sky2_status_intr(hw, work_limit);
2422         if (work_done < work_limit) {
2423                 netif_rx_complete(dev0);
2424
2425                 sky2_read32(hw, B0_Y2_SP_LISR);
2426                 return 0;
2427         } else {
2428                 *budget -= work_done;
2429                 dev0->quota -= work_done;
2430                 return 1;
2431         }
2432 }
2433
2434 static irqreturn_t sky2_intr(int irq, void *dev_id)
2435 {
2436         struct sky2_hw *hw = dev_id;
2437         struct net_device *dev0 = hw->dev[0];
2438         u32 status;
2439
2440         /* Reading this mask interrupts as side effect */
2441         status = sky2_read32(hw, B0_Y2_SP_ISRC2);
2442         if (status == 0 || status == ~0)
2443                 return IRQ_NONE;
2444
2445         prefetch(&hw->st_le[hw->st_idx]);
2446         if (likely(__netif_rx_schedule_prep(dev0)))
2447                 __netif_rx_schedule(dev0);
2448
2449         return IRQ_HANDLED;
2450 }
2451
2452 #ifdef CONFIG_NET_POLL_CONTROLLER
2453 static void sky2_netpoll(struct net_device *dev)
2454 {
2455         struct sky2_port *sky2 = netdev_priv(dev);
2456         struct net_device *dev0 = sky2->hw->dev[0];
2457
2458         if (netif_running(dev) && __netif_rx_schedule_prep(dev0))
2459                 __netif_rx_schedule(dev0);
2460 }
2461 #endif
2462
2463 /* Chip internal frequency for clock calculations */
2464 static inline u32 sky2_mhz(const struct sky2_hw *hw)
2465 {
2466         switch (hw->chip_id) {
2467         case CHIP_ID_YUKON_EC:
2468         case CHIP_ID_YUKON_EC_U:
2469         case CHIP_ID_YUKON_EX:
2470                 return 125;     /* 125 Mhz */
2471         case CHIP_ID_YUKON_FE:
2472                 return 100;     /* 100 Mhz */
2473         default:                /* YUKON_XL */
2474                 return 156;     /* 156 Mhz */
2475         }
2476 }
2477
2478 static inline u32 sky2_us2clk(const struct sky2_hw *hw, u32 us)
2479 {
2480         return sky2_mhz(hw) * us;
2481 }
2482
2483 static inline u32 sky2_clk2us(const struct sky2_hw *hw, u32 clk)
2484 {
2485         return clk / sky2_mhz(hw);
2486 }
2487
2488
2489 static int __devinit sky2_init(struct sky2_hw *hw)
2490 {
2491         u8 t8;
2492
2493         sky2_write8(hw, B0_CTST, CS_RST_CLR);
2494
2495         hw->chip_id = sky2_read8(hw, B2_CHIP_ID);
2496         if (hw->chip_id < CHIP_ID_YUKON_XL || hw->chip_id > CHIP_ID_YUKON_FE) {
2497                 dev_err(&hw->pdev->dev, "unsupported chip type 0x%x\n",
2498                         hw->chip_id);
2499                 return -EOPNOTSUPP;
2500         }
2501
2502         if (hw->chip_id == CHIP_ID_YUKON_EX)
2503                 dev_warn(&hw->pdev->dev, "this driver not yet tested on this chip type\n"
2504                          "Please report success or failure to <netdev@vger.kernel.org>\n");
2505
2506         /* Make sure and enable all clocks */
2507         if (hw->chip_id == CHIP_ID_YUKON_EX || hw->chip_id == CHIP_ID_YUKON_EC_U)
2508                 sky2_pci_write32(hw, PCI_DEV_REG3, 0);
2509
2510         hw->chip_rev = (sky2_read8(hw, B2_MAC_CFG) & CFG_CHIP_R_MSK) >> 4;
2511
2512         /* This rev is really old, and requires untested workarounds */
2513         if (hw->chip_id == CHIP_ID_YUKON_EC && hw->chip_rev == CHIP_REV_YU_EC_A1) {
2514                 dev_err(&hw->pdev->dev, "unsupported revision Yukon-%s (0x%x) rev %d\n",
2515                         yukon2_name[hw->chip_id - CHIP_ID_YUKON_XL],
2516                         hw->chip_id, hw->chip_rev);
2517                 return -EOPNOTSUPP;
2518         }
2519
2520         hw->pmd_type = sky2_read8(hw, B2_PMD_TYP);
2521         hw->ports = 1;
2522         t8 = sky2_read8(hw, B2_Y2_HW_RES);
2523         if ((t8 & CFG_DUAL_MAC_MSK) == CFG_DUAL_MAC_MSK) {
2524                 if (!(sky2_read8(hw, B2_Y2_CLK_GATE) & Y2_STATUS_LNK2_INAC))
2525                         ++hw->ports;
2526         }
2527
2528         return 0;
2529 }
2530
2531 static void sky2_reset(struct sky2_hw *hw)
2532 {
2533         u16 status;
2534         int i;
2535
2536         /* disable ASF */
2537         if (hw->chip_id <= CHIP_ID_YUKON_EC) {
2538                 if (hw->chip_id == CHIP_ID_YUKON_EX) {
2539                         status = sky2_read16(hw, HCU_CCSR);
2540                         status &= ~(HCU_CCSR_AHB_RST | HCU_CCSR_CPU_RST_MODE |
2541                                     HCU_CCSR_UC_STATE_MSK);
2542                         sky2_write16(hw, HCU_CCSR, status);
2543                 } else
2544                         sky2_write8(hw, B28_Y2_ASF_STAT_CMD, Y2_ASF_RESET);
2545                 sky2_write16(hw, B0_CTST, Y2_ASF_DISABLE);
2546         }
2547
2548         /* do a SW reset */
2549         sky2_write8(hw, B0_CTST, CS_RST_SET);
2550         sky2_write8(hw, B0_CTST, CS_RST_CLR);
2551
2552         /* clear PCI errors, if any */
2553         status = sky2_pci_read16(hw, PCI_STATUS);
2554
2555         sky2_write8(hw, B2_TST_CTRL1, TST_CFG_WRITE_ON);
2556         sky2_pci_write16(hw, PCI_STATUS, status | PCI_STATUS_ERROR_BITS);
2557
2558
2559         sky2_write8(hw, B0_CTST, CS_MRST_CLR);
2560
2561         /* clear any PEX errors */
2562         if (pci_find_capability(hw->pdev, PCI_CAP_ID_EXP))
2563                 sky2_pci_write32(hw, PEX_UNC_ERR_STAT, 0xffffffffUL);
2564
2565
2566         sky2_power_on(hw);
2567
2568         for (i = 0; i < hw->ports; i++) {
2569                 sky2_write8(hw, SK_REG(i, GMAC_LINK_CTRL), GMLC_RST_SET);
2570                 sky2_write8(hw, SK_REG(i, GMAC_LINK_CTRL), GMLC_RST_CLR);
2571         }
2572
2573         sky2_write8(hw, B2_TST_CTRL1, TST_CFG_WRITE_OFF);
2574
2575         /* Clear I2C IRQ noise */
2576         sky2_write32(hw, B2_I2C_IRQ, 1);
2577
2578         /* turn off hardware timer (unused) */
2579         sky2_write8(hw, B2_TI_CTRL, TIM_STOP);
2580         sky2_write8(hw, B2_TI_CTRL, TIM_CLR_IRQ);
2581
2582         sky2_write8(hw, B0_Y2LED, LED_STAT_ON);
2583
2584         /* Turn off descriptor polling */
2585         sky2_write32(hw, B28_DPT_CTRL, DPT_STOP);
2586
2587         /* Turn off receive timestamp */
2588         sky2_write8(hw, GMAC_TI_ST_CTRL, GMT_ST_STOP);
2589         sky2_write8(hw, GMAC_TI_ST_CTRL, GMT_ST_CLR_IRQ);
2590
2591         /* enable the Tx Arbiters */
2592         for (i = 0; i < hw->ports; i++)
2593                 sky2_write8(hw, SK_REG(i, TXA_CTRL), TXA_ENA_ARB);
2594
2595         /* Initialize ram interface */
2596         for (i = 0; i < hw->ports; i++) {
2597                 sky2_write8(hw, RAM_BUFFER(i, B3_RI_CTRL), RI_RST_CLR);
2598
2599                 sky2_write8(hw, RAM_BUFFER(i, B3_RI_WTO_R1), SK_RI_TO_53);
2600                 sky2_write8(hw, RAM_BUFFER(i, B3_RI_WTO_XA1), SK_RI_TO_53);
2601                 sky2_write8(hw, RAM_BUFFER(i, B3_RI_WTO_XS1), SK_RI_TO_53);
2602                 sky2_write8(hw, RAM_BUFFER(i, B3_RI_RTO_R1), SK_RI_TO_53);
2603                 sky2_write8(hw, RAM_BUFFER(i, B3_RI_RTO_XA1), SK_RI_TO_53);
2604                 sky2_write8(hw, RAM_BUFFER(i, B3_RI_RTO_XS1), SK_RI_TO_53);
2605                 sky2_write8(hw, RAM_BUFFER(i, B3_RI_WTO_R2), SK_RI_TO_53);
2606                 sky2_write8(hw, RAM_BUFFER(i, B3_RI_WTO_XA2), SK_RI_TO_53);
2607                 sky2_write8(hw, RAM_BUFFER(i, B3_RI_WTO_XS2), SK_RI_TO_53);
2608                 sky2_write8(hw, RAM_BUFFER(i, B3_RI_RTO_R2), SK_RI_TO_53);
2609                 sky2_write8(hw, RAM_BUFFER(i, B3_RI_RTO_XA2), SK_RI_TO_53);
2610                 sky2_write8(hw, RAM_BUFFER(i, B3_RI_RTO_XS2), SK_RI_TO_53);
2611         }
2612
2613         sky2_write32(hw, B0_HWE_IMSK, Y2_HWE_ALL_MASK);
2614
2615         for (i = 0; i < hw->ports; i++)
2616                 sky2_gmac_reset(hw, i);
2617
2618         memset(hw->st_le, 0, STATUS_LE_BYTES);
2619         hw->st_idx = 0;
2620
2621         sky2_write32(hw, STAT_CTRL, SC_STAT_RST_SET);
2622         sky2_write32(hw, STAT_CTRL, SC_STAT_RST_CLR);
2623
2624         sky2_write32(hw, STAT_LIST_ADDR_LO, hw->st_dma);
2625         sky2_write32(hw, STAT_LIST_ADDR_HI, (u64) hw->st_dma >> 32);
2626
2627         /* Set the list last index */
2628         sky2_write16(hw, STAT_LAST_IDX, STATUS_RING_SIZE - 1);
2629
2630         sky2_write16(hw, STAT_TX_IDX_TH, 10);
2631         sky2_write8(hw, STAT_FIFO_WM, 16);
2632
2633         /* set Status-FIFO ISR watermark */
2634         if (hw->chip_id == CHIP_ID_YUKON_XL && hw->chip_rev == 0)
2635                 sky2_write8(hw, STAT_FIFO_ISR_WM, 4);
2636         else
2637                 sky2_write8(hw, STAT_FIFO_ISR_WM, 16);
2638
2639         sky2_write32(hw, STAT_TX_TIMER_INI, sky2_us2clk(hw, 1000));
2640         sky2_write32(hw, STAT_ISR_TIMER_INI, sky2_us2clk(hw, 20));
2641         sky2_write32(hw, STAT_LEV_TIMER_INI, sky2_us2clk(hw, 100));
2642
2643         /* enable status unit */
2644         sky2_write32(hw, STAT_CTRL, SC_STAT_OP_ON);
2645
2646         sky2_write8(hw, STAT_TX_TIMER_CTRL, TIM_START);
2647         sky2_write8(hw, STAT_LEV_TIMER_CTRL, TIM_START);
2648         sky2_write8(hw, STAT_ISR_TIMER_CTRL, TIM_START);
2649 }
2650
2651 static void sky2_restart(struct work_struct *work)
2652 {
2653         struct sky2_hw *hw = container_of(work, struct sky2_hw, restart_work);
2654         struct net_device *dev;
2655         int i, err;
2656
2657         dev_dbg(&hw->pdev->dev, "restarting\n");
2658
2659         del_timer_sync(&hw->idle_timer);
2660
2661         rtnl_lock();
2662         sky2_write32(hw, B0_IMSK, 0);
2663         sky2_read32(hw, B0_IMSK);
2664
2665         netif_poll_disable(hw->dev[0]);
2666
2667         for (i = 0; i < hw->ports; i++) {
2668                 dev = hw->dev[i];
2669                 if (netif_running(dev))
2670                         sky2_down(dev);
2671         }
2672
2673         sky2_reset(hw);
2674         sky2_write32(hw, B0_IMSK, Y2_IS_BASE);
2675         netif_poll_enable(hw->dev[0]);
2676
2677         for (i = 0; i < hw->ports; i++) {
2678                 dev = hw->dev[i];
2679                 if (netif_running(dev)) {
2680                         err = sky2_up(dev);
2681                         if (err) {
2682                                 printk(KERN_INFO PFX "%s: could not restart %d\n",
2683                                        dev->name, err);
2684                                 dev_close(dev);
2685                         }
2686                 }
2687         }
2688
2689         sky2_idle_start(hw);
2690
2691         rtnl_unlock();
2692 }
2693
2694 static inline u8 sky2_wol_supported(const struct sky2_hw *hw)
2695 {
2696         return sky2_is_copper(hw) ? (WAKE_PHY | WAKE_MAGIC) : 0;
2697 }
2698
2699 static void sky2_get_wol(struct net_device *dev, struct ethtool_wolinfo *wol)
2700 {
2701         const struct sky2_port *sky2 = netdev_priv(dev);
2702
2703         wol->supported = sky2_wol_supported(sky2->hw);
2704         wol->wolopts = sky2->wol;
2705 }
2706
2707 static int sky2_set_wol(struct net_device *dev, struct ethtool_wolinfo *wol)
2708 {
2709         struct sky2_port *sky2 = netdev_priv(dev);
2710         struct sky2_hw *hw = sky2->hw;
2711
2712         if (wol->wolopts & ~sky2_wol_supported(sky2->hw))
2713                 return -EOPNOTSUPP;
2714
2715         sky2->wol = wol->wolopts;
2716
2717         if (hw->chip_id == CHIP_ID_YUKON_EC_U)
2718                 sky2_write32(hw, B0_CTST, sky2->wol
2719                              ? Y2_HW_WOL_ON : Y2_HW_WOL_OFF);
2720
2721         if (!netif_running(dev))
2722                 sky2_wol_init(sky2);
2723         return 0;
2724 }
2725
2726 static u32 sky2_supported_modes(const struct sky2_hw *hw)
2727 {
2728         if (sky2_is_copper(hw)) {
2729                 u32 modes = SUPPORTED_10baseT_Half
2730                         | SUPPORTED_10baseT_Full
2731                         | SUPPORTED_100baseT_Half
2732                         | SUPPORTED_100baseT_Full
2733                         | SUPPORTED_Autoneg | SUPPORTED_TP;
2734
2735                 if (hw->chip_id != CHIP_ID_YUKON_FE)
2736                         modes |= SUPPORTED_1000baseT_Half
2737                                 | SUPPORTED_1000baseT_Full;
2738                 return modes;
2739         } else
2740                 return  SUPPORTED_1000baseT_Half
2741                         | SUPPORTED_1000baseT_Full
2742                         | SUPPORTED_Autoneg
2743                         | SUPPORTED_FIBRE;
2744 }
2745
2746 static int sky2_get_settings(struct net_device *dev, struct ethtool_cmd *ecmd)
2747 {
2748         struct sky2_port *sky2 = netdev_priv(dev);
2749         struct sky2_hw *hw = sky2->hw;
2750
2751         ecmd->transceiver = XCVR_INTERNAL;
2752         ecmd->supported = sky2_supported_modes(hw);
2753         ecmd->phy_address = PHY_ADDR_MARV;
2754         if (sky2_is_copper(hw)) {
2755                 ecmd->supported = SUPPORTED_10baseT_Half
2756                     | SUPPORTED_10baseT_Full
2757                     | SUPPORTED_100baseT_Half
2758                     | SUPPORTED_100baseT_Full
2759                     | SUPPORTED_1000baseT_Half
2760                     | SUPPORTED_1000baseT_Full
2761                     | SUPPORTED_Autoneg | SUPPORTED_TP;
2762                 ecmd->port = PORT_TP;
2763                 ecmd->speed = sky2->speed;
2764         } else {
2765                 ecmd->speed = SPEED_1000;
2766                 ecmd->port = PORT_FIBRE;
2767         }
2768
2769         ecmd->advertising = sky2->advertising;
2770         ecmd->autoneg = sky2->autoneg;
2771         ecmd->duplex = sky2->duplex;
2772         return 0;
2773 }
2774
2775 static int sky2_set_settings(struct net_device *dev, struct ethtool_cmd *ecmd)
2776 {
2777         struct sky2_port *sky2 = netdev_priv(dev);
2778         const struct sky2_hw *hw = sky2->hw;
2779         u32 supported = sky2_supported_modes(hw);
2780
2781         if (ecmd->autoneg == AUTONEG_ENABLE) {
2782                 ecmd->advertising = supported;
2783                 sky2->duplex = -1;
2784                 sky2->speed = -1;
2785         } else {
2786                 u32 setting;
2787
2788                 switch (ecmd->speed) {
2789                 case SPEED_1000:
2790                         if (ecmd->duplex == DUPLEX_FULL)
2791                                 setting = SUPPORTED_1000baseT_Full;
2792                         else if (ecmd->duplex == DUPLEX_HALF)
2793                                 setting = SUPPORTED_1000baseT_Half;
2794                         else
2795                                 return -EINVAL;
2796                         break;
2797                 case SPEED_100:
2798                         if (ecmd->duplex == DUPLEX_FULL)
2799                                 setting = SUPPORTED_100baseT_Full;
2800                         else if (ecmd->duplex == DUPLEX_HALF)
2801                                 setting = SUPPORTED_100baseT_Half;
2802                         else
2803                                 return -EINVAL;
2804                         break;
2805
2806                 case SPEED_10:
2807                         if (ecmd->duplex == DUPLEX_FULL)
2808                                 setting = SUPPORTED_10baseT_Full;
2809                         else if (ecmd->duplex == DUPLEX_HALF)
2810                                 setting = SUPPORTED_10baseT_Half;
2811                         else
2812                                 return -EINVAL;
2813                         break;
2814                 default:
2815                         return -EINVAL;
2816                 }
2817
2818                 if ((setting & supported) == 0)
2819                         return -EINVAL;
2820
2821                 sky2->speed = ecmd->speed;
2822                 sky2->duplex = ecmd->duplex;
2823         }
2824
2825         sky2->autoneg = ecmd->autoneg;
2826         sky2->advertising = ecmd->advertising;
2827
2828         if (netif_running(dev))
2829                 sky2_phy_reinit(sky2);
2830
2831         return 0;
2832 }
2833
2834 static void sky2_get_drvinfo(struct net_device *dev,
2835                              struct ethtool_drvinfo *info)
2836 {
2837         struct sky2_port *sky2 = netdev_priv(dev);
2838
2839         strcpy(info->driver, DRV_NAME);
2840         strcpy(info->version, DRV_VERSION);
2841         strcpy(info->fw_version, "N/A");
2842         strcpy(info->bus_info, pci_name(sky2->hw->pdev));
2843 }
2844
2845 static const struct sky2_stat {
2846         char name[ETH_GSTRING_LEN];
2847         u16 offset;
2848 } sky2_stats[] = {
2849         { "tx_bytes",      GM_TXO_OK_HI },
2850         { "rx_bytes",      GM_RXO_OK_HI },
2851         { "tx_broadcast",  GM_TXF_BC_OK },
2852         { "rx_broadcast",  GM_RXF_BC_OK },
2853         { "tx_multicast",  GM_TXF_MC_OK },
2854         { "rx_multicast",  GM_RXF_MC_OK },
2855         { "tx_unicast",    GM_TXF_UC_OK },
2856         { "rx_unicast",    GM_RXF_UC_OK },
2857         { "tx_mac_pause",  GM_TXF_MPAUSE },
2858         { "rx_mac_pause",  GM_RXF_MPAUSE },
2859         { "collisions",    GM_TXF_COL },
2860         { "late_collision",GM_TXF_LAT_COL },
2861         { "aborted",       GM_TXF_ABO_COL },
2862         { "single_collisions", GM_TXF_SNG_COL },
2863         { "multi_collisions", GM_TXF_MUL_COL },
2864
2865         { "rx_short",      GM_RXF_SHT },
2866         { "rx_runt",       GM_RXE_FRAG },
2867         { "rx_64_byte_packets", GM_RXF_64B },
2868         { "rx_65_to_127_byte_packets", GM_RXF_127B },
2869         { "rx_128_to_255_byte_packets", GM_RXF_255B },
2870         { "rx_256_to_511_byte_packets", GM_RXF_511B },
2871         { "rx_512_to_1023_byte_packets", GM_RXF_1023B },
2872         { "rx_1024_to_1518_byte_packets", GM_RXF_1518B },
2873         { "rx_1518_to_max_byte_packets", GM_RXF_MAX_SZ },
2874         { "rx_too_long",   GM_RXF_LNG_ERR },
2875         { "rx_fifo_overflow", GM_RXE_FIFO_OV },
2876         { "rx_jabber",     GM_RXF_JAB_PKT },
2877         { "rx_fcs_error",   GM_RXF_FCS_ERR },
2878
2879         { "tx_64_byte_packets", GM_TXF_64B },
2880         { "tx_65_to_127_byte_packets", GM_TXF_127B },
2881         { "tx_128_to_255_byte_packets", GM_TXF_255B },
2882         { "tx_256_to_511_byte_packets", GM_TXF_511B },
2883         { "tx_512_to_1023_byte_packets", GM_TXF_1023B },
2884         { "tx_1024_to_1518_byte_packets", GM_TXF_1518B },
2885         { "tx_1519_to_max_byte_packets", GM_TXF_MAX_SZ },
2886         { "tx_fifo_underrun", GM_TXE_FIFO_UR },
2887 };
2888
2889 static u32 sky2_get_rx_csum(struct net_device *dev)
2890 {
2891         struct sky2_port *sky2 = netdev_priv(dev);
2892
2893         return sky2->rx_csum;
2894 }
2895
2896 static int sky2_set_rx_csum(struct net_device *dev, u32 data)
2897 {
2898         struct sky2_port *sky2 = netdev_priv(dev);
2899
2900         sky2->rx_csum = data;
2901
2902         sky2_write32(sky2->hw, Q_ADDR(rxqaddr[sky2->port], Q_CSR),
2903                      data ? BMU_ENA_RX_CHKSUM : BMU_DIS_RX_CHKSUM);
2904
2905         return 0;
2906 }
2907
2908 static u32 sky2_get_msglevel(struct net_device *netdev)
2909 {
2910         struct sky2_port *sky2 = netdev_priv(netdev);
2911         return sky2->msg_enable;
2912 }
2913
2914 static int sky2_nway_reset(struct net_device *dev)
2915 {
2916         struct sky2_port *sky2 = netdev_priv(dev);
2917
2918         if (!netif_running(dev) || sky2->autoneg != AUTONEG_ENABLE)
2919                 return -EINVAL;
2920
2921         sky2_phy_reinit(sky2);
2922
2923         return 0;
2924 }
2925
2926 static void sky2_phy_stats(struct sky2_port *sky2, u64 * data, unsigned count)
2927 {
2928         struct sky2_hw *hw = sky2->hw;
2929         unsigned port = sky2->port;
2930         int i;
2931
2932         data[0] = (u64) gma_read32(hw, port, GM_TXO_OK_HI) << 32
2933             | (u64) gma_read32(hw, port, GM_TXO_OK_LO);
2934         data[1] = (u64) gma_read32(hw, port, GM_RXO_OK_HI) << 32
2935             | (u64) gma_read32(hw, port, GM_RXO_OK_LO);
2936
2937         for (i = 2; i < count; i++)
2938                 data[i] = (u64) gma_read32(hw, port, sky2_stats[i].offset);
2939 }
2940
2941 static void sky2_set_msglevel(struct net_device *netdev, u32 value)
2942 {
2943         struct sky2_port *sky2 = netdev_priv(netdev);
2944         sky2->msg_enable = value;
2945 }
2946
2947 static int sky2_get_stats_count(struct net_device *dev)
2948 {
2949         return ARRAY_SIZE(sky2_stats);
2950 }
2951
2952 static void sky2_get_ethtool_stats(struct net_device *dev,
2953                                    struct ethtool_stats *stats, u64 * data)
2954 {
2955         struct sky2_port *sky2 = netdev_priv(dev);
2956
2957         sky2_phy_stats(sky2, data, ARRAY_SIZE(sky2_stats));
2958 }
2959
2960 static void sky2_get_strings(struct net_device *dev, u32 stringset, u8 * data)
2961 {
2962         int i;
2963
2964         switch (stringset) {
2965         case ETH_SS_STATS:
2966                 for (i = 0; i < ARRAY_SIZE(sky2_stats); i++)
2967                         memcpy(data + i * ETH_GSTRING_LEN,
2968                                sky2_stats[i].name, ETH_GSTRING_LEN);
2969                 break;
2970         }
2971 }
2972
2973 static struct net_device_stats *sky2_get_stats(struct net_device *dev)
2974 {
2975         struct sky2_port *sky2 = netdev_priv(dev);
2976         return &sky2->net_stats;
2977 }
2978
2979 static int sky2_set_mac_address(struct net_device *dev, void *p)
2980 {
2981         struct sky2_port *sky2 = netdev_priv(dev);
2982         struct sky2_hw *hw = sky2->hw;
2983         unsigned port = sky2->port;
2984         const struct sockaddr *addr = p;
2985
2986         if (!is_valid_ether_addr(addr->sa_data))
2987                 return -EADDRNOTAVAIL;
2988
2989         memcpy(dev->dev_addr, addr->sa_data, ETH_ALEN);
2990         memcpy_toio(hw->regs + B2_MAC_1 + port * 8,
2991                     dev->dev_addr, ETH_ALEN);
2992         memcpy_toio(hw->regs + B2_MAC_2 + port * 8,
2993                     dev->dev_addr, ETH_ALEN);
2994
2995         /* virtual address for data */
2996         gma_set_addr(hw, port, GM_SRC_ADDR_2L, dev->dev_addr);
2997
2998         /* physical address: used for pause frames */
2999         gma_set_addr(hw, port, GM_SRC_ADDR_1L, dev->dev_addr);
3000
3001         return 0;
3002 }
3003
3004 static void inline sky2_add_filter(u8 filter[8], const u8 *addr)
3005 {
3006         u32 bit;
3007
3008         bit = ether_crc(ETH_ALEN, addr) & 63;
3009         filter[bit >> 3] |= 1 << (bit & 7);
3010 }
3011
3012 static void sky2_set_multicast(struct net_device *dev)
3013 {
3014         struct sky2_port *sky2 = netdev_priv(dev);
3015         struct sky2_hw *hw = sky2->hw;
3016         unsigned port = sky2->port;
3017         struct dev_mc_list *list = dev->mc_list;
3018         u16 reg;
3019         u8 filter[8];
3020         int rx_pause;
3021         static const u8 pause_mc_addr[ETH_ALEN] = { 0x1, 0x80, 0xc2, 0x0, 0x0, 0x1 };
3022
3023         rx_pause = (sky2->flow_status == FC_RX || sky2->flow_status == FC_BOTH);
3024         memset(filter, 0, sizeof(filter));
3025
3026         reg = gma_read16(hw, port, GM_RX_CTRL);
3027         reg |= GM_RXCR_UCF_ENA;
3028
3029         if (dev->flags & IFF_PROMISC)   /* promiscuous */
3030                 reg &= ~(GM_RXCR_UCF_ENA | GM_RXCR_MCF_ENA);
3031         else if (dev->flags & IFF_ALLMULTI)
3032                 memset(filter, 0xff, sizeof(filter));
3033         else if (dev->mc_count == 0 && !rx_pause)
3034                 reg &= ~GM_RXCR_MCF_ENA;
3035         else {
3036                 int i;
3037                 reg |= GM_RXCR_MCF_ENA;
3038
3039                 if (rx_pause)
3040                         sky2_add_filter(filter, pause_mc_addr);
3041
3042                 for (i = 0; list && i < dev->mc_count; i++, list = list->next)
3043                         sky2_add_filter(filter, list->dmi_addr);
3044         }
3045
3046         gma_write16(hw, port, GM_MC_ADDR_H1,
3047                     (u16) filter[0] | ((u16) filter[1] << 8));
3048         gma_write16(hw, port, GM_MC_ADDR_H2,
3049                     (u16) filter[2] | ((u16) filter[3] << 8));
3050         gma_write16(hw, port, GM_MC_ADDR_H3,
3051                     (u16) filter[4] | ((u16) filter[5] << 8));
3052         gma_write16(hw, port, GM_MC_ADDR_H4,
3053                     (u16) filter[6] | ((u16) filter[7] << 8));
3054
3055         gma_write16(hw, port, GM_RX_CTRL, reg);
3056 }
3057
3058 /* Can have one global because blinking is controlled by
3059  * ethtool and that is always under RTNL mutex
3060  */
3061 static void sky2_led(struct sky2_hw *hw, unsigned port, int on)
3062 {
3063         u16 pg;
3064
3065         switch (hw->chip_id) {
3066         case CHIP_ID_YUKON_XL:
3067                 pg = gm_phy_read(hw, port, PHY_MARV_EXT_ADR);
3068                 gm_phy_write(hw, port, PHY_MARV_EXT_ADR, 3);
3069                 gm_phy_write(hw, port, PHY_MARV_PHY_CTRL,
3070                              on ? (PHY_M_LEDC_LOS_CTRL(1) |
3071                                    PHY_M_LEDC_INIT_CTRL(7) |
3072                                    PHY_M_LEDC_STA1_CTRL(7) |
3073                                    PHY_M_LEDC_STA0_CTRL(7))
3074                              : 0);
3075
3076                 gm_phy_write(hw, port, PHY_MARV_EXT_ADR, pg);
3077                 break;
3078
3079         default:
3080                 gm_phy_write(hw, port, PHY_MARV_LED_CTRL, 0);
3081                 gm_phy_write(hw, port, PHY_MARV_LED_OVER, 
3082                              on ? PHY_M_LED_ALL : 0);
3083         }
3084 }
3085
3086 /* blink LED's for finding board */
3087 static int sky2_phys_id(struct net_device *dev, u32 data)
3088 {
3089         struct sky2_port *sky2 = netdev_priv(dev);
3090         struct sky2_hw *hw = sky2->hw;
3091         unsigned port = sky2->port;
3092         u16 ledctrl, ledover = 0;
3093         long ms;
3094         int interrupted;
3095         int onoff = 1;
3096
3097         if (!data || data > (u32) (MAX_SCHEDULE_TIMEOUT / HZ))
3098                 ms = jiffies_to_msecs(MAX_SCHEDULE_TIMEOUT);
3099         else
3100                 ms = data * 1000;
3101
3102         /* save initial values */
3103         spin_lock_bh(&sky2->phy_lock);
3104         if (hw->chip_id == CHIP_ID_YUKON_XL) {
3105                 u16 pg = gm_phy_read(hw, port, PHY_MARV_EXT_ADR);
3106                 gm_phy_write(hw, port, PHY_MARV_EXT_ADR, 3);
3107                 ledctrl = gm_phy_read(hw, port, PHY_MARV_PHY_CTRL);
3108                 gm_phy_write(hw, port, PHY_MARV_EXT_ADR, pg);
3109         } else {
3110                 ledctrl = gm_phy_read(hw, port, PHY_MARV_LED_CTRL);
3111                 ledover = gm_phy_read(hw, port, PHY_MARV_LED_OVER);
3112         }
3113
3114         interrupted = 0;
3115         while (!interrupted && ms > 0) {
3116                 sky2_led(hw, port, onoff);
3117                 onoff = !onoff;
3118
3119                 spin_unlock_bh(&sky2->phy_lock);
3120                 interrupted = msleep_interruptible(250);
3121                 spin_lock_bh(&sky2->phy_lock);
3122
3123                 ms -= 250;
3124         }
3125
3126         /* resume regularly scheduled programming */
3127         if (hw->chip_id == CHIP_ID_YUKON_XL) {
3128                 u16 pg = gm_phy_read(hw, port, PHY_MARV_EXT_ADR);
3129                 gm_phy_write(hw, port, PHY_MARV_EXT_ADR, 3);
3130                 gm_phy_write(hw, port, PHY_MARV_PHY_CTRL, ledctrl);
3131                 gm_phy_write(hw, port, PHY_MARV_EXT_ADR, pg);
3132         } else {
3133                 gm_phy_write(hw, port, PHY_MARV_LED_CTRL, ledctrl);
3134                 gm_phy_write(hw, port, PHY_MARV_LED_OVER, ledover);
3135         }
3136         spin_unlock_bh(&sky2->phy_lock);
3137
3138         return 0;
3139 }
3140
3141 static void sky2_get_pauseparam(struct net_device *dev,
3142                                 struct ethtool_pauseparam *ecmd)
3143 {
3144         struct sky2_port *sky2 = netdev_priv(dev);
3145
3146         switch (sky2->flow_mode) {
3147         case FC_NONE:
3148                 ecmd->tx_pause = ecmd->rx_pause = 0;
3149                 break;
3150         case FC_TX:
3151                 ecmd->tx_pause = 1, ecmd->rx_pause = 0;
3152                 break;
3153         case FC_RX:
3154                 ecmd->tx_pause = 0, ecmd->rx_pause = 1;
3155                 break;
3156         case FC_BOTH:
3157                 ecmd->tx_pause = ecmd->rx_pause = 1;
3158         }
3159
3160         ecmd->autoneg = sky2->autoneg;
3161 }
3162
3163 static int sky2_set_pauseparam(struct net_device *dev,
3164                                struct ethtool_pauseparam *ecmd)
3165 {
3166         struct sky2_port *sky2 = netdev_priv(dev);
3167
3168         sky2->autoneg = ecmd->autoneg;
3169         sky2->flow_mode = sky2_flow(ecmd->rx_pause, ecmd->tx_pause);
3170
3171         if (netif_running(dev))
3172                 sky2_phy_reinit(sky2);
3173
3174         return 0;
3175 }
3176
3177 static int sky2_get_coalesce(struct net_device *dev,
3178                              struct ethtool_coalesce *ecmd)
3179 {
3180         struct sky2_port *sky2 = netdev_priv(dev);
3181         struct sky2_hw *hw = sky2->hw;
3182
3183         if (sky2_read8(hw, STAT_TX_TIMER_CTRL) == TIM_STOP)
3184                 ecmd->tx_coalesce_usecs = 0;
3185         else {
3186                 u32 clks = sky2_read32(hw, STAT_TX_TIMER_INI);
3187                 ecmd->tx_coalesce_usecs = sky2_clk2us(hw, clks);
3188         }
3189         ecmd->tx_max_coalesced_frames = sky2_read16(hw, STAT_TX_IDX_TH);
3190
3191         if (sky2_read8(hw, STAT_LEV_TIMER_CTRL) == TIM_STOP)
3192                 ecmd->rx_coalesce_usecs = 0;
3193         else {
3194                 u32 clks = sky2_read32(hw, STAT_LEV_TIMER_INI);
3195                 ecmd->rx_coalesce_usecs = sky2_clk2us(hw, clks);
3196         }
3197         ecmd->rx_max_coalesced_frames = sky2_read8(hw, STAT_FIFO_WM);
3198
3199         if (sky2_read8(hw, STAT_ISR_TIMER_CTRL) == TIM_STOP)
3200                 ecmd->rx_coalesce_usecs_irq = 0;
3201         else {
3202                 u32 clks = sky2_read32(hw, STAT_ISR_TIMER_INI);
3203                 ecmd->rx_coalesce_usecs_irq = sky2_clk2us(hw, clks);
3204         }
3205
3206         ecmd->rx_max_coalesced_frames_irq = sky2_read8(hw, STAT_FIFO_ISR_WM);
3207
3208         return 0;
3209 }
3210
3211 /* Note: this affect both ports */
3212 static int sky2_set_coalesce(struct net_device *dev,
3213                              struct ethtool_coalesce *ecmd)
3214 {
3215         struct sky2_port *sky2 = netdev_priv(dev);
3216         struct sky2_hw *hw = sky2->hw;
3217         const u32 tmax = sky2_clk2us(hw, 0x0ffffff);
3218
3219         if (ecmd->tx_coalesce_usecs > tmax ||
3220             ecmd->rx_coalesce_usecs > tmax ||
3221             ecmd->rx_coalesce_usecs_irq > tmax)
3222                 return -EINVAL;
3223
3224         if (ecmd->tx_max_coalesced_frames >= TX_RING_SIZE-1)
3225                 return -EINVAL;
3226         if (ecmd->rx_max_coalesced_frames > RX_MAX_PENDING)
3227                 return -EINVAL;
3228         if (ecmd->rx_max_coalesced_frames_irq >RX_MAX_PENDING)
3229                 return -EINVAL;
3230
3231         if (ecmd->tx_coalesce_usecs == 0)
3232                 sky2_write8(hw, STAT_TX_TIMER_CTRL, TIM_STOP);
3233         else {
3234                 sky2_write32(hw, STAT_TX_TIMER_INI,
3235                              sky2_us2clk(hw, ecmd->tx_coalesce_usecs));
3236                 sky2_write8(hw, STAT_TX_TIMER_CTRL, TIM_START);
3237         }
3238         sky2_write16(hw, STAT_TX_IDX_TH, ecmd->tx_max_coalesced_frames);
3239
3240         if (ecmd->rx_coalesce_usecs == 0)
3241                 sky2_write8(hw, STAT_LEV_TIMER_CTRL, TIM_STOP);
3242         else {
3243                 sky2_write32(hw, STAT_LEV_TIMER_INI,
3244                              sky2_us2clk(hw, ecmd->rx_coalesce_usecs));
3245                 sky2_write8(hw, STAT_LEV_TIMER_CTRL, TIM_START);
3246         }
3247         sky2_write8(hw, STAT_FIFO_WM, ecmd->rx_max_coalesced_frames);
3248
3249         if (ecmd->rx_coalesce_usecs_irq == 0)
3250                 sky2_write8(hw, STAT_ISR_TIMER_CTRL, TIM_STOP);
3251         else {
3252                 sky2_write32(hw, STAT_ISR_TIMER_INI,
3253                              sky2_us2clk(hw, ecmd->rx_coalesce_usecs_irq));
3254                 sky2_write8(hw, STAT_ISR_TIMER_CTRL, TIM_START);
3255         }
3256         sky2_write8(hw, STAT_FIFO_ISR_WM, ecmd->rx_max_coalesced_frames_irq);
3257         return 0;
3258 }
3259
3260 static void sky2_get_ringparam(struct net_device *dev,
3261                                struct ethtool_ringparam *ering)
3262 {
3263         struct sky2_port *sky2 = netdev_priv(dev);
3264
3265         ering->rx_max_pending = RX_MAX_PENDING;
3266         ering->rx_mini_max_pending = 0;
3267         ering->rx_jumbo_max_pending = 0;
3268         ering->tx_max_pending = TX_RING_SIZE - 1;
3269
3270         ering->rx_pending = sky2->rx_pending;
3271         ering->rx_mini_pending = 0;
3272         ering->rx_jumbo_pending = 0;
3273         ering->tx_pending = sky2->tx_pending;
3274 }
3275
3276 static int sky2_set_ringparam(struct net_device *dev,
3277                               struct ethtool_ringparam *ering)
3278 {
3279         struct sky2_port *sky2 = netdev_priv(dev);
3280         int err = 0;
3281
3282         if (ering->rx_pending > RX_MAX_PENDING ||
3283             ering->rx_pending < 8 ||
3284             ering->tx_pending < MAX_SKB_TX_LE ||
3285             ering->tx_pending > TX_RING_SIZE - 1)
3286                 return -EINVAL;
3287
3288         if (netif_running(dev))
3289                 sky2_down(dev);
3290
3291         sky2->rx_pending = ering->rx_pending;
3292         sky2->tx_pending = ering->tx_pending;
3293
3294         if (netif_running(dev)) {
3295                 err = sky2_up(dev);
3296                 if (err)
3297                         dev_close(dev);
3298                 else
3299                         sky2_set_multicast(dev);
3300         }
3301
3302         return err;
3303 }
3304
3305 static int sky2_get_regs_len(struct net_device *dev)
3306 {
3307         return 0x4000;
3308 }
3309
3310 /*
3311  * Returns copy of control register region
3312  * Note: access to the RAM address register set will cause timeouts.
3313  */
3314 static void sky2_get_regs(struct net_device *dev, struct ethtool_regs *regs,
3315                           void *p)
3316 {
3317         const struct sky2_port *sky2 = netdev_priv(dev);
3318         const void __iomem *io = sky2->hw->regs;
3319
3320         BUG_ON(regs->len < B3_RI_WTO_R1);
3321         regs->version = 1;
3322         memset(p, 0, regs->len);
3323
3324         memcpy_fromio(p, io, B3_RAM_ADDR);
3325
3326         memcpy_fromio(p + B3_RI_WTO_R1,
3327                       io + B3_RI_WTO_R1,
3328                       regs->len - B3_RI_WTO_R1);
3329 }
3330
3331 static const struct ethtool_ops sky2_ethtool_ops = {
3332         .get_settings = sky2_get_settings,
3333         .set_settings = sky2_set_settings,
3334         .get_drvinfo  = sky2_get_drvinfo,
3335         .get_wol      = sky2_get_wol,
3336         .set_wol      = sky2_set_wol,
3337         .get_msglevel = sky2_get_msglevel,
3338         .set_msglevel = sky2_set_msglevel,
3339         .nway_reset   = sky2_nway_reset,
3340         .get_regs_len = sky2_get_regs_len,
3341         .get_regs = sky2_get_regs,
3342         .get_link = ethtool_op_get_link,
3343         .get_sg = ethtool_op_get_sg,
3344         .set_sg = ethtool_op_set_sg,
3345         .get_tx_csum = ethtool_op_get_tx_csum,
3346         .set_tx_csum = ethtool_op_set_tx_csum,
3347         .get_tso = ethtool_op_get_tso,
3348         .set_tso = ethtool_op_set_tso,
3349         .get_rx_csum = sky2_get_rx_csum,
3350         .set_rx_csum = sky2_set_rx_csum,
3351         .get_strings = sky2_get_strings,
3352         .get_coalesce = sky2_get_coalesce,
3353         .set_coalesce = sky2_set_coalesce,
3354         .get_ringparam = sky2_get_ringparam,
3355         .set_ringparam = sky2_set_ringparam,
3356         .get_pauseparam = sky2_get_pauseparam,
3357         .set_pauseparam = sky2_set_pauseparam,
3358         .phys_id = sky2_phys_id,
3359         .get_stats_count = sky2_get_stats_count,
3360         .get_ethtool_stats = sky2_get_ethtool_stats,
3361         .get_perm_addr  = ethtool_op_get_perm_addr,
3362 };
3363
3364 /* Initialize network device */
3365 static __devinit struct net_device *sky2_init_netdev(struct sky2_hw *hw,
3366                                                      unsigned port,
3367                                                      int highmem, int wol)
3368 {
3369         struct sky2_port *sky2;
3370         struct net_device *dev = alloc_etherdev(sizeof(*sky2));
3371
3372         if (!dev) {
3373                 dev_err(&hw->pdev->dev, "etherdev alloc failed");
3374                 return NULL;
3375         }
3376
3377         SET_MODULE_OWNER(dev);
3378         SET_NETDEV_DEV(dev, &hw->pdev->dev);
3379         dev->irq = hw->pdev->irq;
3380         dev->open = sky2_up;
3381         dev->stop = sky2_down;
3382         dev->do_ioctl = sky2_ioctl;
3383         dev->hard_start_xmit = sky2_xmit_frame;
3384         dev->get_stats = sky2_get_stats;
3385         dev->set_multicast_list = sky2_set_multicast;
3386         dev->set_mac_address = sky2_set_mac_address;
3387         dev->change_mtu = sky2_change_mtu;
3388         SET_ETHTOOL_OPS(dev, &sky2_ethtool_ops);
3389         dev->tx_timeout = sky2_tx_timeout;
3390         dev->watchdog_timeo = TX_WATCHDOG;
3391         if (port == 0)
3392                 dev->poll = sky2_poll;
3393         dev->weight = NAPI_WEIGHT;
3394 #ifdef CONFIG_NET_POLL_CONTROLLER
3395         /* Network console (only works on port 0)
3396          * because netpoll makes assumptions about NAPI
3397          */
3398         if (port == 0)
3399                 dev->poll_controller = sky2_netpoll;
3400 #endif
3401
3402         sky2 = netdev_priv(dev);
3403         sky2->netdev = dev;
3404         sky2->hw = hw;
3405         sky2->msg_enable = netif_msg_init(debug, default_msg);
3406
3407         /* Auto speed and flow control */
3408         sky2->autoneg = AUTONEG_ENABLE;
3409         sky2->flow_mode = FC_BOTH;
3410
3411         sky2->duplex = -1;
3412         sky2->speed = -1;
3413         sky2->advertising = sky2_supported_modes(hw);
3414         sky2->rx_csum = 1;
3415         sky2->wol = wol;
3416
3417         spin_lock_init(&sky2->phy_lock);
3418         sky2->tx_pending = TX_DEF_PENDING;
3419         sky2->rx_pending = RX_DEF_PENDING;
3420
3421         hw->dev[port] = dev;
3422
3423         sky2->port = port;
3424
3425         dev->features |= NETIF_F_TSO | NETIF_F_IP_CSUM | NETIF_F_SG;
3426         if (highmem)
3427                 dev->features |= NETIF_F_HIGHDMA;
3428
3429 #ifdef SKY2_VLAN_TAG_USED
3430         dev->features |= NETIF_F_HW_VLAN_TX | NETIF_F_HW_VLAN_RX;
3431         dev->vlan_rx_register = sky2_vlan_rx_register;
3432         dev->vlan_rx_kill_vid = sky2_vlan_rx_kill_vid;
3433 #endif
3434
3435         /* read the mac address */
3436         memcpy_fromio(dev->dev_addr, hw->regs + B2_MAC_1 + port * 8, ETH_ALEN);
3437         memcpy(dev->perm_addr, dev->dev_addr, dev->addr_len);
3438
3439         /* device is off until link detection */
3440         netif_carrier_off(dev);
3441         netif_stop_queue(dev);
3442
3443         return dev;
3444 }
3445
3446 static void __devinit sky2_show_addr(struct net_device *dev)
3447 {
3448         const struct sky2_port *sky2 = netdev_priv(dev);
3449
3450         if (netif_msg_probe(sky2))
3451                 printk(KERN_INFO PFX "%s: addr %02x:%02x:%02x:%02x:%02x:%02x\n",
3452                        dev->name,
3453                        dev->dev_addr[0], dev->dev_addr[1], dev->dev_addr[2],
3454                        dev->dev_addr[3], dev->dev_addr[4], dev->dev_addr[5]);
3455 }
3456
3457 /* Handle software interrupt used during MSI test */
3458 static irqreturn_t __devinit sky2_test_intr(int irq, void *dev_id)
3459 {
3460         struct sky2_hw *hw = dev_id;
3461         u32 status = sky2_read32(hw, B0_Y2_SP_ISRC2);
3462
3463         if (status == 0)
3464                 return IRQ_NONE;
3465
3466         if (status & Y2_IS_IRQ_SW) {
3467                 hw->msi = 1;
3468                 wake_up(&hw->msi_wait);
3469                 sky2_write8(hw, B0_CTST, CS_CL_SW_IRQ);
3470         }
3471         sky2_write32(hw, B0_Y2_SP_ICR, 2);
3472
3473         return IRQ_HANDLED;
3474 }
3475
3476 /* Test interrupt path by forcing a a software IRQ */
3477 static int __devinit sky2_test_msi(struct sky2_hw *hw)
3478 {
3479         struct pci_dev *pdev = hw->pdev;
3480         int err;
3481
3482         init_waitqueue_head (&hw->msi_wait);
3483
3484         sky2_write32(hw, B0_IMSK, Y2_IS_IRQ_SW);
3485
3486         err = request_irq(pdev->irq, sky2_test_intr, 0, DRV_NAME, hw);
3487         if (err) {
3488                 dev_err(&pdev->dev, "cannot assign irq %d\n", pdev->irq);
3489                 return err;
3490         }
3491
3492         sky2_write8(hw, B0_CTST, CS_ST_SW_IRQ);
3493         sky2_read8(hw, B0_CTST);
3494
3495         wait_event_timeout(hw->msi_wait, hw->msi, HZ/10);
3496
3497         if (!hw->msi) {
3498                 /* MSI test failed, go back to INTx mode */
3499                 dev_info(&pdev->dev, "No interrupt generated using MSI, "
3500                          "switching to INTx mode.\n");
3501
3502                 err = -EOPNOTSUPP;
3503                 sky2_write8(hw, B0_CTST, CS_CL_SW_IRQ);
3504         }
3505
3506         sky2_write32(hw, B0_IMSK, 0);
3507         sky2_read32(hw, B0_IMSK);
3508
3509         free_irq(pdev->irq, hw);
3510
3511         return err;
3512 }
3513
3514 static int __devinit pci_wake_enabled(struct pci_dev *dev)
3515 {
3516         int pm  = pci_find_capability(dev, PCI_CAP_ID_PM);
3517         u16 value;
3518
3519         if (!pm)
3520                 return 0;
3521         if (pci_read_config_word(dev, pm + PCI_PM_CTRL, &value))
3522                 return 0;
3523         return value & PCI_PM_CTRL_PME_ENABLE;
3524 }
3525
3526 static int __devinit sky2_probe(struct pci_dev *pdev,
3527                                 const struct pci_device_id *ent)
3528 {
3529         struct net_device *dev;
3530         struct sky2_hw *hw;
3531         int err, using_dac = 0, wol_default;
3532
3533         err = pci_enable_device(pdev);
3534         if (err) {
3535                 dev_err(&pdev->dev, "cannot enable PCI device\n");
3536                 goto err_out;
3537         }
3538
3539         err = pci_request_regions(pdev, DRV_NAME);
3540         if (err) {
3541                 dev_err(&pdev->dev, "cannot obtain PCI resources\n");
3542                 goto err_out;
3543         }
3544
3545         pci_set_master(pdev);
3546
3547         if (sizeof(dma_addr_t) > sizeof(u32) &&
3548             !(err = pci_set_dma_mask(pdev, DMA_64BIT_MASK))) {
3549                 using_dac = 1;
3550                 err = pci_set_consistent_dma_mask(pdev, DMA_64BIT_MASK);
3551                 if (err < 0) {
3552                         dev_err(&pdev->dev, "unable to obtain 64 bit DMA "
3553                                 "for consistent allocations\n");
3554                         goto err_out_free_regions;
3555                 }
3556         } else {
3557                 err = pci_set_dma_mask(pdev, DMA_32BIT_MASK);
3558                 if (err) {
3559                         dev_err(&pdev->dev, "no usable DMA configuration\n");
3560                         goto err_out_free_regions;
3561                 }
3562         }
3563
3564         wol_default = pci_wake_enabled(pdev) ? WAKE_MAGIC : 0;
3565
3566         err = -ENOMEM;
3567         hw = kzalloc(sizeof(*hw), GFP_KERNEL);
3568         if (!hw) {
3569                 dev_err(&pdev->dev, "cannot allocate hardware struct\n");
3570                 goto err_out_free_regions;
3571         }
3572
3573         hw->pdev = pdev;
3574
3575         hw->regs = ioremap_nocache(pci_resource_start(pdev, 0), 0x4000);
3576         if (!hw->regs) {
3577                 dev_err(&pdev->dev, "cannot map device registers\n");
3578                 goto err_out_free_hw;
3579         }
3580
3581 #ifdef __BIG_ENDIAN
3582         /* The sk98lin vendor driver uses hardware byte swapping but
3583          * this driver uses software swapping.
3584          */
3585         {
3586                 u32 reg;
3587                 reg = sky2_pci_read32(hw, PCI_DEV_REG2);
3588                 reg &= ~PCI_REV_DESC;
3589                 sky2_pci_write32(hw, PCI_DEV_REG2, reg);
3590         }
3591 #endif
3592
3593         /* ring for status responses */
3594         hw->st_le = pci_alloc_consistent(hw->pdev, STATUS_LE_BYTES,
3595                                          &hw->st_dma);
3596         if (!hw->st_le)
3597                 goto err_out_iounmap;
3598
3599         err = sky2_init(hw);
3600         if (err)
3601                 goto err_out_iounmap;
3602
3603         dev_info(&pdev->dev, "v%s addr 0x%llx irq %d Yukon-%s (0x%x) rev %d\n",
3604                DRV_VERSION, (unsigned long long)pci_resource_start(pdev, 0),
3605                pdev->irq, yukon2_name[hw->chip_id - CHIP_ID_YUKON_XL],
3606                hw->chip_id, hw->chip_rev);
3607
3608         sky2_reset(hw);
3609
3610         dev = sky2_init_netdev(hw, 0, using_dac, wol_default);
3611         if (!dev) {
3612                 err = -ENOMEM;
3613                 goto err_out_free_pci;
3614         }
3615
3616         if (!disable_msi && pci_enable_msi(pdev) == 0) {
3617                 err = sky2_test_msi(hw);
3618                 if (err == -EOPNOTSUPP)
3619                         pci_disable_msi(pdev);
3620                 else if (err)
3621                         goto err_out_free_netdev;
3622         }
3623
3624         err = register_netdev(dev);
3625         if (err) {
3626                 dev_err(&pdev->dev, "cannot register net device\n");
3627                 goto err_out_free_netdev;
3628         }
3629
3630         err = request_irq(pdev->irq,  sky2_intr, hw->msi ? 0 : IRQF_SHARED,
3631                           dev->name, hw);
3632         if (err) {
3633                 dev_err(&pdev->dev, "cannot assign irq %d\n", pdev->irq);
3634                 goto err_out_unregister;
3635         }
3636         sky2_write32(hw, B0_IMSK, Y2_IS_BASE);
3637
3638         sky2_show_addr(dev);
3639
3640         if (hw->ports > 1) {
3641                 struct net_device *dev1;
3642
3643                 dev1 = sky2_init_netdev(hw, 1, using_dac, wol_default);
3644                 if (!dev1)
3645                         dev_warn(&pdev->dev, "allocation for second device failed\n");
3646                 else if ((err = register_netdev(dev1))) {
3647                         dev_warn(&pdev->dev,
3648                                  "register of second port failed (%d)\n", err);
3649                         hw->dev[1] = NULL;
3650                         free_netdev(dev1);
3651                 } else
3652                         sky2_show_addr(dev1);
3653         }
3654
3655         setup_timer(&hw->idle_timer, sky2_idle, (unsigned long) hw);
3656         INIT_WORK(&hw->restart_work, sky2_restart);
3657
3658         sky2_idle_start(hw);
3659
3660         pci_set_drvdata(pdev, hw);
3661
3662         return 0;
3663
3664 err_out_unregister:
3665         if (hw->msi)
3666                 pci_disable_msi(pdev);
3667         unregister_netdev(dev);
3668 err_out_free_netdev:
3669         free_netdev(dev);
3670 err_out_free_pci:
3671         sky2_write8(hw, B0_CTST, CS_RST_SET);
3672         pci_free_consistent(hw->pdev, STATUS_LE_BYTES, hw->st_le, hw->st_dma);
3673 err_out_iounmap:
3674         iounmap(hw->regs);
3675 err_out_free_hw:
3676         kfree(hw);
3677 err_out_free_regions:
3678         pci_release_regions(pdev);
3679         pci_disable_device(pdev);
3680 err_out:
3681         return err;
3682 }
3683
3684 static void __devexit sky2_remove(struct pci_dev *pdev)
3685 {
3686         struct sky2_hw *hw = pci_get_drvdata(pdev);
3687         struct net_device *dev0, *dev1;
3688
3689         if (!hw)
3690                 return;
3691
3692         del_timer_sync(&hw->idle_timer);
3693
3694         flush_scheduled_work();
3695
3696         sky2_write32(hw, B0_IMSK, 0);
3697         synchronize_irq(hw->pdev->irq);
3698
3699         dev0 = hw->dev[0];
3700         dev1 = hw->dev[1];
3701         if (dev1)
3702                 unregister_netdev(dev1);
3703         unregister_netdev(dev0);
3704
3705         sky2_power_aux(hw);
3706
3707         sky2_write16(hw, B0_Y2LED, LED_STAT_OFF);
3708         sky2_write8(hw, B0_CTST, CS_RST_SET);
3709         sky2_read8(hw, B0_CTST);
3710
3711         free_irq(pdev->irq, hw);
3712         if (hw->msi)
3713                 pci_disable_msi(pdev);
3714         pci_free_consistent(pdev, STATUS_LE_BYTES, hw->st_le, hw->st_dma);
3715         pci_release_regions(pdev);
3716         pci_disable_device(pdev);
3717
3718         if (dev1)
3719                 free_netdev(dev1);
3720         free_netdev(dev0);
3721         iounmap(hw->regs);
3722         kfree(hw);
3723
3724         pci_set_drvdata(pdev, NULL);
3725 }
3726
3727 #ifdef CONFIG_PM
3728 static int sky2_suspend(struct pci_dev *pdev, pm_message_t state)
3729 {
3730         struct sky2_hw *hw = pci_get_drvdata(pdev);
3731         int i, wol = 0;
3732
3733         del_timer_sync(&hw->idle_timer);
3734         netif_poll_disable(hw->dev[0]);
3735
3736         for (i = 0; i < hw->ports; i++) {
3737                 struct net_device *dev = hw->dev[i];
3738                 struct sky2_port *sky2 = netdev_priv(dev);
3739
3740                 if (netif_running(dev))
3741                         sky2_down(dev);
3742
3743                 if (sky2->wol)
3744                         sky2_wol_init(sky2);
3745
3746                 wol |= sky2->wol;
3747         }
3748
3749         sky2_write32(hw, B0_IMSK, 0);
3750         sky2_power_aux(hw);
3751
3752         pci_save_state(pdev);
3753         pci_enable_wake(pdev, pci_choose_state(pdev, state), wol);
3754         pci_set_power_state(pdev, pci_choose_state(pdev, state));
3755
3756         return 0;
3757 }
3758
3759 static int sky2_resume(struct pci_dev *pdev)
3760 {
3761         struct sky2_hw *hw = pci_get_drvdata(pdev);
3762         int i, err;
3763
3764         err = pci_set_power_state(pdev, PCI_D0);
3765         if (err)
3766                 goto out;
3767
3768         err = pci_restore_state(pdev);
3769         if (err)
3770                 goto out;
3771
3772         pci_enable_wake(pdev, PCI_D0, 0);
3773
3774         /* Re-enable all clocks */
3775         if (hw->chip_id == CHIP_ID_YUKON_EX || hw->chip_id == CHIP_ID_YUKON_EC_U)
3776                 sky2_pci_write32(hw, PCI_DEV_REG3, 0);
3777
3778         sky2_reset(hw);
3779
3780         sky2_write32(hw, B0_IMSK, Y2_IS_BASE);
3781
3782         for (i = 0; i < hw->ports; i++) {
3783                 struct net_device *dev = hw->dev[i];
3784                 if (netif_running(dev)) {
3785                         err = sky2_up(dev);
3786                         if (err) {
3787                                 printk(KERN_ERR PFX "%s: could not up: %d\n",
3788                                        dev->name, err);
3789                                 dev_close(dev);
3790                                 goto out;
3791                         }
3792                 }
3793         }
3794
3795         netif_poll_enable(hw->dev[0]);
3796         sky2_idle_start(hw);
3797         return 0;
3798 out:
3799         dev_err(&pdev->dev, "resume failed (%d)\n", err);
3800         pci_disable_device(pdev);
3801         return err;
3802 }
3803 #endif
3804
3805 static void sky2_shutdown(struct pci_dev *pdev)
3806 {
3807         struct sky2_hw *hw = pci_get_drvdata(pdev);
3808         int i, wol = 0;
3809
3810         del_timer_sync(&hw->idle_timer);
3811         netif_poll_disable(hw->dev[0]);
3812
3813         for (i = 0; i < hw->ports; i++) {
3814                 struct net_device *dev = hw->dev[i];
3815                 struct sky2_port *sky2 = netdev_priv(dev);
3816
3817                 if (sky2->wol) {
3818                         wol = 1;
3819                         sky2_wol_init(sky2);
3820                 }
3821         }
3822
3823         if (wol)
3824                 sky2_power_aux(hw);
3825
3826         pci_enable_wake(pdev, PCI_D3hot, wol);
3827         pci_enable_wake(pdev, PCI_D3cold, wol);
3828
3829         pci_disable_device(pdev);
3830         pci_set_power_state(pdev, PCI_D3hot);
3831
3832 }
3833
3834 static struct pci_driver sky2_driver = {
3835         .name = DRV_NAME,
3836         .id_table = sky2_id_table,
3837         .probe = sky2_probe,
3838         .remove = __devexit_p(sky2_remove),
3839 #ifdef CONFIG_PM
3840         .suspend = sky2_suspend,
3841         .resume = sky2_resume,
3842 #endif
3843         .shutdown = sky2_shutdown,
3844 };
3845
3846 static int __init sky2_init_module(void)
3847 {
3848         return pci_register_driver(&sky2_driver);
3849 }
3850
3851 static void __exit sky2_cleanup_module(void)
3852 {
3853         pci_unregister_driver(&sky2_driver);
3854 }
3855
3856 module_init(sky2_init_module);
3857 module_exit(sky2_cleanup_module);
3858
3859 MODULE_DESCRIPTION("Marvell Yukon 2 Gigabit Ethernet driver");
3860 MODULE_AUTHOR("Stephen Hemminger <shemminger@linux-foundation.org>");
3861 MODULE_LICENSE("GPL");
3862 MODULE_VERSION(DRV_VERSION);