DSO138_SourceCodes_v037.rar
[DSO138] / Libraries / CMSIS / CM3 / DeviceSupport / ST / STM32F10x / startup / gcc_ride7 / startup_stm32f10x_cl.s
1 /**\r
2  ******************************************************************************\r
3  * @file    startup_stm32f10x_cl.s\r
4  * @author  MCD Application Team\r
5  * @version   V3.3.0\r
6  * @date      04/16/2010\r
7  * @brief   STM32F10x Connectivity line Devices vector table for RIDE7 toolchain.\r
8  *          This module performs:\r
9  *                - Set the initial SP\r
10  *                - Set the initial PC == Reset_Handler,\r
11  *                - Set the vector table entries with the exceptions ISR \r
12  *                  address.\r
13  *                - Configure the clock system    \r
14  *                - Branches to main in the C library (which eventually\r
15  *                  calls main()).\r
16  *          After Reset the Cortex-M3 processor is in Thread mode,\r
17  *          priority is Privileged, and the Stack is set to Main.\r
18  *******************************************************************************\r
19  * @copy\r
20  *\r
21  * THE PRESENT FIRMWARE WHICH IS FOR GUIDANCE ONLY AIMS AT PROVIDING CUSTOMERS\r
22  * WITH CODING INFORMATION REGARDING THEIR PRODUCTS IN ORDER FOR THEM TO SAVE\r
23  * TIME. AS A RESULT, STMICROELECTRONICS SHALL NOT BE HELD LIABLE FOR ANY\r
24  * DIRECT, INDIRECT OR CONSEQUENTIAL DAMAGES WITH RESPECT TO ANY CLAIMS ARISING\r
25  * FROM THE CONTENT OF SUCH FIRMWARE AND/OR THE USE MADE BY CUSTOMERS OF THE\r
26  * CODING INFORMATION CONTAINED HEREIN IN CONNECTION WITH THEIR PRODUCTS.\r
27  *\r
28  * <h2><center>&copy; COPYRIGHT 2010 STMicroelectronics</center></h2>\r
29  */\r
30     \r
31   .syntax unified\r
32   .cpu cortex-m3\r
33   .fpu softvfp\r
34   .thumb\r
35 \r
36 .global  g_pfnVectors\r
37 .global  Default_Handler\r
38 \r
39 /* start address for the initialization values of the .data section. \r
40 defined in linker script */\r
41 .word  _sidata\r
42 /* start address for the .data section. defined in linker script */  \r
43 .word  _sdata\r
44 /* end address for the .data section. defined in linker script */\r
45 .word  _edata\r
46 /* start address for the .bss section. defined in linker script */\r
47 .word  _sbss\r
48 /* end address for the .bss section. defined in linker script */\r
49 .word  _ebss\r
50 \r
51 .equ  BootRAM, 0xF1E0F85F\r
52 /**\r
53  * @brief  This is the code that gets called when the processor first\r
54  *          starts execution following a reset event. Only the absolutely\r
55  *          necessary set is performed, after which the application\r
56  *          supplied main() routine is called. \r
57  * @param  None\r
58  * @retval : None\r
59 */\r
60 \r
61     .section  .text.Reset_Handler\r
62   .weak  Reset_Handler\r
63   .type  Reset_Handler, %function\r
64 Reset_Handler:\r
65 \r
66 /* Copy the data segment initializers from flash to SRAM */\r
67   movs  r1, #0\r
68   b     LoopCopyDataInit\r
69 \r
70 CopyDataInit:\r
71   ldr   r3, =_sidata\r
72   ldr   r3, [r3, r1]\r
73   str   r3, [r0, r1]\r
74   adds  r1, r1, #4\r
75     \r
76 LoopCopyDataInit:\r
77   ldr   r0, =_sdata\r
78   ldr   r3, =_edata\r
79   adds  r2, r0, r1\r
80   cmp   r2, r3\r
81   bcc   CopyDataInit\r
82   ldr   r2, =_sbss\r
83   b     LoopFillZerobss\r
84 \r
85 /* Zero fill the bss segment. */\r
86 FillZerobss:\r
87   movs  r3, #0\r
88   str   r3, [r2], #4\r
89     \r
90 LoopFillZerobss:\r
91   ldr   r3, = _ebss\r
92   cmp   r2, r3\r
93   bcc   FillZerobss\r
94 /* Call the clock system intitialization function.*/\r
95   bl  SystemInit  \r
96 /* Call the application's entry point.*/\r
97   bl    main\r
98   bx    lr\r
99 .size   Reset_Handler, .-Reset_Handler\r
100 \r
101 /**\r
102  * @brief  This is the code that gets called when the processor receives an \r
103  *         unexpected interrupt. This simply enters an infinite loop, preserving\r
104  *         the system state for examination by a debugger.\r
105  * @param  None\r
106  * @retval None\r
107 */\r
108     .section  .text.Default_Handler,"ax",%progbits\r
109 Default_Handler:\r
110 Infinite_Loop:\r
111   b  Infinite_Loop\r
112   .size  Default_Handler, .-Default_Handler\r
113 \r
114 /******************************************************************************\r
115 *\r
116 * The minimal vector table for a Cortex M3. Note that the proper constructs\r
117 * must be placed on this to ensure that it ends up at physical address\r
118 * 0x0000.0000.\r
119\r
120 *******************************************************************************/\r
121   .section  .isr_vector,"a",%progbits\r
122   .type  g_pfnVectors, %object\r
123   .size  g_pfnVectors, .-g_pfnVectors\r
124     \r
125     \r
126 g_pfnVectors:\r
127   .word  _estack\r
128   .word  Reset_Handler\r
129   .word  NMI_Handler\r
130   .word  HardFault_Handler\r
131   .word  MemManage_Handler\r
132   .word  BusFault_Handler\r
133   .word  UsageFault_Handler\r
134   .word  0\r
135   .word  0\r
136   .word  0\r
137   .word  0\r
138   .word  SVC_Handler\r
139   .word  DebugMon_Handler\r
140   .word  0\r
141   .word  PendSV_Handler\r
142   .word  SysTick_Handler\r
143   .word  WWDG_IRQHandler\r
144   .word  PVD_IRQHandler\r
145   .word  TAMPER_IRQHandler\r
146   .word  RTC_IRQHandler\r
147   .word  FLASH_IRQHandler\r
148   .word  RCC_IRQHandler\r
149   .word  EXTI0_IRQHandler\r
150   .word  EXTI1_IRQHandler\r
151   .word  EXTI2_IRQHandler\r
152   .word  EXTI3_IRQHandler\r
153   .word  EXTI4_IRQHandler\r
154   .word  DMA1_Channel1_IRQHandler\r
155   .word  DMA1_Channel2_IRQHandler\r
156   .word  DMA1_Channel3_IRQHandler\r
157   .word  DMA1_Channel4_IRQHandler\r
158   .word  DMA1_Channel5_IRQHandler\r
159   .word  DMA1_Channel6_IRQHandler\r
160   .word  DMA1_Channel7_IRQHandler\r
161   .word  ADC1_2_IRQHandler\r
162   .word  CAN1_TX_IRQHandler\r
163   .word  CAN1_RX0_IRQHandler\r
164   .word  CAN1_RX1_IRQHandler\r
165   .word  CAN1_SCE_IRQHandler\r
166   .word  EXTI9_5_IRQHandler\r
167   .word  TIM1_BRK_IRQHandler\r
168   .word  TIM1_UP_IRQHandler\r
169   .word  TIM1_TRG_COM_IRQHandler\r
170   .word  TIM1_CC_IRQHandler\r
171   .word  TIM2_IRQHandler\r
172   .word  TIM3_IRQHandler\r
173   .word  TIM4_IRQHandler\r
174   .word  I2C1_EV_IRQHandler\r
175   .word  I2C1_ER_IRQHandler\r
176   .word  I2C2_EV_IRQHandler\r
177   .word  I2C2_ER_IRQHandler\r
178   .word  SPI1_IRQHandler\r
179   .word  SPI2_IRQHandler\r
180   .word  USART1_IRQHandler\r
181   .word  USART2_IRQHandler\r
182   .word  USART3_IRQHandler\r
183   .word  EXTI15_10_IRQHandler\r
184   .word  RTCAlarm_IRQHandler\r
185   .word  OTG_FS_WKUP_IRQHandler\r
186   .word  0\r
187   .word  0\r
188   .word  0\r
189   .word  0\r
190   .word  0\r
191   .word  0\r
192   .word  0\r
193   .word  TIM5_IRQHandler\r
194   .word  SPI3_IRQHandler\r
195   .word  UART4_IRQHandler\r
196   .word  UART5_IRQHandler\r
197   .word  TIM6_IRQHandler\r
198   .word  TIM7_IRQHandler\r
199   .word  DMA2_Channel1_IRQHandler\r
200   .word  DMA2_Channel2_IRQHandler\r
201   .word  DMA2_Channel3_IRQHandler\r
202   .word  DMA2_Channel4_IRQHandler\r
203   .word  DMA2_Channel5_IRQHandler\r
204   .word  ETH_IRQHandler\r
205   .word  ETH_WKUP_IRQHandler\r
206   .word  CAN2_TX_IRQHandler\r
207   .word  CAN2_RX0_IRQHandler\r
208   .word  CAN2_RX1_IRQHandler\r
209   .word  CAN2_SCE_IRQHandler\r
210   .word  OTG_FS_IRQHandler\r
211   .word  0\r
212   .word  0\r
213   .word  0\r
214   .word  0\r
215   .word  0\r
216   .word  0\r
217   .word  0\r
218   .word  0\r
219   .word  0\r
220   .word  0\r
221   .word  0\r
222   .word  0\r
223   .word  0\r
224   .word  0\r
225   .word  0\r
226   .word  0\r
227   .word  0\r
228   .word  0\r
229   .word  0\r
230   .word  0\r
231   .word  0\r
232   .word  0\r
233   .word  0\r
234   .word  0\r
235   .word  0\r
236   .word  0\r
237   .word  0\r
238   .word  0\r
239   .word  0\r
240   .word  0\r
241   .word  0\r
242   .word  0\r
243   .word  0\r
244   .word  0\r
245   .word  0\r
246   .word  0\r
247   .word  BootRAM     /* @0x1E0. This is for boot in RAM mode for \r
248                          STM32F10x Connectivity line Devices. */\r
249 \r
250 /*******************************************************************************\r
251 *\r
252 * Provide weak aliases for each Exception handler to the Default_Handler. \r
253 * As they are weak aliases, any function with the same name will override \r
254 * this definition.\r
255 *\r
256 *******************************************************************************/\r
257   .weak  NMI_Handler\r
258   .thumb_set NMI_Handler,Default_Handler\r
259   \r
260   .weak  HardFault_Handler\r
261   .thumb_set HardFault_Handler,Default_Handler\r
262   \r
263   .weak  MemManage_Handler\r
264   .thumb_set MemManage_Handler,Default_Handler\r
265   \r
266   .weak  BusFault_Handler\r
267   .thumb_set BusFault_Handler,Default_Handler\r
268 \r
269   .weak  UsageFault_Handler\r
270   .thumb_set UsageFault_Handler,Default_Handler\r
271 \r
272   .weak  SVC_Handler\r
273   .thumb_set SVC_Handler,Default_Handler\r
274 \r
275   .weak  DebugMon_Handler\r
276   .thumb_set DebugMon_Handler,Default_Handler\r
277 \r
278   .weak  PendSV_Handler\r
279   .thumb_set PendSV_Handler,Default_Handler\r
280 \r
281   .weak  SysTick_Handler\r
282   .thumb_set SysTick_Handler,Default_Handler\r
283 \r
284   .weak  WWDG_IRQHandler\r
285   .thumb_set WWDG_IRQHandler,Default_Handler\r
286 \r
287   .weak  PVD_IRQHandler\r
288   .thumb_set PVD_IRQHandler,Default_Handler\r
289 \r
290   .weak  TAMPER_IRQHandler\r
291   .thumb_set TAMPER_IRQHandler,Default_Handler\r
292 \r
293   .weak  RTC_IRQHandler\r
294   .thumb_set RTC_IRQHandler,Default_Handler\r
295 \r
296   .weak  FLASH_IRQHandler\r
297   .thumb_set FLASH_IRQHandler,Default_Handler\r
298 \r
299   .weak  RCC_IRQHandler\r
300   .thumb_set RCC_IRQHandler,Default_Handler\r
301 \r
302   .weak  EXTI0_IRQHandler\r
303   .thumb_set EXTI0_IRQHandler,Default_Handler\r
304 \r
305   .weak  EXTI1_IRQHandler\r
306   .thumb_set EXTI1_IRQHandler,Default_Handler\r
307 \r
308   .weak  EXTI2_IRQHandler\r
309   .thumb_set EXTI2_IRQHandler,Default_Handler\r
310 \r
311   .weak  EXTI3_IRQHandler\r
312   .thumb_set EXTI3_IRQHandler,Default_Handler\r
313 \r
314   .weak  EXTI4_IRQHandler\r
315   .thumb_set EXTI4_IRQHandler,Default_Handler\r
316 \r
317   .weak  DMA1_Channel1_IRQHandler\r
318   .thumb_set DMA1_Channel1_IRQHandler,Default_Handler\r
319 \r
320   .weak  DMA1_Channel2_IRQHandler\r
321   .thumb_set DMA1_Channel2_IRQHandler,Default_Handler\r
322 \r
323   .weak  DMA1_Channel3_IRQHandler\r
324   .thumb_set DMA1_Channel3_IRQHandler,Default_Handler\r
325 \r
326   .weak  DMA1_Channel4_IRQHandler\r
327   .thumb_set DMA1_Channel4_IRQHandler,Default_Handler\r
328 \r
329   .weak  DMA1_Channel5_IRQHandler\r
330   .thumb_set DMA1_Channel5_IRQHandler,Default_Handler\r
331 \r
332   .weak  DMA1_Channel6_IRQHandler\r
333   .thumb_set DMA1_Channel6_IRQHandler,Default_Handler\r
334 \r
335   .weak  DMA1_Channel7_IRQHandler\r
336   .thumb_set DMA1_Channel7_IRQHandler,Default_Handler\r
337 \r
338   .weak  ADC1_2_IRQHandler\r
339   .thumb_set ADC1_2_IRQHandler,Default_Handler\r
340 \r
341   .weak  CAN1_TX_IRQHandler\r
342   .thumb_set CAN1_TX_IRQHandler,Default_Handler\r
343 \r
344   .weak  CAN1_RX0_IRQHandler\r
345   .thumb_set CAN1_RX0_IRQHandler,Default_Handler\r
346 \r
347   .weak  CAN1_RX1_IRQHandler\r
348   .thumb_set CAN1_RX1_IRQHandler,Default_Handler\r
349 \r
350   .weak  CAN1_SCE_IRQHandler\r
351   .thumb_set CAN1_SCE_IRQHandler,Default_Handler\r
352 \r
353   .weak  EXTI9_5_IRQHandler\r
354   .thumb_set EXTI9_5_IRQHandler,Default_Handler\r
355 \r
356   .weak  TIM1_BRK_IRQHandler\r
357   .thumb_set TIM1_BRK_IRQHandler,Default_Handler\r
358 \r
359   .weak  TIM1_UP_IRQHandler\r
360   .thumb_set TIM1_UP_IRQHandler,Default_Handler\r
361 \r
362   .weak  TIM1_TRG_COM_IRQHandler\r
363   .thumb_set TIM1_TRG_COM_IRQHandler,Default_Handler\r
364 \r
365   .weak  TIM1_CC_IRQHandler\r
366   .thumb_set TIM1_CC_IRQHandler,Default_Handler\r
367 \r
368   .weak  TIM2_IRQHandler\r
369   .thumb_set TIM2_IRQHandler,Default_Handler\r
370 \r
371   .weak  TIM3_IRQHandler\r
372   .thumb_set TIM3_IRQHandler,Default_Handler\r
373 \r
374   .weak  TIM4_IRQHandler\r
375   .thumb_set TIM4_IRQHandler,Default_Handler\r
376 \r
377   .weak  I2C1_EV_IRQHandler\r
378   .thumb_set I2C1_EV_IRQHandler,Default_Handler\r
379 \r
380   .weak  I2C1_ER_IRQHandler\r
381   .thumb_set I2C1_ER_IRQHandler,Default_Handler\r
382 \r
383   .weak  I2C2_EV_IRQHandler\r
384   .thumb_set I2C2_EV_IRQHandler,Default_Handler\r
385 \r
386   .weak  I2C2_ER_IRQHandler\r
387   .thumb_set I2C2_ER_IRQHandler,Default_Handler\r
388 \r
389   .weak  SPI1_IRQHandler\r
390   .thumb_set SPI1_IRQHandler,Default_Handler\r
391 \r
392   .weak  SPI2_IRQHandler\r
393   .thumb_set SPI2_IRQHandler,Default_Handler\r
394 \r
395   .weak  USART1_IRQHandler\r
396   .thumb_set USART1_IRQHandler,Default_Handler\r
397 \r
398   .weak  USART2_IRQHandler\r
399   .thumb_set USART2_IRQHandler,Default_Handler\r
400 \r
401   .weak  USART3_IRQHandler\r
402   .thumb_set USART3_IRQHandler,Default_Handler\r
403 \r
404   .weak  EXTI15_10_IRQHandler\r
405   .thumb_set EXTI15_10_IRQHandler,Default_Handler\r
406 \r
407   .weak  RTCAlarm_IRQHandler\r
408   .thumb_set RTCAlarm_IRQHandler,Default_Handler\r
409 \r
410   .weak  OTG_FS_WKUP_IRQHandler\r
411   .thumb_set OTG_FS_WKUP_IRQHandler,Default_Handler\r
412 \r
413   .weak  TIM5_IRQHandler\r
414   .thumb_set TIM5_IRQHandler,Default_Handler\r
415 \r
416   .weak  SPI3_IRQHandler  \r
417   .thumb_set SPI3_IRQHandler,Default_Handler\r
418 \r
419   .weak  UART4_IRQHandler  \r
420   .thumb_set UART4_IRQHandler,Default_Handler\r
421 \r
422   .weak  UART5_IRQHandler  \r
423   .thumb_set UART5_IRQHandler,Default_Handler\r
424 \r
425   .weak  TIM6_IRQHandler  \r
426   .thumb_set TIM6_IRQHandler,Default_Handler\r
427 \r
428   .weak  TIM7_IRQHandler  \r
429   .thumb_set TIM7_IRQHandler,Default_Handler\r
430 \r
431   .weak  DMA2_Channel1_IRQHandler  \r
432   .thumb_set DMA2_Channel1_IRQHandler,Default_Handler\r
433 \r
434   .weak  DMA2_Channel2_IRQHandler  \r
435   .thumb_set DMA2_Channel2_IRQHandler,Default_Handler\r
436 \r
437   .weak  DMA2_Channel3_IRQHandler  \r
438   .thumb_set DMA2_Channel3_IRQHandler,Default_Handler\r
439 \r
440   .weak  DMA2_Channel4_IRQHandler  \r
441   .thumb_set DMA2_Channel4_IRQHandler,Default_Handler\r
442 \r
443   .weak  DMA2_Channel5_IRQHandler  \r
444   .thumb_set DMA2_Channel5_IRQHandler,Default_Handler\r
445 \r
446   .weak  ETH_IRQHandler  \r
447   .thumb_set ETH_IRQHandler,Default_Handler\r
448 \r
449   .weak  ETH_WKUP_IRQHandler  \r
450   .thumb_set ETH_WKUP_IRQHandler,Default_Handler\r
451 \r
452   .weak  CAN2_TX_IRQHandler  \r
453   .thumb_set CAN2_TX_IRQHandler,Default_Handler\r
454 \r
455   .weak  CAN2_RX0_IRQHandler  \r
456   .thumb_set CAN2_RX0_IRQHandler,Default_Handler\r
457 \r
458   .weak  CAN2_RX1_IRQHandler  \r
459   .thumb_set CAN2_RX1_IRQHandler,Default_Handler\r
460 \r
461   .weak  CAN2_SCE_IRQHandler  \r
462   .thumb_set CAN2_SCE_IRQHandler,Default_Handler\r
463 \r
464   .weak  OTG_FS_IRQHandler  \r
465   .thumb_set OTG_FS_IRQHandler ,Default_Handler\r
466  \r
467 /******************* (C) COPYRIGHT 2010 STMicroelectronics *****END OF FILE****/\r