update atp870u driver to 0.78 from D-Link source
[linux-2.4.git] / drivers / ide / pci / amd74xx.c
1 /*
2  * Version 2.13
3  *
4  * AMD 755/756/766/8111 and nVidia nForce/2/2s/3/3s/CK804/MCP04
5  * IDE driver for Linux.
6  *
7  * Copyright (c) 2000-2002 Vojtech Pavlik
8  *
9  * Based on the work of:
10  *      Andre Hedrick
11  */
12
13 /*
14  * This program is free software; you can redistribute it and/or modify it
15  * under the terms of the GNU General Public License version 2 as published by
16  * the Free Software Foundation.
17  */
18
19 #include <linux/config.h>
20 #include <linux/module.h>
21 #include <linux/kernel.h>
22 #include <linux/ioport.h>
23 #include <linux/blkdev.h>
24 #include <linux/pci.h>
25 #include <linux/init.h>
26 #include <linux/ide.h>
27 #include <asm/io.h>
28
29 #include "ide-timing.h"
30 #include "amd74xx.h"
31
32 #define AMD_IDE_ENABLE          (0x00 + amd_config->base)
33 #define AMD_IDE_CONFIG          (0x01 + amd_config->base)
34 #define AMD_CABLE_DETECT        (0x02 + amd_config->base)
35 #define AMD_DRIVE_TIMING        (0x08 + amd_config->base)
36 #define AMD_8BIT_TIMING         (0x0e + amd_config->base)
37 #define AMD_ADDRESS_SETUP       (0x0c + amd_config->base)
38 #define AMD_UDMA_TIMING         (0x10 + amd_config->base)
39
40 #define AMD_UDMA                0x07
41 #define AMD_UDMA_33             0x01
42 #define AMD_UDMA_66             0x02
43 #define AMD_UDMA_100            0x03
44 #define AMD_UDMA_133            0x04
45 #define AMD_CHECK_SWDMA         0x08
46 #define AMD_BAD_SWDMA           0x10
47 #define AMD_BAD_FIFO            0x20
48 #define AMD_CHECK_SERENADE      0x40
49
50 /*
51  * AMD SouthBridge chips.
52  */
53
54 static struct amd_ide_chip {
55         unsigned short id;
56         unsigned long base;
57         unsigned char flags;
58 } amd_ide_chips[] = {
59         { PCI_DEVICE_ID_AMD_COBRA_7401,         0x40, AMD_UDMA_33 | AMD_BAD_SWDMA },
60         { PCI_DEVICE_ID_AMD_VIPER_7409,         0x40, AMD_UDMA_66 | AMD_CHECK_SWDMA },
61         { PCI_DEVICE_ID_AMD_VIPER_7411,         0x40, AMD_UDMA_100 | AMD_BAD_FIFO },
62         { PCI_DEVICE_ID_AMD_OPUS_7441,          0x40, AMD_UDMA_100 },
63         { PCI_DEVICE_ID_AMD_8111_IDE,           0x40, AMD_UDMA_133 | AMD_CHECK_SERENADE },
64         { PCI_DEVICE_ID_NVIDIA_NFORCE_IDE,      0x50, AMD_UDMA_100 },
65         { PCI_DEVICE_ID_NVIDIA_NFORCE2_IDE,     0x50, AMD_UDMA_133 },
66         { PCI_DEVICE_ID_NVIDIA_NFORCE2S_IDE,    0x50, AMD_UDMA_133 },
67         { PCI_DEVICE_ID_NVIDIA_NFORCE2S_SATA,   0x50, AMD_UDMA_133 },
68         { PCI_DEVICE_ID_NVIDIA_NFORCE3_IDE,     0x50, AMD_UDMA_133 },
69         { PCI_DEVICE_ID_NVIDIA_NFORCE3S_IDE,    0x50, AMD_UDMA_133 },
70         { PCI_DEVICE_ID_NVIDIA_NFORCE3S_SATA,   0x50, AMD_UDMA_133 },
71         { PCI_DEVICE_ID_NVIDIA_NFORCE3S_SATA2,  0x50, AMD_UDMA_133 },
72         { PCI_DEVICE_ID_NVIDIA_NFORCE_CK804_IDE,        0x50, AMD_UDMA_133 },
73         { PCI_DEVICE_ID_NVIDIA_NFORCE_MCP04_IDE,        0x50, AMD_UDMA_133 },
74         { 0 }
75 };
76
77 static struct amd_ide_chip *amd_config;
78 static ide_pci_device_t *amd_chipset;
79 static unsigned int amd_80w;
80 static unsigned int amd_clock;
81
82 static char *amd_dma[] = { "MWDMA16", "UDMA33", "UDMA66", "UDMA100", "UDMA133" };
83 static unsigned char amd_cyc2udma[] = { 6, 6, 5, 4, 0, 1, 1, 2, 2, 3, 3, 3, 3, 3, 3, 7 };
84
85 /*
86  * AMD /proc entry.
87  */
88
89 #ifdef CONFIG_PROC_FS
90
91 #include <linux/stat.h>
92 #include <linux/proc_fs.h>
93
94 static unsigned char amd_udma2cyc[] = { 4, 6, 8, 10, 3, 2, 1, 15 };
95 static unsigned long amd_base;
96 static struct pci_dev *bmide_dev;
97 extern int (*amd74xx_display_info)(char *, char **, off_t, int); /* ide-proc.c */
98
99 #define amd_print(format, arg...) p += sprintf(p, format "\n" , ## arg)
100 #define amd_print_drive(name, format, arg...)\
101         p += sprintf(p, name); for (i = 0; i < 4; i++) p += sprintf(p, format, ## arg); p += sprintf(p, "\n");
102
103 static int amd74xx_get_info(char *buffer, char **addr, off_t offset, int count)
104 {
105         int speed[4], cycle[4], setup[4], active[4], recover[4], den[4],
106                  uen[4], udma[4], active8b[4], recover8b[4];
107         struct pci_dev *dev = bmide_dev;
108         unsigned int v, u, i;
109         unsigned short c, w;
110         unsigned char t;
111         char *p = buffer;
112         int len;
113
114         amd_print("----------AMD BusMastering IDE Configuration----------------");
115
116         amd_print("Driver Version:                     2.13");
117         amd_print("South Bridge:                       %s", bmide_dev->name);
118
119         pci_read_config_byte(dev, PCI_REVISION_ID, &t);
120         amd_print("Revision:                           IDE %#x", t);
121         amd_print("Highest DMA rate:                   %s", amd_dma[amd_config->flags & AMD_UDMA]);
122
123         amd_print("BM-DMA base:                        %#lx", amd_base);
124         amd_print("PCI clock:                          %d.%dMHz", amd_clock / 1000, amd_clock / 100 % 10);
125         
126         amd_print("-----------------------Primary IDE-------Secondary IDE------");
127
128         pci_read_config_byte(dev, AMD_IDE_CONFIG, &t);
129         amd_print("Prefetch Buffer:       %10s%20s", (t & 0x80) ? "yes" : "no", (t & 0x20) ? "yes" : "no");
130         amd_print("Post Write Buffer:     %10s%20s", (t & 0x40) ? "yes" : "no", (t & 0x10) ? "yes" : "no");
131
132         pci_read_config_byte(dev, AMD_IDE_ENABLE, &t);
133         amd_print("Enabled:               %10s%20s", (t & 0x02) ? "yes" : "no", (t & 0x01) ? "yes" : "no");
134
135         c = inb(amd_base + 0x02) | (inb(amd_base + 0x0a) << 8);
136         amd_print("Simplex only:          %10s%20s", (c & 0x80) ? "yes" : "no", (c & 0x8000) ? "yes" : "no");
137
138         amd_print("Cable Type:            %10s%20s", (amd_80w & 1) ? "80w" : "40w", (amd_80w & 2) ? "80w" : "40w");
139
140         if (!amd_clock)
141                 return p - buffer;
142
143         amd_print("-------------------drive0----drive1----drive2----drive3-----");
144
145         pci_read_config_byte(dev, AMD_ADDRESS_SETUP, &t);
146         pci_read_config_dword(dev, AMD_DRIVE_TIMING, &v);
147         pci_read_config_word(dev, AMD_8BIT_TIMING, &w);
148         pci_read_config_dword(dev, AMD_UDMA_TIMING, &u);
149
150         for (i = 0; i < 4; i++) {
151                 setup[i]     = ((t >> ((3 - i) << 1)) & 0x3) + 1;
152                 recover8b[i] = ((w >> ((1 - (i >> 1)) << 3)) & 0xf) + 1;
153                 active8b[i]  = ((w >> (((1 - (i >> 1)) << 3) + 4)) & 0xf) + 1;
154                 active[i]    = ((v >> (((3 - i) << 3) + 4)) & 0xf) + 1;
155                 recover[i]   = ((v >> ((3 - i) << 3)) & 0xf) + 1;
156
157                 udma[i] = amd_udma2cyc[((u >> ((3 - i) << 3)) & 0x7)];
158                 uen[i]  = ((u >> ((3 - i) << 3)) & 0x40) ? 1 : 0;
159                 den[i]  = (c & ((i & 1) ? 0x40 : 0x20) << ((i & 2) << 2));
160
161                 if (den[i] && uen[i] && udma[i] == 1) {
162                         speed[i] = amd_clock * 3;
163                         cycle[i] = 666666 / amd_clock;
164                         continue;
165                 }
166
167                 if (den[i] && uen[i] && udma[i] == 15) {
168                         speed[i] = amd_clock * 4;
169                         cycle[i] = 500000 / amd_clock;
170                         continue;
171                 }
172
173                 speed[i] = 4 * amd_clock / ((den[i] && uen[i]) ? udma[i] : (active[i] + recover[i]) * 2);
174                 cycle[i] = 1000000 * ((den[i] && uen[i]) ? udma[i] : (active[i] + recover[i]) * 2) / amd_clock / 2;
175         }
176
177         amd_print_drive("Transfer Mode: ", "%10s", den[i] ? (uen[i] ? "UDMA" : "DMA") : "PIO");
178
179         amd_print_drive("Address Setup: ", "%8dns", 1000000 * setup[i] / amd_clock);
180         amd_print_drive("Cmd Active:    ", "%8dns", 1000000 * active8b[i] / amd_clock);
181         amd_print_drive("Cmd Recovery:  ", "%8dns", 1000000 * recover8b[i] / amd_clock);
182         amd_print_drive("Data Active:   ", "%8dns", 1000000 * active[i] / amd_clock);
183         amd_print_drive("Data Recovery: ", "%8dns", 1000000 * recover[i] / amd_clock);
184         amd_print_drive("Cycle Time:    ", "%8dns", cycle[i]);
185         amd_print_drive("Transfer Rate: ", "%4d.%dMB/s", speed[i] / 1000, speed[i] / 100 % 10);
186
187         /* hoping p - buffer is less than 4K... */
188         len = (p - buffer) - offset;
189         *addr = buffer + offset;
190         
191         return len > count ? count : len;
192 }
193
194 #endif
195
196 /*
197  * amd_set_speed() writes timing values to the chipset registers
198  */
199
200 static void amd_set_speed(struct pci_dev *dev, unsigned char dn, struct ide_timing *timing)
201 {
202         unsigned char t;
203
204         pci_read_config_byte(dev, AMD_ADDRESS_SETUP, &t);
205         t = (t & ~(3 << ((3 - dn) << 1))) | ((FIT(timing->setup, 1, 4) - 1) << ((3 - dn) << 1));
206         pci_write_config_byte(dev, AMD_ADDRESS_SETUP, t);
207
208         pci_write_config_byte(dev, AMD_8BIT_TIMING + (1 - (dn >> 1)),
209                 ((FIT(timing->act8b, 1, 16) - 1) << 4) | (FIT(timing->rec8b, 1, 16) - 1));
210
211         pci_write_config_byte(dev, AMD_DRIVE_TIMING + (3 - dn),
212                 ((FIT(timing->active, 1, 16) - 1) << 4) | (FIT(timing->recover, 1, 16) - 1));
213
214         switch (amd_config->flags & AMD_UDMA) {
215                 case AMD_UDMA_33:  t = timing->udma ? (0xc0 | (FIT(timing->udma, 2, 5) - 2)) : 0x03; break;
216                 case AMD_UDMA_66:  t = timing->udma ? (0xc0 | amd_cyc2udma[FIT(timing->udma, 2, 10)]) : 0x03; break;
217                 case AMD_UDMA_100: t = timing->udma ? (0xc0 | amd_cyc2udma[FIT(timing->udma, 1, 10)]) : 0x03; break;
218                 case AMD_UDMA_133: t = timing->udma ? (0xc0 | amd_cyc2udma[FIT(timing->udma, 1, 15)]) : 0x03; break;
219                 default: return;
220         }
221
222         pci_write_config_byte(dev, AMD_UDMA_TIMING + (3 - dn), t);
223 }
224
225 /*
226  * amd_set_drive() computes timing values configures the drive and
227  * the chipset to a desired transfer mode. It also can be called
228  * by upper layers.
229  */
230
231 static int amd_set_drive(ide_drive_t *drive, u8 speed)
232 {
233         ide_drive_t *peer = HWIF(drive)->drives + (~drive->dn & 1);
234         struct ide_timing t, p;
235         int T, UT;
236
237         if (speed != XFER_PIO_SLOW && speed != drive->current_speed)
238                 if (ide_config_drive_speed(drive, speed))
239                         printk(KERN_WARNING "ide%d: Drive %d didn't accept speed setting. Oh, well.\n",
240                                 drive->dn >> 1, drive->dn & 1);
241
242         T = 1000000000 / amd_clock;
243         UT = T / min_t(int, max_t(int, amd_config->flags & AMD_UDMA, 1), 2);
244
245         ide_timing_compute(drive, speed, &t, T, UT);
246
247         if (peer->present) {
248                 ide_timing_compute(peer, peer->current_speed, &p, T, UT);
249                 ide_timing_merge(&p, &t, &t, IDE_TIMING_8BIT);
250         }
251
252         if (speed == XFER_UDMA_5 && amd_clock <= 33333) t.udma = 1;
253         if (speed == XFER_UDMA_6 && amd_clock <= 33333) t.udma = 15;
254
255         amd_set_speed(HWIF(drive)->pci_dev, drive->dn, &t);
256
257         if (!drive->init_speed) 
258                 drive->init_speed = speed;
259         drive->current_speed = speed;
260
261         return 0;
262 }
263
264 /*
265  * amd74xx_tune_drive() is a callback from upper layers for
266  * PIO-only tuning.
267  */
268
269 static void amd74xx_tune_drive(ide_drive_t *drive, u8 pio)
270 {
271         if (pio == 255) {
272                 amd_set_drive(drive, ide_find_best_mode(drive, XFER_PIO | XFER_EPIO));
273                 return;
274         }
275
276         amd_set_drive(drive, XFER_PIO_0 + min_t(byte, pio, 5));
277 }
278
279 /*
280  * amd74xx_dmaproc() is a callback from upper layers that can do
281  * a lot, but we use it for DMA/PIO tuning only, delegating everything
282  * else to the default ide_dmaproc().
283  */
284
285 static int amd74xx_ide_dma_check(ide_drive_t *drive)
286 {
287         int w80 = HWIF(drive)->udma_four;
288
289         u8 speed = ide_find_best_mode(drive,
290                 XFER_PIO | XFER_EPIO | XFER_MWDMA | XFER_UDMA |
291                 ((amd_config->flags & AMD_BAD_SWDMA) ? 0 : XFER_SWDMA) |
292                 (w80 && (amd_config->flags & AMD_UDMA) >= AMD_UDMA_66 ? XFER_UDMA_66 : 0) |
293                 (w80 && (amd_config->flags & AMD_UDMA) >= AMD_UDMA_100 ? XFER_UDMA_100 : 0) |
294                 (w80 && (amd_config->flags & AMD_UDMA) >= AMD_UDMA_133 ? XFER_UDMA_133 : 0));
295
296         amd_set_drive(drive, speed);
297
298         if (drive->autodma && (speed & XFER_MODE) != XFER_PIO)
299                 return HWIF(drive)->ide_dma_on(drive);
300         return HWIF(drive)->ide_dma_off_quietly(drive);
301 }
302
303 /*
304  * The initialization callback. Here we determine the IDE chip type
305  * and initialize its drive independent registers.
306  */
307
308 static unsigned int __init init_chipset_amd74xx(struct pci_dev *dev, const char *name)
309 {
310         unsigned char t;
311         unsigned int u;
312         int i;
313
314 /*
315  * Check for bad SWDMA.
316  */
317
318         if (amd_config->flags & AMD_CHECK_SWDMA) {
319                 pci_read_config_byte(dev, PCI_REVISION_ID, &t);
320                 if (t <= 7)
321                         amd_config->flags |= AMD_BAD_SWDMA;
322         }
323
324 /*
325  * Check 80-wire cable presence.
326  */
327
328         switch (amd_config->flags & AMD_UDMA) {
329
330                 case AMD_UDMA_133:
331                 case AMD_UDMA_100:
332                         pci_read_config_byte(dev, AMD_CABLE_DETECT, &t);
333                         pci_read_config_dword(dev, AMD_UDMA_TIMING, &u);
334                         amd_80w = ((t & 0x3) ? 1 : 0) | ((t & 0xc) ? 2 : 0);
335                         for (i = 24; i >= 0; i -= 8)
336                                 if (((u >> i) & 4) && !(amd_80w & (1 << (1 - (i >> 4))))) {
337                                         printk(KERN_WARNING "%s: BIOS didn't set cable bits correctly. Enabling workaround.\n",
338                                                 amd_chipset->name);
339                                         amd_80w |= (1 << (1 - (i >> 4)));
340                                 }
341                         break;
342
343                 case AMD_UDMA_66:
344                         pci_read_config_dword(dev, AMD_UDMA_TIMING, &u);
345                         for (i = 24; i >= 0; i -= 8)
346                                 if ((u >> i) & 4)
347                                         amd_80w |= (1 << (1 - (i >> 4)));
348                         break;
349         }
350
351 /*
352  * Take care of prefetch & postwrite.
353  */
354
355         pci_read_config_byte(dev, AMD_IDE_CONFIG, &t);
356         pci_write_config_byte(dev, AMD_IDE_CONFIG,
357                 (amd_config->flags & AMD_BAD_FIFO) ? (t & 0x0f) : (t | 0xf0));
358
359 /*
360  * Take care of incorrectly wired Serenade mainboards.
361  */
362
363         if ((amd_config->flags & AMD_CHECK_SERENADE) &&
364                 dev->subsystem_vendor == PCI_VENDOR_ID_AMD &&
365                 dev->subsystem_device == PCI_DEVICE_ID_AMD_SERENADE)
366                         amd_config->flags = AMD_UDMA_100;
367
368 /*
369  * Determine the system bus clock.
370  */
371
372         amd_clock = system_bus_clock() * 1000;
373
374         switch (amd_clock) {
375                 case 33000: amd_clock = 33333; break;
376                 case 37000: amd_clock = 37500; break;
377                 case 41000: amd_clock = 41666; break;
378         }
379
380         if (amd_clock < 20000 || amd_clock > 50000) {
381                 printk(KERN_WARNING "%s: User given PCI clock speed impossible (%d), using 33 MHz instead.\n",
382                         amd_chipset->name, amd_clock);
383                 printk(KERN_WARNING "%s: Use ide0=ata66 if you want to assume 80-wire cable\n",
384                         amd_chipset->name);
385                 amd_clock = 33333;
386         }
387
388 /*
389  * Print the boot message.
390  */
391
392         pci_read_config_byte(dev, PCI_REVISION_ID, &t);
393         printk(KERN_INFO "%s: %s (rev %02x) %s controller\n",
394                 amd_chipset->name, pci_name(dev), t, amd_dma[amd_config->flags & AMD_UDMA]);
395
396 /*
397  * Register /proc/ide/amd74xx entry
398  */
399
400 #if defined(DISPLAY_AMD_TIMINGS) && defined(CONFIG_PROC_FS)
401         if (!amd74xx_proc) {
402                 amd_base = pci_resource_start(dev, 4);
403                 bmide_dev = dev;
404                 ide_pci_register_host_proc(&amd74xx_procs[0]);
405                 amd74xx_proc = 1;
406         }
407 #endif /* DISPLAY_AMD_TIMINGS && CONFIG_PROC_FS */
408
409         return dev->irq;
410 }
411
412 static void __init init_hwif_amd74xx(ide_hwif_t *hwif)
413 {
414         int i;
415
416         hwif->autodma = 0;
417
418         hwif->tuneproc = &amd74xx_tune_drive;
419         hwif->speedproc = &amd_set_drive;
420
421         for (i = 0; i < 2; i++) {
422                 hwif->drives[i].io_32bit = 1;
423                 hwif->drives[i].unmask = 1;
424                 hwif->drives[i].autotune = 1;
425                 hwif->drives[i].dn = hwif->channel * 2 + i;
426         }
427
428         if (!hwif->dma_base)
429                 return;
430
431         hwif->atapi_dma = 1;
432         hwif->ultra_mask = 0x7f;
433         hwif->mwdma_mask = 0x07;
434         hwif->swdma_mask = 0x07;
435
436         if (!hwif->udma_four)
437                 hwif->udma_four = (amd_80w >> hwif->channel) & 1;
438         hwif->ide_dma_check = &amd74xx_ide_dma_check;
439         if (!noautodma)
440                 hwif->autodma = 1;
441         hwif->drives[0].autodma = hwif->autodma;
442         hwif->drives[1].autodma = hwif->autodma;
443 }
444
445 static int __devinit amd74xx_probe(struct pci_dev *dev, const struct pci_device_id *id)
446 {
447         amd_chipset = amd74xx_chipsets + id->driver_data;
448         amd_config = amd_ide_chips + id->driver_data;
449         if (dev->device != amd_chipset->device) BUG();
450         if (dev->device != amd_config->id) BUG();
451         ide_setup_pci_device(dev, amd_chipset);
452         MOD_INC_USE_COUNT;
453         return 0;
454 }
455
456 static struct pci_device_id amd74xx_pci_tbl[] __devinitdata = {
457         { PCI_VENDOR_ID_AMD,    PCI_DEVICE_ID_AMD_COBRA_7401,           PCI_ANY_ID, PCI_ANY_ID, 0, 0,  0 },
458         { PCI_VENDOR_ID_AMD,    PCI_DEVICE_ID_AMD_VIPER_7409,           PCI_ANY_ID, PCI_ANY_ID, 0, 0,  1 },
459         { PCI_VENDOR_ID_AMD,    PCI_DEVICE_ID_AMD_VIPER_7411,           PCI_ANY_ID, PCI_ANY_ID, 0, 0,  2 },
460         { PCI_VENDOR_ID_AMD,    PCI_DEVICE_ID_AMD_OPUS_7441,            PCI_ANY_ID, PCI_ANY_ID, 0, 0,  3 },
461         { PCI_VENDOR_ID_AMD,    PCI_DEVICE_ID_AMD_8111_IDE,             PCI_ANY_ID, PCI_ANY_ID, 0, 0,  4 },
462         { PCI_VENDOR_ID_NVIDIA, PCI_DEVICE_ID_NVIDIA_NFORCE_IDE,        PCI_ANY_ID, PCI_ANY_ID, 0, 0,  5 },
463         { PCI_VENDOR_ID_NVIDIA, PCI_DEVICE_ID_NVIDIA_NFORCE2_IDE,       PCI_ANY_ID, PCI_ANY_ID, 0, 0,  6 },
464         { PCI_VENDOR_ID_NVIDIA, PCI_DEVICE_ID_NVIDIA_NFORCE2S_IDE,      PCI_ANY_ID, PCI_ANY_ID, 0, 0,  7 },
465 #ifdef CONFIG_BLK_DEV_IDE_SATA
466         { PCI_VENDOR_ID_NVIDIA, PCI_DEVICE_ID_NVIDIA_NFORCE2S_SATA,     PCI_ANY_ID, PCI_ANY_ID, 0, 0,  8 },
467 #endif
468         { PCI_VENDOR_ID_NVIDIA, PCI_DEVICE_ID_NVIDIA_NFORCE3_IDE,       PCI_ANY_ID, PCI_ANY_ID, 0, 0,  9 },
469         { PCI_VENDOR_ID_NVIDIA, PCI_DEVICE_ID_NVIDIA_NFORCE3S_IDE,      PCI_ANY_ID, PCI_ANY_ID, 0, 0, 10 },
470 #ifdef CONFIG_BLK_DEV_IDE_SATA
471         { PCI_VENDOR_ID_NVIDIA, PCI_DEVICE_ID_NVIDIA_NFORCE3S_SATA,     PCI_ANY_ID, PCI_ANY_ID, 0, 0, 11 },
472         { PCI_VENDOR_ID_NVIDIA, PCI_DEVICE_ID_NVIDIA_NFORCE3S_SATA2,    PCI_ANY_ID, PCI_ANY_ID, 0, 0, 12 },
473 #endif
474         { PCI_VENDOR_ID_NVIDIA, PCI_DEVICE_ID_NVIDIA_NFORCE_CK804_IDE,  PCI_ANY_ID, PCI_ANY_ID, 0, 0, 13 },
475         { PCI_VENDOR_ID_NVIDIA, PCI_DEVICE_ID_NVIDIA_NFORCE_MCP04_IDE,  PCI_ANY_ID, PCI_ANY_ID, 0, 0, 14 },
476         { 0, },
477 };
478
479 static struct pci_driver driver = {
480         .name           = "AMD IDE",
481         .id_table       = amd74xx_pci_tbl,
482         .probe          = amd74xx_probe,
483 };
484
485 static int amd74xx_ide_init(void)
486 {
487         return ide_pci_register_driver(&driver);
488 }
489
490 static void amd74xx_ide_exit(void)
491 {
492         ide_pci_unregister_driver(&driver);
493 }
494
495 module_init(amd74xx_ide_init);
496 module_exit(amd74xx_ide_exit);
497
498 MODULE_AUTHOR("Vojtech Pavlik");
499 MODULE_DESCRIPTION("AMD PCI IDE driver");
500 MODULE_LICENSE("GPL");
501
502 EXPORT_NO_SYMBOLS;